AArch64
AArch64(ARM Architecture 64-bit)またはARM64は、ARMアーキテクチャの64ビット命令セットである。
最初に、ARMv8-Aとして導入された。Armは毎年新しい拡張機能をリリースしている[1]。
概要
[編集]ARMv8-Aから採用されたAArch64アーキテクチャでは、汎用レジスタが全て64ビットとなり、レジスタの数も16個から31個に増加している。サーバ用途を考慮して、仮想化支援命令や暗号支援命令が追加され、SIMD拡張命令であるNEONも大幅に強化されている。
命令セットの特徴
[編集]汎用レジスタの増加と64ビット化に伴い、命令セットは完全に再定義されている。コード効率を重視し、命令長は32ビットのままに保たれ、32ビットARMの特徴であった条件付き実行命令の大半は削除された。これにより、一般的なRISC命令セットに近づいたが、依然としてコードサイズを小さくするための工夫が随所に施されている。
AArch64モードにおける命令セットはA64と呼ばれ、その特徴は以下の通りである。
即値シフト付きオペランドは、従来の32ビットARM命令セットにおいて「フレキシブル第2オペランド(Flexible second operand)」と呼ばれていたものに相当する。多くの基本的な演算命令では、入力オペランドの1つに対して即値左シフト、即値論理右シフト、即値算術右シフト、シフトなしの4つから選択することができ、演算命令と即値シフト命令を一体化できる。ただし、従来とは異なりローテートはサポートされていない。
汎用レジスタの数が倍増したため、多くの基本命令から条件付き実行機能は削除されたが、それでも比較的豊富な条件付き実行命令が定義されている。代表的なものには、条件付き比較(CCMP)、条件付きインクリメント(CINC)、条件付き選択(CSEL; いわゆるCMOV)などが存在する。
Compare-and-Branch命令では、PC相対分岐においてゼロフラグを参照する場合に限り、比較と条件分岐を1命令で行うことが可能である(CBZ/CBNZ)。これは従来のThumb-2命令セットでのみ定義されていたもので、A64モードでは基本命令として定義されている。
符号拡張/ゼロ拡張付き命令では、算術演算や比較命令において、入力オペランドの1つを8、16、32ビットから32または64ビットに符号/ゼロ拡張するバージョンが用意されている。
汎用レジスタは64ビット幅であるが、多くの演算命令にはレジスタの下位32ビットのみを参照する32ビット命令が用意されている。この場合、レジスタの部分書き換えが発生しないように、演算結果の32ビットの値は暗黙のゼロ拡張が行われた上で64ビットレジスタに格納される。
Advanced SIMD and Floating-point 命令
[編集]A64命令セットでは、従来のVFPとAdvanced SIMD(NEON)が統合され、1つの命令体系となった。これにより、名称はAdvanced SIMD and Floating-point命令と呼ばれるようになった。
主な変更点は、倍精度浮動小数点演算への対応、IEEE754への準拠、レジスタ本数の増加の3点である。レジスタについては、128ビットのレジスタが32本に増加しており、依然として64ビットレジスタとしてアクセスすることも可能であるが、64ビットレジスタは128ビットレジスタの下位64ビットにマッピングされている。
VFPとAdvanced SIMDの統合に伴い、従来はVFPが担っていたスカラの浮動小数点演算命令は、SIMDレジスタのうち下位の32/64ビットにのみ作用する命令として再定義されている。例えば浮動小数点加算命令については
fadd s2, s1, s0 ; s2 <= s0 + s1(単精度スカラ)
fadd d2, d1, d0 ; d2 <= d0 + d1(倍精度スカラ)
fadd v2.4s, v1.4s, v0.4s ; [v2] <= [v0] + [v1](単精度x4 SIMD)
fadd v2.2d, v1.2d, v0.2d ; [v2] <= [v0] + [v1](倍精度x2 SIMD)
のようなバリエーションが命令のニーモニックを保ちつつ、オペランドのプレフィックス (s, d, v) とサフィックスを変更することによって記述可能になっている(サフィックスについては、一部の環境向けのアセンブラではニーモニック側に付加する省略記法も許されるようである)。これはx86プロセッサのSSE命令セットがスカラ命令とSIMD命令の双方を備えているのとよく似ている。
Scalable Vector Extension
[編集]Scalable Vector Extension (SVE) は、Armv8.2-Aで追加されたSIMD命令セット。富岳に使われたA64FX、Arm Neoverse V1[2](AWS Graviton3[3])などで実装されている[4]。次の特徴がある[4]。
- スケーラブルなベクトル長(VL)。128~2048ビットに対応する。レジスタはAdvanced SIMDと兼用で、Advanced SIMDでは下位128ビットを使用する。レジスタ数は引き続き32個。
- ベクトル長に囚われない(Vector Length Agnostic; VLA)プログラミング。レジスタのビット長が異なったとしても、同一の命令でSIMD処理をすることが可能である。
- ギャザー・ロードとスキャッター・ストア
- レーン単位の条件付き実行制御
- 条件付き実行制御主導のループ制御と管理
- ベクトル・パーティショニングとSW管理の投機
- 拡張整数および浮動小数点演算の水平方向の縮小
- スカラー化内部ベクトル・サブループ
Scalable Vector Extension 2 (SVE2) は、Armv9.0-Aで追加されたSIMD命令セット[5]。SVEを発展させて汎用化し[6]、Advanced SIMD (NEON)のスーパーセットとなった[7]。SVEとは異なり、SVE2はArmv9-Aでは実装が必須となり[8]、Arm Cortex-X2等で実装されている[9]。ただし、Arm Cortex-X2, X3, X4, Neoverse V2で採用しているベクトル長はAdvanced SIMDと同じく128ビットで、特に長くはしていない[10][11][12][13]。
Scalable Matrix Extension
[編集]Scalable Matrix Extension (SME) は、Armv9.2-Aで追加されたSIMD命令セット。Scalable Vector Extension は(1次元)ベクトルを対象とするのに対して、Scalable Matrix Extension は(2次元)行列を対象とする[14]。Apple M4等で実装されていて[15]、Apple M4はベクトル長として512ビットを採用[16]。
Scalable Matrix Extension 2 (SME2) は、Armv9.4-Aで追加されたSIMD命令セット。[17]
Armv8.xおよびArmv9.x拡張機能
[編集]2011年10月に発表された[18] Armv8-Aは、ARMアーキテクチャの根本的な変化を示した。これは、「AArch64」という名前のオプションの64ビットアーキテクチャと、関連する新しい「A64」命令セットを追加した。AArch64は、既存の32ビットアーキテクチャ("AArch32"/ARMv7-A)および命令セット("A32")とのユーザースペース互換性を提供する。16ビットのThumb命令セットは「T32」と呼ばれ、64ビットの命令セットがない。Armv8-Aを使用すると、32ビットアプリケーションを64ビットOSで実行し、32ビットOSを64ビットハイパーバイザーの制御下に置くことができる[19]。ARMは、2012年10月30日にCortex-A53およびCortex-A57コアを発表した[20]。
Appleは、消費者向け製品(iPhone 5s)でArmv8-A互換コア(Cyclone)を最初にリリースした。AppliedMicroは、シリコンチップ化される前のArmv8-A アーキテクチャをFPGAに構築し、64ビットLinuxを実行する最初のデモを行った[21]。Samsungの最初のArmv8-A SoCは、Galaxy Note 4で使用されているExynos 5433であり、big.LITTLE構成の4つのCortex-A57コアとCortex-A53コアの2つのクラスターを備えている。ただし、AArch32モードでのみ実行される[22]。
AArch32とAArch64の両方に対して、Armv8-AはVFPv3/v4とAdvanced SIMD (NEON)を標準としている。また、AES、SHA-1/SHA-256、および有限体演算をサポートする暗号化命令も追加する[23]。
命名規則
[編集]- 64+32ビット
- アーキテクチャ:AArch64
- 仕様:Armv8-A
- 命令セット:A64 + A32
- サフィックス:v8-A
- 32 + 16(サム)ビット
- アーキテクチャ:AArch32
- 仕様:Armv8-R/ARMv7-A
- 命令セット:A32 + T32
- サフィックス:-A32/-R/v7-A
- 例:Armv8-R、Cortex-A32 [24]
AArch64の機能
[編集]- 新しい命令セット、A64
- 31個の汎用64ビットレジスタがある。
- 専用のゼロレジスタまたはスタックポインタ(SP)レジスタがある(命令によって異なる)。
- プログラムカウンタ(PC)は、レジスタとして直接アクセスできなくなった。
- 命令はまだ32ビット長で、ほとんどA32と同じである(LDM/STM命令とほとんどの条件付き実行が削除された)。
- LDM/STMの代わりにロード/ストアのペアを搭載。
- ほとんどの命令で予測を行わない(分岐予測を除く)。
- ほとんどの命令は、32ビットまたは64ビットの引数を取ることができる。
- アドレスは64ビットと見なされる。
- Advanced SIMD拡張 (NEON)
- 32個の128ビットレジスタ(以前の16個から増加)があり、VFPv4からもアクセスできる。
- 倍精度浮動小数点形式をサポート。
- IEEE 754に完全に準拠。
- AES暗号化/復号およびSHA-1/SHA-2ハッシュ命令もこれらのレジスタを使用。
- 新しい例外システム
- レジスタとモードのバンク切り替えが少なくなる。
- 既存のLarge Physical Address Extension(LPAE)に基づく48ビット仮想アドレスから64ビットに簡単に拡張できるよう設計されたメモリ変換。
拡張:データ収集のヒント(Armv8.0-DGH)
AArch64はArmv8-Aで導入され、後続のバージョンに含まれている。AArch64は、Armv8-Aへの導入後にオプションとしてArmv8-Rにも導入された。Armv8-Mには含まれていない。
命令エンコード
[編集]A64命令は以下の表のビットアサインに基づいてエンコードされる。命令はグルーピングされており、主にビット25から28が命令の所属グループを表現している。
タイプ | ビット | |||||||||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 | 15 | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7 | 6 | 5 | 4 | 3 | 2 | 1 | 0 | |
予約 | 0 | op0 | 0000 | op1 | ||||||||||||||||||||||||||||
SME命令 | 1 | op0 | 0000 | op1 | op2 | op3 | ||||||||||||||||||||||||||
未割当 | 0001 | |||||||||||||||||||||||||||||||
SVE命令 | op0 | 0010 | op1 | op2 | op3 | op4 | ||||||||||||||||||||||||||
未割当 | 0011 | |||||||||||||||||||||||||||||||
データ処理(即値) | 100 | op0 | ||||||||||||||||||||||||||||||
分岐/例外生成/システム命令 | op0 | 101 | op1 | op2 | ||||||||||||||||||||||||||||
ロード・ストア命令 | op0 | 1 | op1 | 0 | op2 | op3 | op4 | |||||||||||||||||||||||||
データ処理(レジスタ) | op0 | op1 | 101 | op2 | op3 | |||||||||||||||||||||||||||
データ処理(浮動小数/SIMD) | op0 | 111 | op1 | op2 | op3 |
Armv8.1-A
[編集]2014年12月、「v8.0を超える増分メリット」をもたらすアップデートであるArmv8.1-A[26]が発表された。拡張機能は2つのカテゴリ、すなわち命令セットの変更、および例外モデルとメモリ変換の変更に分類される。
命令セットの機能強化には、次のものが含まれる。
- AArch64アトミック読み取り/書き込み命令のセット。
- 一部のライブラリ最適化の機会を可能にするためのAArch32とAArch64の両方のAdvanced SIMD命令セットへの追加:
- 符号付き飽和丸め2倍乗算積算、上位半分を返す。
- 符号付き飽和丸め2倍乗算減算、上位半分を返す。
- 命令は、ベクトル形式とスカラー形式で追加される。
- 構成可能なアドレス領域に制限されたメモリアクセス順序を提供できるAArch64ロードおよびストア命令のセット。
- v8.0ではオプションだったCRC命令は、Armv8.1では要件になった。
例外モデルとメモリ変換システムの機能強化には、次のものが含まれる。
- 新しいPrivileged Access Never(PAN)状態ビット:明示的に有効にされていない限り、ユーザーデータへの特権アクセスを防止する制御を提供。
- 仮想化のためのVMID範囲の拡大。多数の仮想マシンをサポート。
- ページテーブルアクセスフラグのハードウェア更新のオプションのサポート、およびオプションのハードウェア更新されたダーティビットメカニズムの標準化。
- 仮想化ホスト拡張機能(VHE):この拡張機能は、ホストオペレーティングシステムとゲストオペレーティングシステム間の移行時に関連するソフトウェアオーバーヘッドを削減し、タイプ2ハイパーバイザーのパフォーマンスを向上する。この拡張機能により、ホストOSは実質的な変更なしにEL1ではなくEL2で実行可能。
- OSがハードウェアサポートを必要としない場合に、オペレーティングシステムで使用するために一部の変換テーブルビットを解放するメカニズム。
- メモリのタグ付け機能を提供するTop-byte Ignore[27]。
Armv8.2-A
[編集]2016年1月、Armv8.2-Aが発表された[28]。その機能強化は、次の4つのカテゴリに分類される。
- オプションの半精度浮動小数点データ処理(半精度は以前からストレージ形式ではサポートされていたが、演算ではサポートされていなかった)。
- メモリモデルの機能強化
- 信頼性、可用性、および保守性の拡張(RAS拡張)の導入
- 統計的プロファイリングの導入
Scalable Vector Extension(SVE)
[編集]スケーラブルベクター拡張機能(SVE)は、特にハイパフォーマンスコンピューティングの科学的ワークロードのベクトル化のために開発された「Armv8.2-Aアーキテクチャ以降のオプションの拡張機能」である[29][30]。この仕様では、128から2048ビットの可変ベクトル長を実装できる。当初は、この拡張機能は、NEON拡張機能を補完するものであり、これに置き換わるものではなかったが、SVE2からはNEONのスーパーセットとなった[31]。
512ビットのSVEの一種は、富士通A64FX ARMプロセッサを使用して富岳スーパーコンピュータに実装されている。富岳は、2021年に本格稼働を開始し、当時世界最高性能のスーパーコンピュータとなった[32]。
SVEはGCCコンパイラによってサポートされており、GCC 8は自動ベクトル化をサポートし[30]、GCC10はC組み込み関数をサポートしている。2020年7月の時点で、LLVMとclangはCとIRの組み込み関数をサポートしている。ARM独自のLLVMフォークは、自動ベクトル化をサポートしている[33]。
Armv8.3-A
[編集]2016年10月、Armv8.3-Aが発表された。その機能強化は6つのカテゴリに分類される[34]。
- ポインタ認証[35](AArch64のみ)。アーキテクチャへの必須の拡張(新しいブロック暗号、QARMA[36]に基づく)(コンパイラはセキュリティ機能を利用する必要があるが、命令はNOPスペースにあるため、古いチップでは追加のセキュリティを提供しないが、下位互換性がある)。
- ネストされた仮想化(AArch64のみ)
- Advanced SIMDでの複素数のサポート(AArch64およびAArch32)。たとえば、90度の倍数の回転
- 新しいFJCVTZS(Floating-point JavaScript Convert to Signed fixed-point, rounding toward Zero:JavaScriptの浮動小数点数を符号付き固定小数点数に変換し、ゼロ方向に丸める)命令[37]
- メモリ整合性モデルへの変更(AArch64のみ)。C++11/C11の(デフォルトではない)より弱いRCpc(Release Consistent processor consistent)モデルをサポートするため(デフォルトのC++11/C11コンシステンシー・モデルは以前のArmv8ですでにサポートされていた)
- より大きなシステム可視キャッシュのIDメカニズムのサポート(AArch64およびAArch32)
Armv8.3-Aアーキテクチャは(少なくとも)GCC7コンパイラでサポートされるようになった[38]。
Armv8.4-A
[編集]2017年11月、Armv8.4-Aが発表された。この拡張機能は次のカテゴリに分類される[39][40][41]。
- SHA3/SHA512/SM3/SM4暗号拡張
- 改善された仮想化サポート
- メモリパーティショニングおよびモニタリング(MPAM)機能
- 新しいセキュアEL2状態とアクティビティモニター
- 符号付きおよび符号なし整数ドット積(SDOTおよびUDOT)命令
2018年9月、Armv8.5-Aが発表された。その拡張機能は次のカテゴリに分類される[43][44]。
- Memory Tagging Extension(MTE)[45]
- 「攻撃者が任意のコードを実行する能力」を低減するための分岐ターゲットインジケータ(BTI)
- 乱数ジェネレーター命令:さまざまな国内および国際規格に準拠した決定論的で真の乱数を提供する
2019年8月2日、GoogleはAndroidがMemory Tagging Extension(MTE)を採用すると発表した。[46]
2021年3月、Armv9-Aが発表された。Armv9-Aのベースラインは、Armv8.5のすべての機能である[47][48][49]。Armv9-Aは以下も追加している。
- スケーラブルベクターエクステンション2(SVE2)。SVE2は、SVEのスケーラブルなベクトル化に基づいて構築されており、細粒度のデータレベル並列処理(DLP)を向上させ、命令ごとにより多くの作業を実行できる。SVE2は、Advanced SIMD (NEON)のスーパーセットとなり、現在NEONを使用しているDSPやマルチメディアSIMDコードなど、幅広いソフトウェアにこれらのメリットをもたらすことを目的とする[50]。LLVM/Clang 9およびGCC 10からSVE2をサポートしている[50][51]。
- トランザクションメモリ拡張(TME)。x86拡張機能に続いて、TMEはハードウェアトランザクションメモリ(HTM)とトランザクションロックエリジオン(TLE)のサポートを提供する。TMEは、スケーラブルな同時実行性を実現して、粗粒度のスレッドレベル並列処理(TLP)を向上させ、スレッドごとにより多くの作業を実行できるようにすることを目的としている[50]。LLVM/Clang 9およびGCC 10からTMEをサポートしている[51]。
- 機密コンピューティングアーキテクチャ(CCA)[52][53]
2019年9月、Armv8.6-Aが発表された。その拡張機能は次のカテゴリに分類される[54]。
- 一般的な行列積(GEMM)
- bfloat16フォーマットのサポート
- SIMD行列操作命令、BFDOT、BFMMLA、BFMLAL、およびBFCVT
- 仮想化、システム管理、およびセキュリティの強化
- 次の拡張機能(LLVM 11ではすでにこれらの機能のサポートを追加済み[55]):
- 拡張カウンター仮想化(Armv8.6-ECV)
- ファイングレイントラップ(Armv8.6-FGT)
- アクティビティモニターの仮想化(Armv8.6-AMU)
たとえば、きめ細かいトラップ、Wait-for-Event(WFE)命令、EnhancedPAC2、FPACなどがある。SVEおよびNEONのBfloat16拡張機能は、主に深層学習で使用するためのものである[56]。
2020年9月、Armv8.7-Aが発表された。
- スケーラブルマトリックス拡張(SME)(Armv9.2のみ)[57]。SMEは行列を効率的に処理するために、次のような新機能を追加する。
- 行列タイルストレージ
- オンザフライの行列転置
- タイルベクトルのロード/保存/挿入/抽出
- SVEベクトルの行列外積
- 「ストリーミングモード」SVE
- PCIeホットプラグの拡張サポート(AArch64)
- アトミックな64バイトロード/ストアでのアクセラレータへのアクセス(AArch64)
- タイムアウト指定付きのWait For Instruction(WFI)およびWait For Event(WFE)(AArch64)
- 分岐レコードの記録(Armv9.2のみ)
2021年9月、Armv8.8-AおよびArmv9.3-Aが発表された。
- マスク不可能な割り込み(AArch64)
- memcpy()およびmemset()スタイルの操作を最適化する命令(AArch64)
- PACへの拡張機能(AArch64)
- ヒント付き条件分岐(AArch64)
2022年9月、ARMv8.9-AとARMv9.4-Aが発表された。[58]
- 仮想メモリシステムアーキテクチャ(VMSA)の機能強化
- パーミッションインダイレクトとオーバーレイ
- translation hardening
- 128 ビット変換テーブル(ARMv9 のみ)
- Scalable Matrix Extension 2 (SME2) (ARMv9のみ)
- マルチベクトル命令
- マルチベクトルpredicate
- 2b/4b のウェイト圧縮
- 1b バイナリーネットワーク
- レンジプリフェッチ
- ガード付きコントロールスタック(GCS)(ARMv9のみ)
- コンフィデンシャル・コンピューティング
- メモリ暗号化コンテクスト
- デバイスの割り当て
Armv8-R(リアルタイムアーキテクチャ)
[編集]オプションのAArch64サポートがArmv8-Rプロファイルに追加され、最初のARMコアがCortex-R82を実装した[59]。A64命令セットが追加され、メモリバリア命令にいくつかの変更が加えられている[60]。
脚注
[編集]- ^ “Overview”. Learn the architecture: Understanding the Armv8.x and Armv9.x extensions. 2022年8月24日閲覧。
- ^ “Neoverse V1”. June 12, 2024閲覧。
- ^ “Faster ML inference with AWS Graviton3”. community.arm.com. 12 June 2024閲覧。
- ^ a b “ARM、Hot ChipsでHPC用のスケーラブル・ベクトル拡張を公表”. HPCwire Japan (2016年8月28日). 2022年1月2日閲覧。
- ^ “Overview - Learn the architecture - Introducing SVE2”. June 2, 2024閲覧。
- ^ 株式会社インプレス (2021年3月31日). “Arm、10年ぶりの新アーキテクチャ「Armv9」。富岳のSVE改良版やコンフィデンシャルコンピューティング機能追加”. PC Watch. 2022年1月2日閲覧。
- ^ “Learn the architecture - Introducing SVE2”. June 2, 2024閲覧。
- ^ “machine/arch-armv9: remove crc and sve tunes, they are mandatory - Patchwork”. patchwork.yoctoproject.org. 12 June 2024閲覧。
- ^ “The Cortex-X2: More Performance, Deeper OoO - Arm Announces Mobile Armv9 CPU Microarchitectures: Cortex-X2, Cortex-A710 & Cortex-A510”. June 1, 2024閲覧。
- ^ “Arm Cortex‑X2 Core Technical Reference Manual”. June 1, 2024閲覧。
- ^ “Arm Cortex-X3 Core Technical Reference Manual”. June 1, 2024閲覧。
- ^ “Arm Cortex-X4 Core Technical Reference Manual”. June 1, 2024閲覧。
- ^ “Arm Neoverse V2 Core Software Optimization Guide”. June 2, 2024閲覧。
- ^ “Scalable Matrix Extension for the Armv9-A Architecture”. community.arm.com. 31 May 2024閲覧。
- ^ “Overview | Hello SME documentation”. scalable.uni-jena.de. 1 June 2024閲覧。
- ^ “Vector Length - Microbenchmarks | Hello SME documentation”. scalable.uni-jena.de. 1 June 2024閲覧。
- ^ “Arm A-Profile Architecture Developments 2022”. community.arm.com. 31 May 2024閲覧。
- ^ "ARM Discloses Technical Details Of The Next Version Of The ARM Architecture" (Press release). Arm Holdings. 27 October 2011. 2019年1月1日時点のオリジナルよりアーカイブ。2013年9月20日閲覧。
- ^ Grisenthwaite (2011年). “ARMv8-A Technology Preview”. 11 November 2011時点のオリジナルよりアーカイブ。31 October 2011閲覧。
- ^ "ARM Launches Cortex-A50 Series, the World's Most Energy-Efficient 64-bit Processors" (Press release). Arm Holdings. 2012年10月31日閲覧。
- ^ "AppliedMicro Showcases World's First 64-bit ARM v8 Core" (Press release). AppliedMicro. 28 October 2011. 2014年2月11日閲覧。
- ^ “Samsung's Exynos 5433 is an A57/A53 ARM SoC”. AnandTech. 17 September 2014閲覧。
- ^ “ARM Cortex-A53 MPCore Processor Technical Reference Manual: Cryptography Extension”. ARM. 11 September 2016閲覧。
- ^ “Cortex-A32 Processor – ARM”. 18 December 2016閲覧。
- ^ “Top-level encodings for A64 - Arm A-profile A64 Instruction Set Architecture”. ARM. 2022年5月8日閲覧。
- ^ Brash (2 December 2014). “The ARMv8-A architecture and its ongoing development”. 23 January 2015閲覧。
- ^ “Top-byte ignore (TBI)”. WikiChip. 2022年7月17日閲覧。
- ^ Brash (5 January 2016). “ARMv8-A architecture evolution”. 7 June 2016閲覧。
- ^ “The scalable vector extension sve for the Armv8 a architecture” (英語). Arm Community. (22 August 2016) 8 July 2018閲覧。
- ^ a b “GCC 8 Release Series – Changes, New Features, and Fixes – GNU Project – Free Software Foundation (FSF)” (英語). gcc.gnu.org. 9 July 2018閲覧。
- ^ “Learn the architecture - Introducing SVE2”. June 1, 2024閲覧。
- ^ "Fujitsu Completes Post-K Supercomputer CPU Prototype, Begins Functionality Trials – Fujitsu Global" (Press release) (英語). 2018年7月8日閲覧。
- ^ “⚙ D71712 Downstream SVE/SVE2 implementation (LLVM)”. reviews.llvm.org. 2020年9月5日閲覧。
- ^ David Brash (26 October 2016). “ARMv8-A architecture – 2016 additions”. 2022年7月17日閲覧。
- ^ “[Ping~,AArch64 Add commandline support for -march=armv8.3-a]”. 2022年8月24日閲覧。 “pointer authentication extension is defined to be mandatory extension on ARMv8.3-A and is not optional”
- ^ “Qualcomm releases whitepaper detailing pointer authentication on ARMv8.3” (2017年1月10日). 2022年8月24日閲覧。
- ^ “A64 Floating-point Instructions: FJCVTZS”. arm.com. 11 July 2019閲覧。
- ^ “GCC 7 Release Series – Changes, New Features, and Fixes”. 2022年8月24日閲覧。 “The ARMv8.3-A architecture is now supported. It can be used by specifying the -march=armv8.3-a option. [..] The option -msign-return-address= is supported to enable return address protection using ARMv8.3-A Pointer Authentication Extensions.”
- ^ “Introducing 2017's extensions to the Arm Architecture” (英語). community.arm.com. 15 June 2019閲覧。
- ^ “Exploring dot product machine learning” (英語). community.arm.com. 15 June 2019閲覧。
- ^ “ARM Preps ARMv8.4-A Support For GCC Compiler – Phoronix” (英語). www.phoronix.com. 14 January 2018閲覧。
- ^ a b c d e “Armv8.x and Armv9.x extensions and features”. Learn the architecture: Understanding the Armv8.x and Armv9.x extensions. 2022年5月4日閲覧。
- ^ “Arm Architecture Armv8.5-A Announcement – Processors blog – Processors – Arm Community” (英語). community.arm.com. 26 April 2019閲覧。
- ^ “Arm Architecture Reference Manual Armv8, for Armv8-A architecture profile” (英語). ARM Developer. 6 August 2019閲覧。
- ^ “Arm MTE architecture: Enhancing memory safety” (英語). community.arm.com. 2021年7月27日閲覧。
- ^ “Adopting the Arm Memory Tagging Extension in Android” (英語). Google Online Security Blog. 6 August 2019閲覧。
- ^ “Arm's solution to the future needs of AI, security and specialized computing is v9” (英語). Arm | The Architecture for the Digital World. 2021年7月27日閲覧。
- ^ Schor (2021年3月30日). “Arm Launches ARMv9” (英語). WikiChip Fuse. 2021年7月27日閲覧。
- ^ Frumusanu. “Arm Announces Armv9 Architecture: SVE2, Security, and the Next Decade”. www.anandtech.com. 2021年7月27日閲覧。
- ^ a b c “Arm releases SVE2 and TME for A-profile architecture – Processors blog – Processors – Arm Community” (英語). community.arm.com. 25 May 2019閲覧。
- ^ a b “Arm SVE2 Support Aligning For GCC 10, LLVM Clang 9.0 – Phoronix”. www.phoronix.com. 26 May 2019閲覧。
- ^ “Unlocking the power of data with Arm CCA” (英語). community.arm.com. 2021年7月27日閲覧。
- ^ “Arm Introduces Its Confidential Compute Architecture” (英語). WikiChip Fuse (2021年6月23日). 2021年7月27日閲覧。
- ^ “Arm A profile architecture update 2019” (英語). community.arm.com. 26 September 2019閲覧。
- ^ “LLVM 11.0.0 Release Notes”. releases.llvm.org. 2021年3月11日閲覧。
- ^ “BFloat16 extensions for Armv8-A” (英語). community.arm.com. 30 August 2019閲覧。
- ^ “Scalable Matrix Extension for the Armv9-A Architecture” (英語). community.arm.com. 2021年7月27日閲覧。
- ^ “Arm A-Profile Architecture Developments 2022 - Architectures and Processors blog - Arm Community blogs - Arm Community” (英語). community.arm.com. 2022年12月9日閲覧。
- ^ Frumusanu (September 3, 2020). “ARM Announced Cortex-R82: First 64-bit Real Time Processor”. AnandTech. 2022年7月17日閲覧。
- ^ “Arm Architecture Reference Manual Supplement - Armv8, for Armv8-R AArch64 architecture profile”. Arm Ltd. 2022年7月17日閲覧。