SPARC T4: differenze tra le versioni

Da Wikipedia, l'enciclopedia libera.
Vai alla navigazione Vai alla ricerca
Contenuto cancellato Contenuto aggiunto
mNessun oggetto della modifica
Recupero di 1 fonte/i e segnalazione di 0 link interrotto/i. #IABot (v2.0beta14)
 
(17 versioni intermedie di 12 utenti non mostrate)
Riga 1: Riga 1:
{{Infobox CPU
{{CPU
| name = SPARC T4
| name = SPARC T4
| image =
| image =
Riga 14: Riga 14:
| fsb-slow-unit =
| fsb-slow-unit =
| fsb-fast-unit =
| fsb-fast-unit =
| size-from = 0,040
| size-from = 40
| size-to =
| size-to =
| soldby =
| soldby =
Riga 33: Riga 33:
| l3cache = 4 MB
| l3cache = 4 MB
| application =
| application =
| predecessor = [[SPARC T3]]
| successor =
| successor =
}}
}}
Riga 39: Riga 38:


== Storia e sviluppo ==
== Storia e sviluppo ==
Un processore con 8 core con ogni core in grado di eseguire 8 thread con un'architettura a 40&nbsp;nm e una frequenza di 2.5&nbsp;GHz venne presentato nella roadmap del 2009 di [[Sun Microsystem]] con il nome in codice ''Yosemite Falls'' e con data di rilascio prevista nel 2011. Quel microprocessore avrebbe dovuto introdurre la nuova microarchitettura ''VT Core''; il sito web [[The Register]] speculò il nome di T4 dato che il processore sarebbe stato il successore dello [[SPARC T3]].<ref>{{citation|url = http://www.theregister.co.uk/2009/09/11/sun_sparc_roadmap_revealed/| title = Sun's Sparc server roadmap revealed| author =Timothy Prickett Morgan| date= 11 settembre 2009 | work = www.theregister.co.uk| publisher = [[The Register]]| pages =1-2}}</ref> Il processore ''Yosemite Falls'' rimase nella roadmap anche quando nel 2010 [[Oracle Corporation]] acquisì Sun Microsystem.<ref>{{citation|url = http://www.theregister.co.uk/2010/01/28/oracle_sun_systems_roadmap/ |pages=1-2| work = www.register.co.uk| author = Timothy Prickett Morgan| date = 28 gennaio 2010| publisher = [[The Register]]|title=Oracle to invest in Sparc iron, clusters}}</ref> Nel dicembre del 2010 il processore T4 venne confermato da Oracle e venne annunciato che si stava migliorando le prestazioni per thread del processore e che la sua commercializzazione era prevista entro un anno.<ref>{{citation|url= http://www.theregister.co.uk/2010/12/23/oracle_sparc_t_chip_roadmap_revisited/| title = Oracle revisits Sparc T processor roadmap|| author =Timothy Prickett Morgan|date =23 dicembre 2010| work = www.theregister.co.uk| publisher = [[The Register]]}}</ref><ref name="sh1">{{citation| editor = Diana Reichardt| url = http://www.oracle.com/us/corporate/innovation/innovator-hetherington-191304.html| title = Rick Hetherington : Oracle Innovation Showcase (Conversations with Oracle Innovators)| publisher = [[Oracle Corporation]]| work = www.oracle.com}}</ref>
Un processore con 8 core con ogni core in grado di eseguire 8 thread con un'architettura a 40&nbsp;nm e una frequenza di 2.5&nbsp;GHz venne presentato nella roadmap del 2009 di [[Sun Microsystem]] con il nome in codice ''Yosemite Falls'' e con data di rilascio prevista nel 2011. Quel microprocessore avrebbe dovuto introdurre la nuova microarchitettura ''VT Core''; il sito web [[The Register]] speculò il nome di T4 dato che il processore sarebbe stato il successore dello [[SPARC T3]].<ref>{{Cita pubblicazione|url = https://www.theregister.co.uk/2009/09/11/sun_sparc_roadmap_revealed/| titolo = Sun's Sparc server roadmap revealed| autore =Timothy Prickett Morgan| data= 11 settembre 2009 |serie= www.theregister.co.uk| editore = [[The Register]]|pp=1-2}}</ref> Il processore ''Yosemite Falls'' rimase nella roadmap anche quando nel 2010 [[Oracle Corporation]] acquisì Sun Microsystem.<ref>{{Cita pubblicazione|url = https://www.theregister.co.uk/2010/01/28/oracle_sun_systems_roadmap/ |pp=1-2|serie= www.register.co.uk| autore = Timothy Prickett Morgan| data = 28 gennaio 2010| editore = [[The Register]]|titolo=Oracle to invest in Sparc iron, clusters}}</ref> Nel dicembre del 2010 il processore T4 venne confermato da Oracle e venne annunciato che si stava migliorando le prestazioni per thread del processore e che la sua commercializzazione era prevista entro un anno.<ref>{{Cita pubblicazione|url= https://www.theregister.co.uk/2010/12/23/oracle_sparc_t_chip_roadmap_revisited/| titolo = Oracle revisits Sparc T processor roadmap| autore =Timothy Prickett Morgan|data =23 dicembre 2010|serie= www.theregister.co.uk| editore = [[The Register]]}}</ref><ref name="sh1">{{Cita pubblicazione| curatore = Diana Reichardt| url = http://www.oracle.com/us/corporate/innovation/innovator-hetherington-191304.html| titolo = Rick Hetherington : Oracle Innovation Showcase (Conversations with Oracle Innovators)| editore = [[Oracle Corporation]]| serie = www.oracle.com| urlmorto = sì| urlarchivio = https://web.archive.org/web/20120703034736/http://www.oracle.com/us/corporate/innovation/innovator-hetherington-191304.html| dataarchivio = 3 luglio 2012}}</ref>


Il processore venne presentato alla conferenza [[Hot Chips]] del 2011<ref>{{citation|url=http://www.hotchips.org/program/program-23| work = www.hotchips.org| quote =T4: A Highly Threaded Server-on-a-Chip with Native Support for Heterogeneous Computing|title = HC 23 Program| publisher = [[Hot Chips]]}}</ref> i core (rinominati "S3" al posto del precedente "VT") includevano due [[pipeline dati|pipeline]] a 16 livelli per gli interi e una pipeline a 11 livelli per i numeri in virgola mobile che includeva dei miglioramenti rispetto alla precedente architettura (''S2'') dello SPARC T3. Ogni core era dotato di 16 Kbyte di cache L1 per i dati e 16 Kbyte per le istruzioni e di una cache L2 di 128 Kbyte. I core includevano un meccanismo di gestione della priorità dei thread (chiamato ''critical thread API'') in modo da poter assegnare delle priorità ai thread e incrementare le prestazioni di alcuni processi.<ref name="hc2011">{{citation|url= http://www.theregister.co.uk/2011/08/22/oracle_sparc_t4_hot_chips/| title =Oracle's Sparc T4 chip: Will you pay Larry's premium?| author =Timothy Prickett Morgan| date =22 agosto 2011| work = www.theregister.co.uk| publisher = [[The Register]]}}</ref> L'unità crittografica venne modificata al fine di incrementare le prestazioni rispetto all'unità presente nel precedente SPARC T3.<ref name="sh1"/> Gli otto core condividevano una cache L3 di 4 Mbyte e il processore occupava circa 855 milioni di transistor.<ref name="hc2011"/>
Il processore venne presentato alla conferenza [[Hot Chips]] del 2011<ref>{{Cita pubblicazione|url=http://www.hotchips.org/program/program-23|serie=www.hotchips.org|citazione=T4: A Highly Threaded Server-on-a-Chip with Native Support for Heterogeneous Computing|titolo=HC 23 Program|editore=[[Hot Chips]]|urlmorto=sì|urlarchivio=https://web.archive.org/web/20120126001123/http://www.hotchips.org/program/program-23|dataarchivio=26 gennaio 2012}}</ref> i core (rinominati "S3" al posto del precedente "VT") includevano due [[pipeline dati|pipeline]] a 16 livelli per gli interi e una pipeline a 11 livelli per i numeri in virgola mobile che includeva dei miglioramenti rispetto alla precedente architettura (''S2'') dello SPARC T3. Ogni core era dotato di 16 KB di cache L1 per i dati e 16 KB per le istruzioni e di una cache L2 di 128 KB. I core includevano un meccanismo di gestione della priorità dei thread (chiamato ''critical thread API'') in modo da poter assegnare delle priorità ai thread e incrementare le prestazioni di alcuni processi.<ref name="hc2011">{{Cita pubblicazione|url= https://www.theregister.co.uk/2011/08/22/oracle_sparc_t4_hot_chips/| titolo =Oracle's Sparc T4 chip: Will you pay Larry's premium?| autore =Timothy Prickett Morgan| data =22 agosto 2011|serie= www.theregister.co.uk| editore = [[The Register]]}}</ref> L'unità crittografica venne modificata al fine di incrementare le prestazioni rispetto all'unità presente nel precedente SPARC T3.<ref name="sh1"/> Gli otto core condividevano una cache L3 di 4 MB e il processore occupava circa 855 milioni di transistor.<ref name="hc2011"/>


Lo SPARC T4 venne ufficialmente presentato nel settembre del 2011 all'interno della linea server T4 di Oracle,<ref>{{citation|url=http://news.techeye.net/hardware/oracle-lords-it-over-hp-and-ibm-with-sparc-t4| title = Oracle lords it over HP and IBM with SPARC T4| author= Matthew Finnegan|work = news.techeye.net|publisher = [[TechEye]]}}</ref> i primi server Sun/Oracle dotato di processori con unità di esecuzione fuori ordine.<ref>{{citation|url=http://news.techeye.net/internet/oracles-ellison-spins-sparc-t4| title = Oracle's Ellison spins SPARC T4| work = news.techeye.net| date =28 settembre 2011| author = Nick Farrell| publisher = [[TechEye]]}}</ref> I primi processori vennero commercializzati con una frequenza minima di 2.85&nbsp;GHz e massima di 3.00&nbsp;GHz.<ref>{{citation|url=http://www.theregister.co.uk/2011/09/27/oracle_sparc_t4_chip_servers/| title = Oracle rises for Unix server push| author = Timothy Prickett Morgan| date =27 settembre 2011| publisher = [[The Register]]| work= www.theregister.co.uk|pages = 1-2}}</ref>
Lo SPARC T4 venne ufficialmente presentato nel settembre del 2011 all'interno della linea server T4 di Oracle,<ref>{{Cita pubblicazione|url=http://news.techeye.net/hardware/oracle-lords-it-over-hp-and-ibm-with-sparc-t4|titolo=Oracle lords it over HP and IBM with SPARC T4|autore=Matthew Finnegan|serie=news.techeye.net|editore=[[TechEye]]|urlmorto=sì|urlarchivio=https://web.archive.org/web/20110929220438/http://news.techeye.net/hardware/oracle-lords-it-over-hp-and-ibm-with-sparc-t4|dataarchivio=29 settembre 2011}}</ref> i primi server Sun/Oracle dotato di processori con unità di esecuzione fuori ordine.<ref>{{Cita pubblicazione| url = http://news.techeye.net/internet/oracles-ellison-spins-sparc-t4| titolo = Oracle's Ellison spins SPARC T4| serie = news.techeye.net| data = 28 settembre 2011| autore = Nick Farrell| editore = [[TechEye]]| accesso = 18 ottobre 2011| urlarchivio = https://web.archive.org/web/20140731132059/http://news.techeye.net/internet/oracles-ellison-spins-sparc-t4| dataarchivio = 31 luglio 2014| urlmorto = sì}}</ref> I primi processori vennero commercializzati con una frequenza minima di 2.85&nbsp;GHz e massima di 3.00&nbsp;GHz.<ref>{{Cita pubblicazione|url=https://www.theregister.co.uk/2011/09/27/oracle_sparc_t4_chip_servers/| titolo = Oracle rises for Unix server push| autore = Timothy Prickett Morgan| data =27 settembre 2011| editore = [[The Register]]|serie= www.theregister.co.uk|pp=1-2}}</ref>


==Note==
== Note ==
{{references|2}}
<references/>


===Riferimenti===
=== Riferimenti ===
*{{citation| url = http://www.oracle.com/us/products/servers-storage/servers/sparc-enterprise/t-series/sparc-t4-processor-ds-497205.pdf| title = SPARC T4 PROCESSOR| publisher = [[Oracle Corporation]]| work = www.oracle.com}}
* {{Cita pubblicazione| url = http://www.oracle.com/us/products/servers-storage/servers/sparc-enterprise/t-series/sparc-t4-processor-ds-497205.pdf| titolo = SPARC T4 PROCESSOR| editore = [[Oracle Corporation]]|serie= www.oracle.com}}


==Collegamenti esterni==
== Collegamenti esterni ==
*{{citation|url=http://www.oracle.com/us/corporate/features/sparc-t4-announcement-494846.html| title =SPARC T4 Processor Delivers Performance Boost for a Wide Range of Workloads| work = www.oracle.com| publisher = [[Oracle Corporation]]|}}
* {{Cita pubblicazione|url=http://www.oracle.com/us/corporate/features/sparc-t4-announcement-494846.html| titolo =SPARC T4 Processor Delivers Performance Boost for a Wide Range of Workloads|serie= www.oracle.com| editore = [[Oracle Corporation]]}}


{{Hardware Sun}}
{{Hardware Sun}}

{{DEFAULTSORT:Ultrasparc T4}}
{{Portale|informatica}}
{{Portale|informatica}}


{{DEFAULTSORT:Ultrasparc T4}}
[[Categoria:Microprocessori Sun]]
[[Categoria:Microprocessori Sun]]

[[en:SPARC T4]]
[[no:SPARC T4]]

Versione attuale delle 15:09, 4 mag 2019

SPARC T4
Central processing unit
Prodotto2011
PredecessoreSPARC T3
SuccessoreSPARC T5
Specifiche tecniche
Frequenza CPU2.85 GHz / 3.0 GHz
Processo
(l. canale MOSFET)
40 nm
Set di istruzioniSPARC 9
N° di core (CPU)8
Thread per core8
Nome coreS3
Cache L18*16+16 KB
Cache L28*128 KB
Cache L34 MB

Lo SPARC T4 è un microprocessore multicore SPARC presentato nel 2011 da Oracle Corporation. Il processore è stato sviluppato per fornire elevate prestazioni multithread (8 thread per core, 8 core per processore) e prestazioni elevate per singolo thread. Il chip è il primo processore Sun/Oracle che utilizza l'esecuzione fuori ordine ed è il primo che include una unità in virgola mobile e un'unità crittografica per core. I core sono basati sull'architettura SPARC V9 a 64 bit e hanno frequenza di funzionamento compresa tra 2.85 e 3.0 GHz. Il chip è prodotto con tecnologia a 40 nm e l'intero integrato occupa una superficie di 403mm².

Storia e sviluppo

[modifica | modifica wikitesto]

Un processore con 8 core con ogni core in grado di eseguire 8 thread con un'architettura a 40 nm e una frequenza di 2.5 GHz venne presentato nella roadmap del 2009 di Sun Microsystem con il nome in codice Yosemite Falls e con data di rilascio prevista nel 2011. Quel microprocessore avrebbe dovuto introdurre la nuova microarchitettura VT Core; il sito web The Register speculò il nome di T4 dato che il processore sarebbe stato il successore dello SPARC T3.[1] Il processore Yosemite Falls rimase nella roadmap anche quando nel 2010 Oracle Corporation acquisì Sun Microsystem.[2] Nel dicembre del 2010 il processore T4 venne confermato da Oracle e venne annunciato che si stava migliorando le prestazioni per thread del processore e che la sua commercializzazione era prevista entro un anno.[3][4]

Il processore venne presentato alla conferenza Hot Chips del 2011[5] i core (rinominati "S3" al posto del precedente "VT") includevano due pipeline a 16 livelli per gli interi e una pipeline a 11 livelli per i numeri in virgola mobile che includeva dei miglioramenti rispetto alla precedente architettura (S2) dello SPARC T3. Ogni core era dotato di 16 KB di cache L1 per i dati e 16 KB per le istruzioni e di una cache L2 di 128 KB. I core includevano un meccanismo di gestione della priorità dei thread (chiamato critical thread API) in modo da poter assegnare delle priorità ai thread e incrementare le prestazioni di alcuni processi.[6] L'unità crittografica venne modificata al fine di incrementare le prestazioni rispetto all'unità presente nel precedente SPARC T3.[4] Gli otto core condividevano una cache L3 di 4 MB e il processore occupava circa 855 milioni di transistor.[6]

Lo SPARC T4 venne ufficialmente presentato nel settembre del 2011 all'interno della linea server T4 di Oracle,[7] i primi server Sun/Oracle dotato di processori con unità di esecuzione fuori ordine.[8] I primi processori vennero commercializzati con una frequenza minima di 2.85 GHz e massima di 3.00 GHz.[9]

  1. ^ Timothy Prickett Morgan, Sun's Sparc server roadmap revealed, www.theregister.co.uk, The Register, 11 settembre 2009, pp. 1-2.
  2. ^ Timothy Prickett Morgan, Oracle to invest in Sparc iron, clusters, www.register.co.uk, The Register, 28 gennaio 2010, pp. 1-2.
  3. ^ Timothy Prickett Morgan, Oracle revisits Sparc T processor roadmap, www.theregister.co.uk, The Register, 23 dicembre 2010.
  4. ^ a b Diana Reichardt (a cura di), Rick Hetherington : Oracle Innovation Showcase (Conversations with Oracle Innovators), www.oracle.com, Oracle Corporation (archiviato dall'url originale il 3 luglio 2012).
  5. ^ HC 23 Program, www.hotchips.org, Hot Chips (archiviato dall'url originale il 26 gennaio 2012).
    «T4: A Highly Threaded Server-on-a-Chip with Native Support for Heterogeneous Computing»
  6. ^ a b Timothy Prickett Morgan, Oracle's Sparc T4 chip: Will you pay Larry's premium?, www.theregister.co.uk, The Register, 22 agosto 2011.
  7. ^ Matthew Finnegan, Oracle lords it over HP and IBM with SPARC T4, news.techeye.net, TechEye (archiviato dall'url originale il 29 settembre 2011).
  8. ^ Nick Farrell, Oracle's Ellison spins SPARC T4, news.techeye.net, TechEye, 28 settembre 2011. URL consultato il 18 ottobre 2011 (archiviato dall'url originale il 31 luglio 2014).
  9. ^ Timothy Prickett Morgan, Oracle rises for Unix server push, www.theregister.co.uk, The Register, 27 settembre 2011, pp. 1-2.

Collegamenti esterni

[modifica | modifica wikitesto]
  Portale Informatica: accedi alle voci di Wikipedia che trattano di informatica