Shrink

aus Wikipedia, der freien Enzyklopädie
Zur Navigation springen Zur Suche springen
20-nm-Speicherchip von INTEL

Mit Shrinking (von engl. to shrink: schrumpfen, schwinden, auch Die-Shrink) bezeichnet man in der Elektronik das Skalieren (hier: Verkleinern) eines Chip-Modells durch verfeinerte Leiterstrukturen.[1]

Verkleinert man bei einem Chip die Strukturbreite beispielsweise von 90 nm auf 65 nm, so benötigt man weniger Betriebsspannung, um den Chip bei gleicher Verarbeitungsgeschwindigkeit zu betreiben.[2][3] Damit wird auch die Verlustleistung gesenkt, was höhere Arbeitsfrequenzen bei gleicher Chip-Kühlung ermöglicht. Ein weiteres Hauptaugenmerk bei der Verkleinerung der Strukturen liegt bei der Erhöhung der Anzahl der Dies pro Wafer, um die Produktionskosten zu senken. Alternativ können auf gleich großen Dies nach einem Shrink mehr Transistoren untergebracht werden,[3][4] mit denen sich mehr Cores oder größere Caches realisieren lassen.

Praktisch gleicht ein Shrink in der Regel einem kompletten Neudesign, da sich die Bestandteile eines komplexen ICs, wie eines Prozessors, nicht einfach prozentual verkleinern lassen.

Einzelnachweise

[Bearbeiten | Quelltext bearbeiten]
  1. Dorin O. Neacșu: Telecom Power Systems. CRC Press, ISBN 978-1-138-09930-2, S. 43 (englisch).
  2. Peter Shepherd: Integrated Circuits. Macmillan International Higher Education, 1996, S. 176 (englisch).
  3. a b Bruce W. Smith, Kazuaki Suzuki: Microlithography: Science and Technology. CRC Press, 2020, S. 297 (englisch).
  4. Stephan Henzler: Power Management of Digital Circuits in Deep Sub-Micron CMOS Technologies. Springer Science & Business Media, 2006, S. 5 (englisch).