0% menganggap dokumen ini bermanfaat (0 suara)
40 tayangan74 halaman

Operating Manual Trainer Digital Full

Dokumen ini memberikan penjelasan mendetail tentang berbagai jenis gerbang logika digital seperti AND, OR, NOT, NAND, NOR, XOR, XNOR, serta contoh aplikasi IC 7041. Dokumen ini juga menjelaskan tentang rangkaian SR latch, D latch, D flip-flop, register, encoder, decoder, comparator, dan counter digital.

Diunggah oleh

ari jusianto
Hak Cipta
© © All Rights Reserved
Kami menangani hak cipta konten dengan serius. Jika Anda merasa konten ini milik Anda, ajukan klaim di sini.
Format Tersedia
Unduh sebagai PDF, TXT atau baca online di Scribd
0% menganggap dokumen ini bermanfaat (0 suara)
40 tayangan74 halaman

Operating Manual Trainer Digital Full

Dokumen ini memberikan penjelasan mendetail tentang berbagai jenis gerbang logika digital seperti AND, OR, NOT, NAND, NOR, XOR, XNOR, serta contoh aplikasi IC 7041. Dokumen ini juga menjelaskan tentang rangkaian SR latch, D latch, D flip-flop, register, encoder, decoder, comparator, dan counter digital.

Diunggah oleh

ari jusianto
Hak Cipta
© © All Rights Reserved
Kami menangani hak cipta konten dengan serius. Jika Anda merasa konten ini milik Anda, ajukan klaim di sini.
Format Tersedia
Unduh sebagai PDF, TXT atau baca online di Scribd
Anda di halaman 1/ 74

OPERATING MANUAL

TRAINER DIGITAL
DAFTAR ISI
1. Gerbang Logika .................................................................................................................. 1
1.1. Gerbang Logika AND ................................................................................................. 1
1.2. Gerbang Logika OR .................................................................................................... 2
1.3. Gerbang Logika NOT.................................................................................................. 3
1.4. Gerbang Logika NAND .............................................................................................. 5
1.5. Gerbang Logika NOR ................................................................................................. 6
1.6. Gerbang Logika Exclusive-OR (X-OR)...................................................................... 7
1.7. Input Gerbang Logika Exclusive-NOR (X-NOR) ...................................................... 9
1.8. 4 Input AND Gate ..................................................................................................... 11
1.9. 4 Input OR Gate ........................................................................................................ 12
1.10. 4 Input NAND Gate ............................................................................................... 14
1.11. 4 Input NOR Gate .................................................................................................. 16
1.12. 3 Input NAND Gate ............................................................................................... 18
1.13 3 Input AND Gate ..................................................................................................... 19
1.14 3 Input NOR Gate ..................................................................................................... 21
1.15 3 Input OR Gate ........................................................................................................ 22
2.13 IC 7041 as Non-Inverting Amplifier ......................................................................... 23
2.14 IC 7041 as Inverting Amplifier ................................................................................. 24
2.15 IC 7041 as Adder Circuit .......................................................................................... 25
2.16 IC 7041 as Subtractor Circuit .................................................................................... 25
2.17 IC 7041 as Averager Circuit...................................................................................... 26
2.18 IC 7041 as Unity Gain Amplifier .............................................................................. 27
2.19 IC 7041 as Differential Amplifier ............................................................................. 27
2.20 IC 7041 as First Order Low Pass Fillter .................................................................... 28
2.21 IC 7041 as First Order High Pass Fillter ................................................................... 29
2.22 IC 7041 as Differentiating Circuit ............................................................................. 29
2.23 IC 7041 as Integrating Circuit ................................................................................... 30
2.24 IC 7041 Square Wave Generator Circuit .................................................................. 31
2.25 IC 7041 as Schmitt Trrigger Circuit .......................................................................... 32
3 SR Latch ........................................................................................................................... 32
3.13 S-R NOR (CD4043) .................................................................................................. 33
3.14 S-R NAND (CD4044) ............................................................................................... 35
4 Quad D Latch (CD4042) .................................................................................................. 36
5 D Flip – Flop (CD4013) ................................................................................................... 39
6 Register D Type (CD4076)............................................................................................... 42
7 Encoder Octal to Biner (CD4532) .................................................................................... 44
8 Encoder Decimal to BCD (CD40147) .............................................................................. 47
9 Comparator 4 Bit (CD4585) ............................................................................................. 49
10 Decoder BCD to Decimal (CD4028) ............................................................................ 51
11 Decoder BCD to 7 Segment (CD4511) ........................................................................ 53
12 JK Flip – Flop (CD4027) .............................................................................................. 56
13 Binary Up/Down Counter ............................................................................................. 58
14 Dual Binary Up Counter ............................................................................................... 62
15 Power Supply ................................................................................................................ 65
16 Eksperiment .................................................................................................................. 66

3
CV.ELECTRICAL BLUES CREATION
1. Gerbang Logika
Gerbang-gerbang logika merupakan dasar untuk membangun rangkaian elektronika
digital. Suatu gerbang logika mempunyai satu terminal keluaran dan satu atau lebih
terminal masukan. Keluaran dan masukan gerbang logika ini dinyatakan dalam kondisi
HIGH (1) atau LOW (0).

1.1. Gerbang Logika AND

Gerbang AND memiliki dua atau lebih saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang AND akan 1 (HIGH)
apabila semua masukannya dalam keadaan 1 (HIGH).

A B

Y Z=A*B Y

Gambar Logic And Symbol AND Gate

Tabel kebenaran gerbang logika AND dengan 2 inputan dan 1 outputan :

Masukan Keluaran
No
A B Y
1 0 0 0
2 1 0 0
3 0 1 0
4 1 1 1

Tabel Truth Table AND Gate

Ikhtisar dari tabel diatas dan gambar diatas :


1. Apabila Logika A=0 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=0
2. Apabila Logika A=1 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=0
3. Apabila Logika A=0 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=0
4. Apabila Logika A=1 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=1

1
CV.ELECTRICAL BLUES CREATION
DataSheet pada IC CD4081 :

Gambar Pinout Logic AND Gate

1.2. Gerbang Logika OR

Gerbang OR memiliki dua atau lebih saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang OR akan 1 (HIGH) bila
salah satu masukannya dalam keadaan 1 (HIGH).

Y Y=A+B

Gambar Logic and Symbol OR Gate

Tabel kebenaran gerbang logika AND dengan 2 inputan dan 1 outputan :

No Masukan Keluaran
A B Y
1 0 0 0
2 1 0 1
3 0 1 1
4 1 1 1

Tabel Truth Table OR Gate

2
CV.ELECTRICAL BLUES CREATION
Ikhtisar dari tabel dan gambar diatas :
1. Apabila Logika A=0 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=0
2. Apabila Logika A=1 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=1
3. Apabila Logika A=0 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=1
4. Apabila Logika A=1 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=1

Datasheet pada IC CD4071

Gambar Pinout OR Gate

1.3. Gerbang Logika NOT

Gerbang inverter (NOT) merupakan suatu rangkaian logika yang berfungsi sebagai
“pembalik”, jika masukan berlogika 1, maka keluaran akan berlogika 0, demikian
sebaliknya.

A A
Y=A
(Y)

Gambar Logic and Symbol NOT Gate

3
CV.ELECTRICAL BLUES CREATION
Tabel kebenaran gerbang logika NOT dengan 1 inputan dan 1 outputan :

Masukan Keluaran
No
A A
1 0 1
2 1 0

Tabel Truth Table NOT Gate

Ikhtisar dari tabel dan gambar diatas :


1. Gerbang NOT dapat dianalogikan sebagai sebuah saklar yang dihubungkan
dengan relay normaly closed (NC) untuk menghidupkan lampu, sebagaimana
Gambar diatas, dimana jika saklar A terbuka (logika 0), maka relay (S) dalam
kondisi tertutup sehingga lampu menyala (logika 1), sedangkan bila saklar
terbuka (logika 0), maka relay dalam kondisi terbuka sehingga lampu padam
(logika 0).
2. Apabila Logika A=0 maka keluaran yang dihasilkan yaitu Y=1
3. Apabila Logika A=1 maka keluaran yang dihasilkan yaitu Y=0

Datasheet IC CD4069

Gambar Pinout NOT Gate

4
CV.ELECTRICAL BLUES CREATION
1.4. Gerbang Logika NAND

Gerbang NAND merupakan gerbang gabungan dari gerbang logika AND dan
gerbang logika NOT, Output gerbang logika AND akan dimasukan kembali ke gerbang
logika NOT sebagai inputan gerbang logika NOT sehingga hasilnya kebalikan dari
gerbang logika AND.

A
Y
Y=A*B
B

Gambar Logic And Symbol NAND Gate

Tabel kebenaran gerbang logika NAND dengan 2 inputan dan 1 outputan :

Masukan Keluaran
No
A B Y
1 0 0 1
2 1 0 1
3 0 1 1
4 1 1 0

Tabel Truth Table NAND Gate

Ikhtisar dari tabel dan gambar diatas :


1. Apabila Logika A=0 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=0
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=1
2. Apabila Logika A=1 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=0
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=1
3. Apabila Logika A=0 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=0
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=1
4. Apabila Logika A=1 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=1
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=0

5
CV.ELECTRICAL BLUES CREATION
Data Sheet IC CD4011

Gambar Pinout NAND Gate

1.5. Gerbang Logika NOR

Gerbang logika NOR merupakan gerbang gabungan dari logika OR dan gerbang
logika NOT, Output gerbang logika OR akan dimasukan kembali ke gerbang logika
NOT sebagai inputan gerbang logika NOT sehingga hasilnya kebalikan dari gerbang
logika OR.

A
Y
B Y=A+B
`

Gambar Logic and Symbol NOR Gate

Tabel kebenaran gerbang logika NOR dengan 2 inputan dan 1 outputan :

Masukan Keluaran
No
A B Y
1 0 0 1
2 1 0 0
3 0 1 0
4 1 1 0

Tabel Truth Table NOR Gate

6
CV.ELECTRICAL BLUES CREATION
Ikhtisar dari tabel dan gambar diatas :
1. Apabila Logika A=0 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=0
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=1.
2. Apabila Logika A=1 dan Logika B=0 maka keluaran yang dihasilkan yaitu Y=1
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=0.
3. Apabila Logika A=0 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=1
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=0.
4. Apabila Logika A=1 dan Logika B=1 maka keluaran yang dihasilkan yaitu Y=1
setelah itu nilai tersebut dibalikkan dengan gerbang logika NOT sehingga Y=0.

Data Sheet CD4001

Gambar Pinout NOR Gate

1.6. Gerbang Logika Exclusive-OR (X-OR)

Ini merupakan gerbang logika yang outputnya akan bernilai benar atau “1” jika nilai
input-inputnya berbeda dan bernilai salah atau “0” jika nilainya sama.

A
B X Y Y
1 Y  A  B  AB 
A X AB
B 2
Gambar Logic and Symbol X-OR

7
CV.ELECTRICAL BLUES CREATION
Tabel kebenaran gerbang logika Exclusive-OR dengan 2 inputan dan 1 outputan :

Masukan Keluaran
No
A B Y
1 0 0 0
2 1 0 1
3 0 1 1
4 1 1 0

Tabel Truth Table X-OR Gate

Ikhtisar dari tabel dan gambar diatas :


1. Apabila A=0 kemudian di NOT-kan akan menjadi A=1 dan B=0 pada gerbang
logika AND yang pertama maka output X1 = 0 kemudian yang kedua Apabila
A=0 dan B=0 kemudian di NOT-kan akan menjadi B=1 pada gerbang logika
AND yang kedua maka output X2 = 0 kemudian X1 dan X2 di OR-kan maka
hasilnya Y=0.
2. Apabila A=1 kemudian di NOT-kan akan menjadi A=0 dan B=0 pada gerbang
logika AND yang pertama maka output X1 = 0 kemudian yang kedua Apabila
A=1 dan B=0 kemudian di NOT-kan akan menjadi B=1 pada gerbang logika
AND yang kedua maka output X2 = 0 kemudian X1 dan X2 di OR-kan maka
hasilnya Y=1.
3. Apabila A=0 kemudian di NOT-kan akan menjadi A=1 dan B=1 pada gerbang
logika AND yang pertama maka output X1 = 1 kemudian yang kedua Apabila
A=0 dan B=0 kemudian di NOT-kan akan menjadi B=1 pada gerbang logika
AND yang kedua maka output X2 = 0 kemudian X1 dan X2 di OR-kan maka
hasilnya Y=1.
4. Apabila A=1 kemudian di NOT-kan akan menjadi A=0 dan B=1 pada gerbang
logika AND yang pertama maka output X1 = 0 kemudian yang kedua Apabila
A=1 dan B=1 kemudian di NOT-kan akan menjadi B=0 pada gerbang logika
AND yang kedua maka output X2 = 0 kemudian X1 dan X2 di OR-kan maka
hasilnya Y=0.

8
CV.ELECTRICAL BLUES CREATION
Datasheet IC CD4070

Gambar Pinout X-OR Gate

1.7. Input Gerbang Logika Exclusive-NOR (X-NOR)

Ini merupakan gerbang logika yang outputnya akan bernilai benar atau “1” jika nilai
inputnya sama dan bernilai salah atau “0” jika nilainya berbeda.

A
A
X1 Y
B Y Y  A  B  AB 
A B
X2 AB
B

Gambar Logic and Symbol X-NOR

Tabel kebenaran gerbang logika Exclusive-OR dengan 2 inputan dan 1 outputan :

Masukan Kelauran
No
A B Y
1 0 0 1
2 1 0 0
3 0 1 0
4 1 1 1

Tabel Truth Table X-NOR Gate

9
CV.ELECTRICAL BLUES CREATION
Ikhtisar dari tabel dan gambar diatas :
1. Apabila A=0 dan B=0, pada gerbang logika AND pertama maka nilai X1=0
kemudian pada berbang AND kedua nilai nya di NOT-kan terlebih dahulu
sebelum dimasukkan kegerbang logika AND sehingga menghasilkan nilai
X2=1 setelah itu X1 dan X2 di OR-kan maka hasilnya Y=1.
2. Apabila A=1 dan B=0, pada gerbang logika AND pertama maka nilai X1=0
kemudian pada berbang AND kedua nilai nya di NOT-kan terlebih dahulu
sebelum dimasukkan ke gerbang logika AND sehingga menghasilkan nilai
X2=0 setelah itu X1 dan X2 di OR-kan maka hasilnya Y=0.
3. Apabila A=0 dan B=1, pada gerbang logika AND pertama maka nilai X1=0
kemudian pada berbang AND kedua nilai nya di NOT-kan terlebih dahulu
sebelum dimasukkan ke gerbang logika AND sehingga menghasilkan nilai
X2=0 setelah itu X1 dan X2 di OR-kan maka hasilnya Y=0.
4. Apabila A=1 dan B=1, pada gerbang logika AND pertama maka nilai X1=0
kemudian pada berbang AND kedua nilai nya di NOT-kan terlebih dahulu
sebelum dimasukkan kegerbang logika AND sehingga menghasilkan nilai
X2=1 setelah itu X1 dan X2 di OR-kan maka hasilnya Y=1.

DataSheet IC 4077

Gambar Pinout X-NOR

10
CV.ELECTRICAL BLUES CREATION
1.8. 4 Input AND Gate

Gerbang AND ini memiliki empat saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang AND akan 1 (HIGH)
apabila semua masukannya dalam keadaan 1 (HIGH).

A B C D
A
B Y
Y Z= C
A*B*C*D D

Gambar Logic and Symbol 4 Input AND Gate

Tabel kebenaran gerbang logika AND dengan 4 inputan dan 1 outputan :

Masukan Kelauran
No
A B C D Y
1 0 0 0 0 0
2 0 0 0 1 0
3 0 0 1 0 0
4 0 0 1 1 0
5 0 1 0 0 0
6 0 1 0 1 0
7 0 1 1 0 0
8 0 1 1 1 0
9 1 0 0 0 0
10 1 0 0 1 0
11 1 0 1 0 0
12 1 0 1 1 0
13 1 1 0 0 0
14 1 1 0 1 0
15 1 1 1 0 0
16 1 1 1 1 1

Tabel Truth Table 4 Input AND Gate


11
CV.ELECTRICAL BLUES CREATION
Ikhtisar tabel dan gambar diatas :
Berdasarkan tabel kebenaran dan gambar simulasi di atas agar 4 Input AND
Gate menghasilkan outputan 1 (HIGH) maka semua intputan A,B,C dan D harus
bernilai 1 (HIGH) sehingga akan mengeluarkan outputan/ Y=0 apabila salah satu ada
yang bernilai 0 (LOW) maka keluaran akan 0(LOW)/Y=0

DataSheet IC CD4082

Gambar Pinout 4 Input AND Gate

1.9. 4 Input OR Gate

Gerbang OR ini memiliki empat saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang OR akan 1 (HIGH) bila
salah satu masukannya dalam keadaan 1 (HIGH).

A
B
C
A
D
B Y
Y Z= C
A+B+C+D
D

Gambar Logic and Symbol 4 Input OR Gate

Tabel kebenaran gerbang logika 4 Input OR Gate dengan 4 inputan dan 1 outputan :
33
12
CV.ELECTRICAL BLUES CREATION
N Masukan Kelauran
o A B C D Y
1 0 0 0 0 0
2 0 0 0 1 1
3 0 0 1 0 1
4 0 0 1 1 1
5 0 1 0 0 1
6 0 1 0 1 1
7 0 1 1 0 1
8 0 1 1 1 1
9 1 0 0 0 1
10 1 0 0 1 1
11 1 0 1 0 1
12 1 0 1 1 1
13 1 1 0 0 1
14 1 1 0 1 1
15 1 1 1 0 1
16 1 1 1 1 1

Tabel Truth Table 4 Input OR Gate


Ikhtisar dari tabel dan gambar diatas :
Berdasarkan tabel kebenaran dan gambar simulasi di atas apabila salah satu
masukannya dalam keadaan 1 (HIGH) maka outputan/Y=0. Dan apabila semua nilai
A,B,C,dan D bernilai 0(LOW) makan outputan/Y=0.

13
CV.ELECTRICAL BLUES CREATION
DataSheet CD4072

Gambar Pinout 4 Input OR Date

1.10. 4 Input NAND Gate

Gerbang NAND ini memiliki empat saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang NAND akan 1 (HIGH)
apabila ada inputan masukannya dalam keadaan 0 (LOW). Gerbang NAND merupakan
gerbang gabungan dari gerbang logika AND dan gerbang logika NOT, Output gerbang
logika AND akan dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang
logika NOT sehingga hasilnya kebalikan dari gerbang logika AND.

A
B Y
Z= C
A*B*C*D
D

Gambar Logic and Symbol 4 input NAND

14
CV.ELECTRICAL BLUES CREATION
Tabel kebenaran gerbang logika 4 Input NAND Gate dengan 4 inputan dan 1 outputan :

Masukan Kelauran
No
A B C D Y
1 0 0 0 0 1
2 0 0 0 1 1
3 0 0 1 0 1
4 0 0 1 1 1
5 0 1 0 0 1
6 0 1 0 1 1
7 0 1 1 0 1
8 0 1 1 1 1
9 1 0 0 0 1
10 1 0 0 1 1
11 1 0 1 0 1
12 1 0 1 1 1
13 1 1 0 0 1
14 1 1 0 1 1
15 1 1 1 0 1
16 1 1 1 1 0

Tabel Truth Table 4 Input NAND Gate


Ikhtisar :
1. Berdasarkan tabel kebenaran dan gambar simulasi di atas apabila ada salah satu
masukannya ada bernilai 0 (LOW) maka outputan/Y=1 karena hasil dari A,B,C dan
D dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang logika NOT
sehingga hasilnya kebalikan dari gerbang logika AND.
2. Apabila semua gerbang Apabila semua inputan A,B,C dan D bernilai 1(HIGH)
maka Y=0

Data Sheet CD4012

Gambar Pinout 4 Input NAND Gate


15
CV.ELECTRICAL BLUES CREATION
1.11. 4 Input NOR Gate

Gerbang NOR ini memiliki empat saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang NOR akan 1 (HIGH)
apabila semua inputan masukannya dalam keadaan 0 (LOW). Gerbang logika NOR
merupakan gerbang gabungan dari logika OR dan gerbang logika NOT, Output gerbang
logika OR akan dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang
logika NOT sehingga hasilnya kebalikan dari gerbang logika OR.

Z=
A+B+C+D

Gambar Logic and Symbol 4 Input NOR Gate

16
CV.ELECTRICAL BLUES CREATION
Tabel kebenaran gerbang logika 4 Input NOR Gate dengan 4 inputan dan 1 outputan :

Masukan Kelauran
No
A B C D Y
1 0 0 0 0 1
2 0 0 0 1 0
3 0 0 1 0 0
4 0 0 1 1 0
5 0 1 0 0 0
6 0 1 0 1 0
7 0 1 1 0 0
8 0 1 1 1 0
9 1 0 0 0 0
10 1 0 0 1 0
11 1 0 1 0 0
12 1 0 1 1 0
13 1 1 0 0 0
14 1 1 0 1 0
15 1 1 1 0 0
16 1 1 1 1 0

Tabel Truth Table 4 Input NOR Gate

17
CV.ELECTRICAL BLUES CREATION
Ikhtisar dari tabel dan gambar diatas :
1. Berdasarkan tabel kebenaran dan gambar simulasi di atas apabila ada salah satu
masukannya ada bernilai 1 (HIGH) maka outputan/Y=0 karena hasil dari A,B,C dan
D dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang logika NOT
sehingga hasilnya kebalikan dari gerbang logika AND.
2. Apabila semua inputan A,B,C dan D bernilai 0(LOW) maka Y=1

Data Sheet CD4002

Gambar 4 pinout 4 Input NOR Gate


1.12. 3 Input NAND Gate
Gerbang NAND ini memiliki tiga saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang NAND akan 1 (HIGH)
apabila ada inputan masukannya dalam keadaan 0 (LOW). Gerbang NAND merupakan
gerbang gabungan dari gerbang logika AND dan gerbang logika NOT, Output gerbang
logika AND akan dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang
logika NOT sehingga hasilnya kebalikan dari gerbang logika AND.

Z=
A*B*C*D

18
CV.ELECTRICAL BLUES CREATION
Tabel kebenaran gerbang logika 3 Input NAND Gate dengan 3 inputan dan 1
outputan :

Ikhtisar :
1. Berdasarkan tabel kebenaran dan gambar simulasi di atas apabila ada salah satu
masukannya ada bernilai 0 (LOW) maka outputan/Y=1 karena hasil dari A,B,C dan
D dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang logika NOT
sehingga hasilnya kebalikan dari gerbang logika AND.
2. Apabila semua gerbang Apabila semua inputan A,B,C dan D bernilai 1(HIGH)
maka Y=0

Data Sheet IC7410

1.13 3 Input AND Gate


Gerbang AND ini memiliki tiga saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang AND akan 1 (HIGH)
apabila semua masukannya dalam keadaan 1 (HIGH).

19
CV.ELECTRICAL BLUES CREATION
Y = A*B*C

Tabel kebenaran gerbang logika 4 Input AND Gate dengan 3 inputan dan 1 outputan :

Ikhtisar dari tabel dan gambar diatas :


Berdasarkan tabel kebenaran dan gambar simulasi di atas agar 3 Input AND
Gate menghasilkan outputan 1 (HIGH) maka semua intputan A,B,C dan D harus
bernilai 1 (HIGH) sehingga akan mengeluarkan outputan/ Y=0 apabila salah satu ada
yang bernilai 0 (LOW) maka keluaran akan 0(LOW)/Y=0

Data Sheet IC7411

20
CV.ELECTRICAL BLUES CREATION
1.14 3 Input NOR Gate
Gerbang NOR ini memiliki tiga saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang NOR akan 1 (HIGH)
apabila semua inputan masukannya dalam keadaan 0 (LOW). Gerbang logika NOR
merupakan gerbang gabungan dari logika OR dan gerbang logika NOT, Output gerbang
logika OR akan dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang
logika NOT sehingga hasilnya kebalikan dari gerbang logika OR.

Z=
A+B+C+D

Tabel kebenaran gerbang logika 3 Input NOR Gate dengan 3 inputan dan 1 outputan :

Ikhtisar dari tabel dan gambar diatas :


1. Berdasarkan tabel kebenaran dan gambar simulasi di atas apabila ada salah satu
masukannya ada bernilai 1 (HIGH) maka outputan/Y=0 karena hasil dari A,B,C
dan D dimasukan kembali ke gerbang logika NOT sebagai inputan gerbang
logika NOT sehingga hasilnya kebalikan dari gerbang logika AND.
2. Apabila semua inputan A,B,C dan D bernilai 0(LOW) maka Y=1.

21
CV.ELECTRICAL BLUES CREATION
Data Sheet IC7427

1.15 3 Input OR Gate


Gerbang OR ini memiliki tiga saluran masukan dan satu saluran keluaran.
Selanjutnya didefinisikan bahwa keadaan keluaran gerbang OR akan 1 (HIGH) bila
salah satu masukannya dalam keadaan 1 (HIGH).

Z=
A+B+C+D

Tabel kebenaran gerbang logika 3 Input OR Gate dengan 3 inputan dan 1 outputan :

22
CV.ELECTRICAL BLUES CREATION
Ikhtisar dari tabel dan gambar diatas :
1. Berdasarkan tabel kebenaran dan gambar simulasi di atas apabila ada salah satu
masukannya ada bernilai 1 (HIGH) maka outputan/Y=0 karena hasil dari
A,B,C dan D dimasukan kembali ke gerbang logika NOT sebagai inputan
gerbang logika NOT sehingga hasilnya kebalikan dari gerbang logika AND.
2 Apabila semua inputan A,B,C dan D bernilai 0(LOW) maka Y=1

Data Sheet IC74HC4075

2.13 IC 7041 as Non-Inverting Amplifier


M741 adalah penguat tujuan umum yang dapat digunakan dalam berbagai aplikasi dan
konfigurasi. Satu konfigurasi umum adalah dalam konfigurasi penguat noninverting. Dalam
konfigurasi ini, sinyal output dalam fase dengan input (tidak terbalik seperti pada konfigurasi
penguat pembalik), impedansi input penguat tinggi, dan impedansi keluaran rendah.
Karakteristik impedansi input dan output bermanfaat untuk aplikasi yang membutuhkan isolasi
antara input dan output. Tidak ada pemuatan signifikan yang akan terjadi dari tahap
sebelumnya sebelum amplifier. Gain sistem diatur sesuai sehingga sinyal output adalah factor
lebih besar dari sinyal input.

23
CV.ELECTRICAL BLUES CREATION
Gambar IC 741 as Non-Inverting Amplifier

Tabel Data Sheet IC 741 as Non-Inverting Amplifier

2.14 IC 7041 as Inverting Amplifier

Gambar IC 741 as Inverting Amplifier

24
CV.ELECTRICAL BLUES CREATION
Tabel DataSheet IC 741 as Inverting Amplifier
2.15 IC 7041 as Adder Circuit
The adder dapat diperoleh dengan menggunakan mode non-pembalik atau penguat
diferensial. Di sini mode pembalik digunakan. Jadi input diterapkan melalui resistor ke
terminal pembalik dan terminal non-pembalik di-ground. Ini disebut "tanah virtual", yaitu
tegangan pada terminal itu adalah nol. Keuntungan dari penguat penjumlahan ini adalah 1,
faktor skala apa pun dapat digunakan untuk input dengan memilih resistor eksternal yang tepat.

Gambar IC 741 as Adder Circuit

Formula [ Vo = - (V1 + V2) ]

2.16 IC 7041 as Subtractor Circuit


Subtractor circuit merupakan sinyal input dapat diskalakan ke nilai yang diinginkan dengan
memilih nilai yang sesuai untuk resistor. Ketika ini dilakukan, rangkaian ini disebut sebagai
penguat penskalaan. Namun di sirkuit ini semua resistor eksternal memiliki nilai yang sama.
Jadi gain penguat sama dengan satu. Tegangan keluaran Vo sama dengan tegangan yang
25
CV.ELECTRICAL BLUES CREATION
diberikan pada terminal non-pembalik dikurangi tegangan yang diberikan pada terminal
pembalik; maka sirkuit ini disebut subtractor.

Gambar IC 741 as Subtractor Circuit

Formula [Vo = V2-V1 ]

2.17 IC 7041 as Averager Circuit


The Pasif averager pada dasarnya adalah jaringan resistif atau sirkuit dikonfigurasi untuk
menyediakan tegangan output yang nilainya sama dengan matematika rata-rata dari semua
tegangan input. Sejumlah input dapat digunakan untuk membentuk rangkaian rata-rata, baik
pasif maupun aktif. Pertimbangkan rangkaian resistif 2-masukan di bawah ini.

Gambar IC 741 as Averager Circuit

Formula [ Vo = V1 + V2 + V3 ]

26
CV.ELECTRICAL BLUES CREATION
2.18 IC 7041 as Unity Gain Amplifier
Op-Amp Basic dijelaskan bahwa impedansi pada pin-pin masukan (input) Op-Amp
sangat besar bahkan pada Op-Amp ideal sampai dengan tak-hingga. Sehingga arus yang
mengalir ke dan dari pin-pin masukan sangatlah kecil. Prinsip inilah yang menjadi dasar
kegunaan dari Op-Amp Voltage Follower. Suatu Op-Amp Voltage Follower menarik sangat
sedikit arus dengan memberikan sinyal tegangan yang sama. Op-Amp Voltage
Follower berfungsi sebagai penyangga-isolasi (isolation-buffer), yaitu penyangga yang
mengisolasi suatu rangkaian, sistem, atau perangkat sehingga sumber tegangan (power supply)
dari rangkaian, sistem, atau perangkat tersebut hampir tidak terganggu.
Implementasi dari Op-Amp Voltage Follower umumnya untuk menyangga suatu
sensor atau perangkat yang dibutuhkan sinyal keluarannya agar sinyal keluaran mereka dapat
dibaca dengan baik tidak terganggu oleh hambatan-dalam dari pembacanya sendiri.
Perbandingan antara pembacaan Sensor tanpa dan dengan Op-Amp Voltage Follower

Gambar Rangkaian IC 741 as Unity Gain Amplifier


2.19 IC 7041 as Differential Amplifier
Pada dasarnya, seperti yang kita lihat di tutorial pertama tentang penguat operasional,
semua op-amp adalah "Penguat Diferensial" karena konfigurasi inputnya. Tetapi dengan
menghubungkan satu sinyal tegangan ke satu terminal input dan sinyal tegangan lain ke
terminal input lainnya, tegangan output yang dihasilkan akan sebanding dengan "Selisih"
antara dua sinyal tegangan input V1 dan V2 Kemudian penguat diferensial memperkuat
perbedaan antara dua tegangan menjadikan rangkaian penguat operasional jenis ini sebagai
Pengurang tidak seperti penguat penjumlahan yang menambah atau menjumlahkan tegangan
input. Jenis rangkaian penguat operasional ini umumnya dikenal sebagai konfigurasi Penguat
Diferensial dan ditunjukkan di bawah ini:

27
CV.ELECTRICAL BLUES CREATION
Gambar Rangkaian IC 741 as Differential Amplifier

𝑹𝟑
Formula [ Vout = 𝑹𝟏 (V2 – V1) ]

2.20 IC 7041 as First Order Low Pass Fillter


Filter aktif yang paling umum dan mudah dipahami adalah Active Low Pass Filter.
Prinsip operasi dan respons frekuensinya persis sama dengan filter pasif yang terlihat
sebelumnya, satu-satunya perbedaan kali ini adalah ia menggunakan op-amp untuk penguatan
dan kontrol penguatan. Bentuk paling sederhana dari filter aktif low pass adalah
menghubungkan penguat pembalik atau non-pembalik, sama seperti yang dibahas dalam
tutorial Op-amp, ke rangkaian filter low pass RC dasar seperti yang ditunjukkan.

Gambar Rangkaian IC 741 as First Order Low Pass Fillter

Dengan mengatur ulang rumus standar di atas kita dapat menemukan nilai kapasitor filter C
sebagai:

28
CV.ELECTRICAL BLUES CREATION
2.21 IC 7041 as First Order High Pass Fillter
Operasi dasar dari Active High Pass Filter (HPF) adalah sama dengan rangkaian filter
pass tinggi pasif RC yang setara, kecuali kali ini rangkaian tersebut memiliki penguat
operasional atau termasuk dalam desainnya yang menyediakan kontrol penguatan dan
penguatan.
Seperti rangkaian low pass filter aktif sebelumnya, bentuk paling sederhana dari high
pass filter aktif adalah menghubungkan penguat operasional pembalik atau non-pembalik
standar ke rangkaian filter pasif high pass dasar RC seperti yang ditunjukkan.

Gambar Rangkaian IC 741 as First Order High Pass Fillter


2.22 IC 7041 as Differentiating Circuit
Sinyal input ke pembeda (Differentiator) diterapkan ke kapasitor. Kapasitor memblokir
konten DC apa pun sehingga tidak ada aliran arus ke titik penjumlahan amplifier, X
menghasilkan tegangan output nol. Kapasitor hanya memungkinkan perubahan tegangan input
tipe AC untuk melewati dan yang frekuensinya tergantung pada laju perubahan sinyal input.
Pada frekuensi rendah, reaktansi kapasitor adalah "Tinggi" yang menghasilkan gain
rendah ( Rƒ/Xc ) dan tegangan keluaran rendah dari op-amp. Pada frekuensi yang lebih tinggi,
reaktansi kapasitor jauh lebih rendah sehingga menghasilkan gain yang lebih tinggi dan
tegangan output yang lebih tinggi dari penguat pembeda.

29
CV.ELECTRICAL BLUES CREATION
Gambar IC 741 as Differentiating Circuit

2.23 IC 7041 as Integrating Circuit


Integrator Op-amp adalah rangkaian penguat operasional yang melakukan operasi
matematika Integrasi, yaitu kita dapat menyebabkan output merespons perubahan tegangan
input dari waktu ke waktu karena integrator op-amp menghasilkan tegangan output yang
sebanding dengan integral dari tegangan masukan.
Dengan kata lain besarnya sinyal keluaran ditentukan oleh lamanya waktu tegangan hadir pada
input sebagai arus melalui loop umpan balik mengisi atau melepaskan kapasitor sebagai umpan
balik negatif yang diperlukan terjadi melalui kapasitor.
Ketika tegangan langkah, Vin pertama kali diterapkan ke input dari penguat terintegrasi,
kapasitor C yang tidak bermuatan memiliki resistansi yang sangat kecil dan bertindak sedikit
seperti korsleting yang memungkinkan arus maksimum mengalir melalui resistor input, Rin
karena ada perbedaan potensial antara dua piring. Tidak ada arus yang mengalir ke input
amplifier dan titik X adalah bumi virtual yang menghasilkan output nol. Karena impedansi
kapasitor pada titik ini sangat rendah, rasio penguatan XC/RIN juga sangat kecil sehingga
memberikan penguatan tegangan keseluruhan kurang dari satu, (rangkaian pengikut tegangan.

Gambar IC 741 as Integrating Circuit

30
CV.ELECTRICAL BLUES CREATION
2.24 IC 7041 Square Wave Generator Circuit
Dalam diagram rangkaian kapasitor C1 dan potensiometer R1 membentuk bagian
waktu. Resistor R2 dan R3 membentuk jaringan pembagi tegangan yang memasok sebagian
tetap dari tegangan output ke pin non-pembalik opamp sebagai tegangan referensi.
Kerja Square Wave Generator menggunakan uA741.
Awalnya tegangan kapasitor C1 akan menjadi nol dan output dari opamp akan tinggi.
Akibatnya kapasitor C1 mulai mengisi ke tegangan positif melalui potensiometer R1. Ketika
C1 dibebankan ke tingkat sehingga tegangan pada terminal pembalik opamp berada di atas
tegangan pada terminal non-pembalik, output opamp berayun ke negatif. Kapasitor dengan
cepat melepaskan melalui R1 dan kemudian mulai mengisi ke tegangan negatif. Ketika C1
dibebankan ke tegangan negatif sehingga tegangan pada input pembalik lebih negatif daripada
pin non-pembalik, output opamp berayun kembali ke tegangan positif. Sekarang kapasitor
dengan cepat melepaskan tegangan negatif melalui R1 dan mulai mengisi ke tegangan positif.
Siklus ini diulang tanpa henti dan hasilnya akan berupa gelombang persegi yang terus menerus
berayun antara +Vcc dan -Vcc pada output.

Periode waktu keluaran generator gelombang persegi uA741 dapat dinyatakan dengan
menggunakan persamaan berikut:

Gambar Rangkaian IC 741 Square Wave Generator Circuit

31
CV.ELECTRICAL BLUES CREATION
2.25 IC 7041 as Schmitt Trrigger Circuit
Schmitt trigger dapat didefinisikan karena merupakan pembanding regeneratif. Ini
menggunakan umpan balik positif dan mengubah input sinusoidal menjadi output gelombang
persegi. Output dari Schmitt Trigger berayun pada tegangan ambang batas atas dan bawah,
yang merupakan tegangan referensi dari gelombang input.

Ini adalah rangkaian bi-stable di mana output berayun antara dua level tegangan kondisi-
mapan (Tinggi dan Rendah) ketika input mencapai level tegangan ambang batas yang
dirancang tertentu.

Gambar Rangkaian IC 741 as Schmitt Trrigger Circuit

3 SR Latch
Elemen penyimpan (memori) yang beroperasi dengan level-level sinyal (High dan Low)
disebut sebagai latch. Baik latch maupun flip-flop saling berk1111111aitan karena rangkaian
dasar dari flip-flop tersusun dari latch. Meskipun latch bermanfaat dalam menyimpan informasi
biner juga dalam mendesain rangkaian berurut tak sinkron (asynchronus sequential circuits)
tapi latch tidak praktis jika dijadikan sebagai elemen penyimpan pada rangkaian berurut
(sequential circuit). Ada dua jenis latch, SR latch dan D Latch.Elemen penyimpan (memori)
yang beroperasi dengan level-level sinyal (High dan Low) disebut.

SR latch adalah rangkaian berurut yang dapat dibuat dari rangkaian gerbang NOR terkopel
atau gerbang NAND terkopel, SR latch memiliki dua input yaitu S berarti set dan R berarti
reset.

32
CV.ELECTRICAL BLUES CREATION
3.13 S-R NOR (CD4043)

Rangkaian SR Lacth dengan menggunakan gerbang NOR.

Gambar Logic Diagram (CD4043)

Functional Diagram :

Catatan :

 NC = Not Connetion / tidak terhubung kemanapun

Gambar Functional Diagram CD4043


33
CV.ELECTRICAL BLUES CREATION
Tabel kebenaran :

Gambar Truth Table SR NOR

Ikhtisar dari SR NOR :


1. Set = x, Reset = x dan Enable = 0, maka rangkaian pada SR NOR menjadi Open
Circuit yang dimaksudkan bahwa rangkaian tersebut tidak dapat mengeluarkan
logic pada output.
2. Set = 0, Reset = 0 dan Enable = 1, maka output pada SR NOR menjadi No Change.
Maksud dari NC bahwa output yang dihasilkan tidak ada perubahan dari logic yang
sebelumnya.
3. Set = 1, Reset = 0 dan Enable = 1, maka menghasilkan output dengan logic 1.
4. Set = 0, Reset = 1 dan Enable = 1, maka menghasilkan output dengan logic 0.
5. Set = 1, Reset = 1 dan Enable = 1, maka menghasilkan output dengan logic 1, karena
pada rangkaian SR NOR didominasi oleh input SET.

34
CV.ELECTRICAL BLUES CREATION
3.14 S-R NAND (CD4044)

Rangkaian SR Lacth dengan menggunakan gerbang NAND.

Gambar Logic Diagram CD4044

Functional Diagram :

Catatan :

 NC = Not Connetion / tidak terhubung kemanapun

Gambar Functional Diagram CD4044

35
CV.ELECTRICAL BLUES CREATION
Tabel Kebenaran :

Gambar Truth Table SR NAND

Ikhtisar dari SR NAND :

1. Set = x, Reset = x dan Enable = 0, maka rangkaian pada SR NAND menjadi Open
Circuit yang dimaksudkan bahwa rangkaian tersebut tidak dapat mengeluarkan
logic pada output.
2. Set = 1, Reset = 1 dan Enable = 1, maka output pada SR NAND menjadi No Change.
Maksud dari NC bahwa output yang dihasilkan tidak ada perubahan dari logic yang
sebelumnya.
3. Set = 0, Reset = 1 dan Enable = 1, maka menghasilkan output dengan logic 1.
4. Set = 1, Reset = 0 dan Enable = 1, maka menghasilkan output dengan logic 0.
5. Set = 0, Reset = 0 dan Enable = 1, maka menghasilkan output dengan logic 0, karena
pada rangkaian SR NAND didominasi oleh input RESET.

4 Quad D Latch (CD4042)


IC latch CD4042 quad “D” terdiri dari transistor mode peningkatan P- dan N-channel.
Ini terdiri dari empat kait yang memiliki input clock yang sama, empat input buffer dan pin
output. IC berbasis logika CMOS memiliki keuntungan dari konsumsi daya yang rendah
dan rentang suplai tegangan yang lebar.

CD4042 Pinout Diagram

36
CV.ELECTRICAL BLUES CREATION
Seperti yang dapat dilihat dalam diagram pinout bahwa CD4042 memiliki empat kait
D di dalam satu chip. Setiap D latch memiliki satu input dan dua pin output seperti Dx, Qx,
~Qx. Di sini x menunjukkan nomor. Namun, semua kait D memiliki polaritas dan sinyal
clock yang sama. Kita akan melihat cara kerja semua pin di bagian selanjutnya. Gambar
dibawah ini menunjukkan diagram pinout.

Gambar Pinout DC4042

Setiap Latch di dalam CD4042 terdiri dari 1 pin input data dan dua output Q
dan ~Q. Perubahan nilai kedua output tergantung pada tingkat clock. Selain input ini,
ia juga memiliki input polaritas yang digunakan untuk memprogram input clock. Ketika
input polaritas LOW, informasi yang ada pada input data ditransfer ke Q dan selama
level clock 0, dan ketika HIGH, transfer terjadi selama level 1 clock

0 D0 Q0 0
D1 Q0' 1
D2 Q1
D3 Q1'
Q2
Q2'
Q3
Q3'
Clock
1 Polarity

Gambar Kondisi 1

37
CV.ELECTRICAL BLUES CREATION
1 D0 Q0 1
D1 Q0' 0
D2 Q1
D3 Q1'
Q2
Q2'
Q3
Q3'
Clock
1 Polarity

Gambar Kondisi 2

Diagram fungsional IC CD4042 yang menunjukkan input data paralel, output


pembalik dan non-pembalik ditunjukkan di bawah ini.

D1 Q0
Q0
D2 Q1
Q1
D3 Q2
Q2
D4 Q3
Q3

CLOCK
CL

POLARITY

VDD
VSS

Gambar logic diagram

Pada setiap transisi clock tergantung pada input polaritas, data ditransfer ke
output tetapi selama level clock yang sama, nilainya dipertahankan hingga nilai sinyal
clock berubah dan menjadi berlawanan dengan yang sebelumnya.

38
CV.ELECTRICAL BLUES CREATION
Tabel Kebenaran :

Gambar Truth Table Quad D Latch


Ikhtisar dari Quad D Latch :
Anda dapat melihat dari tabel kebenaran di atas bahwa ketika pin polaritas dalam
keadaan Low maka output akan naik pada transisi positif dari sinyal clock. Di sisi lain,
ketika dalam keadaan High.

Seperti yang Anda lihat dari tabel di atas, pin polaritas CD4042 memutuskan transisi
output D Latch. Ini memutuskan apakah transisi keluaran akan terjadi pada tepi positif dari
siklus clock atau tepi negatif. Jika sinyal Polaritas = 0 atau logika Rendah, ia bekerja di tepi
positif clock dan sebaliknya di tepi negatif siklus clock.

5 D Flip – Flop (CD4013)


Dalam rangkaian ini, menunjukkan cara kerja rangkaian flip flop D dengan IC flip flop
4013 D. Flip flop D hanyalah jenis flip flop yang mengubah nilai output sesuai dengan
input pada 3 pin: input data, input yang ditetapkan, dan input reset. Semua flip flop
melakukan hal yang sama, mereka menyimpan nilai pada output tanpa batas waktu kecuali
jika nilainya sengaja diubah dengan memanipulasi input. Jika pengguna tidak mengubah
nilai input, maka nilai pada output tetap sama. 4013 adalah chip flip flop D ganda. Ini
berarti terdiri dari 2 independen flip – flop.

39
CV.ELECTRICAL BLUES CREATION
Pinout :

Gambar Pinout CD4013

Functional Diagram :

Gambar Functional Diagram CD4013

40
CV.ELECTRICAL BLUES CREATION
Tabel Kebenaran :

Catatan :

Nilai output, Q dan Q, akan memiliki nilai berdasarkan 3 input.

Gambar Truth Table Quad D Latch

Ikhtisar dari Quad D Latch :


1. Set = 0, Reset = 0 dan Data = 0, maka Q output = 0 dan Q’ output = 1.
2. Set = 0, Reset = 0 dan Data = 1, maka Q output = 1 dan Q’ output = 0.
3. Set = 0, Reset = 0 dan Data = X, maka output Q dan Q’ mempertahankan nilai
sebelumnya. Nilai-nilai yang mereka miliki terakhir tidak berubah. Jika kita tidak
mengubah nilai dari (Set,Reset dan Data), output akan mempertahankan nilainya.
4. Set = 1, Reset = 0 dan Data = X, maka output Q adalah 1 dan output Q’ adalah 0.
5. Set = 0, Reset = 1 dan Data = X, maka output Q adalah 0 dan output Q’ adalah 1.
6. Set = 1, Reset = 1 dan Data = X, maka output Q dan output Q’ keduanya 1. Ini
hanya terjadi ketika output Q dan Q’ bernilai sama. Ini hanya kasus ketika kedua
output akan HIGH.

Pengaplikasian Rangkaian ini adalaha terminal data, sistem alarm, dan komputer.
Komputer berisi jutaan sandal jepit. Flip flop adalah dasar dari register di komputer. Dan
ada banyak register di komputer. Membalik digunakan dalam perangkat memori. Karena
mereka menyimpan bit, mereka membentuk dasar memori, penyimpanan komputer.

41
CV.ELECTRICAL BLUES CREATION
6 Register D Type (CD4076)
Tipe CD4076 adalah register empat bit yang terdiri dari tipe-D flip-flop yang
menampilkan keluaran tiga keadaan. Data input disediakan untuk mengontrol masuknya
data ke dalam flip-flop. Ketika kedua input Data dalam keadaan low, data pada input D
dimuat ke masing-masing pin pada berikutnya transisi input clock pada keadaan positif.
Output Nonaktifkan berdasarkan dari input. Ketika output nonaktif keadaan kedua input
low, keadaan logika normal dari empat output tersedia untuk memuat. Output dinonaktifkan
secara independen dari clock dengan level logika tinggi pada input maka Output nonaktif,
dan berada pada impedansi tinggi.

Pinout :

Gambar Pinout CD4076

Functional Diagram :

Gambar Functional Diagram CD4076

42
CV.ELECTRICAL BLUES CREATION
Logic Diagram ;

Gambar Logic Diagram CD4076


Tabel Kebenaran :

Gambar Truth Table Register D Type

43
CV.ELECTRICAL BLUES CREATION
Ikhtisar dari Register D Type ;

1. Reset = 1, Clock = X, G1 = X, G2 = X dan Data = X, maka Q output = 0.


2. Reset = 0, Clock = 0 (Low Level), G1 = X, G2 = X dan Data = X, maka Q
mempertahankan nilai sebelumnya. Nilai-nilai yang mereka miliki terakhir tidak
berubah. Jika kita tidak mengubah nilai dari inputan, output akan mempertahankan
nilainya atau bias disebut No Change (NC).
3. Reset = 0, G1 = 1, G2 = X dan Data = X, maka Q Output No Change (NC) atau
nilai tidak berubah.
4. Reset = 0, G1 = X, G2 = 1 dan Data = X, maka Q Output No Change (NC) atau
nilai tidak berubah.
5. Reset = 0, G1 = 0, G2 = 0 dan Data = 1, maka Q Output = 1.
6. Reset = 0, G1 = 0, G2 = 0 dan Data = 0, maka Q Output = 0.
7. Reset = 0, Clock = 1 (High Level), G1 = X, G2 = 1 dan Data = X, maka Q Output
No Change (NC) atau nilai tidak berubah.

7 Encoder Octal to Biner (CD4532)


CD4532 terdiri dari logika kombinasional yang mengkodekan input prioritas tertinggi
(D7 - D0) ke kode biner 3-bit. NS delapan input, D7 hingga D0, masing-masing memiliki
prioritas yang ditetapkan; D7 adalah prioritas tertinggi dan D0 adalah yang terendah.
Prioritas encoder terhambat ketika input E1 yang mendukung IC low. Ketika E1 high,
representasi biner dari input prioritas tertinggi muncul pada jalur output Q2 - Q0, dan grup
pilih jalur GS tinggi untuk menunjukkan bahwa input prioritas adalah hadiah. Enable-out
(EO) tinggi ketika tidak ada input prioritas hadir. Jika salah satu input tinggi, EO rendah
dan semua tahapan tingkat rendah yang mengalir dinonaktifkan.

44
CV.ELECTRICAL BLUES CREATION
Pinout :

Gambar Pinout CD4532

Functional Diagram :

Gambar Function Diagram CD4532

45
CV.ELECTRICAL BLUES CREATION
Logic Diagram :

Gambar Logic Diagram CD4532

46
CV.ELECTRICAL BLUES CREATION
Tabel Kebenaran :

Gambar Truth Table CD4532

8 Encoder Decimal to BCD (CD40147)


CD40147 encoder menampilkan pengkodean prioritas input untuk memastikan bahwa
hanya baris data urutan tertinggi yang dikodekan. Sepuluh jalur input data (0-9) dikodekan
menjadi empat baris (8, 4, 2, 1) BCD. Garis prioritas tertinggi adalah garis 9. Keempat
output baris berlogika 1 (VSS) ketika semua jalur input berlogika 0. Semua input dan output
buffer, dan setiap output dapat drive satu TTL beban Schottky daya rendah. CD40147
secara fungsional mirip dengan TTL 54/74147 jika pin 15 diikat rendah.

Pinout :

Gambar Pinout CD40147

47
CV.ELECTRICAL BLUES CREATION
Functional Diagram :

Gambar Functional Diagaram CD40147

Logic Diagram :

Gambar Logic Diagram CD40147

48
CV.ELECTRICAL BLUES CREATION
Tabel Kebenaran :

Gambar Truth Table Encoder Decimal to BCD

9 Comparator 4 Bit (CD4585)


CD4585BMS adalah komparator besaran 4-bit yang dirancang untuk digunakan dalam
aplikasi komputer dan logika yang membutuhkan perbandingan dua kata 4-bit. Rangkaian
logika ini menentukan apakah satu kata 4-bit (Binary atau BCD) adalah "kurang dari",
"sama" to” atau “lebih besar dari” kata 4-bit kedua. CD4585BMS memiliki delapan input
pembanding (A3, B3, melalui A0, B0), tiga keluaran (A < B, = B, A > B) dan tiga input
berjenjang (A < B, A = B, A > B) yang mengizinkan system desainer untuk memperluas
fungsi komparator ke 8, 12, 16 . .4N bit. Ketika CD4585 tunggal digunakan, cascading
input terhubung

Pinout :

Gambar Pinout CD4585

49
CV.ELECTRICAL BLUES CREATION
Functional Diagram :

Gambar Functional Diagram CD4585


Logic Diagram :

Gambar Logic Diagram CD4585

50
CV.ELECTRICAL BLUES CREATION
Tabel Kebenaran :

Gambar Truth Table Comparator 4 Bit

10 Decoder BCD to Decimal (CD4028)


Jenis CD4028 adalah BCD-ke-desimal atau biner-ke-oktal decoder yang terdiri dari
buffering pada semua 4 input, decoding gerbang logika, dan 10 buffer keluaran. Kode BCD
diterapkan ke empat input, A hingga D, menghasilkan level tinggi pada yang dipilih salah
satu dari 10 keluaran dekode desimal. Demikian pula, biner 3-bit kode yang diterapkan ke
input A hingga C diterjemahkan dalam kode octal pada keluaran 0 sampai 7 jika D = “0”.
Kemampuan drive tinggi disediakan di semua output untuk meningkatkan kinerja dc dan
dinamis di high aplikasi penyebaran.

Pinout :

Gambar Pinout CD4028

51
CV.ELECTRICAL BLUES CREATION
Functional Diagram :

Gambar Functional Diagram CD4028

Logic Diagram ;

Gambar Logic Diagram CD4028

52
CV.ELECTRICAL BLUES CREATION
Tabel Kebenaran :

Gambar Truth Table Decoder BCD to Decimal

11 Decoder BCD to 7 Segment (CD4511)


CD4511 adalah driver dekoder latch ke BCD-ke-7-Segmen yang disusun dengan logika
CMOS dan transistor bipolar n-p-n, perangkat output pada struktur monolitik tunggal.
Beberapa perangkat digabungkan dengan disipasi daya rendah dan fitur kekebalan dari
noise tinggi dari Intersil CMOS dengan menggunakan n-p-n transistor keluaran sumber
mampu hingga 25mA. Kemampuan ini memungkinkan tipe CD4511untuk menggerakkan
LED dan tampilan lainnya secara langsung. Lamp Test (LT), Blanking (BL), dan
Pengaktifan Latch atau Strobo input disediakan untuk menguji tampilan, mematikan atau
intensitas memodulasinya, dan menyimpan atau menyalakan kode BCD, masing-masing.
Beberapa sinyal yang berbeda dapat dimultipleks.

53
CV.ELECTRICAL BLUES CREATION
Pinout :

Gambar Pinout CD4511


Functional Diagram :

Gambar Functional Diagram CD4511

7 Segment Display :

Gambar 7 Segment Display

54
CV.ELECTRICAL BLUES CREATION
Logic Diagram :

Gambar Logic Diagram CD4511

Tabel Kebenaran :

55
CV.ELECTRICAL BLUES CREATION
Gambar Truth Table Decoder BCD to 7 Segment

12 JK Flip – Flop (CD4027)


CD402BMS adalah sirkuit terintegrasi chip monolitik tunggal yang berisi dua flip-flop
masterslave JK simetri komplementer yang identik. Setiap flip-flop memiliki ketentuan
untuk J, K, Atur Reset, dan sinyal input Clock. Sinyal Q dan Q’ buffer disediakan sebagai
output. Pengaturan input-output ini menyediakan operasi yang kompatibel dengan Intersil
CD4013 dual D jenis flip-flop. CD4027 berguna dalam melakukan kontrol, register, dan
beralih fungsi. Level logika hadir pada input J dan K bersama dengan kontrol self-steering
internal keadaan setiap flipflop, perubahan keadaan flip-flop sinkron dengan transisi positif
dari pulsa clock. Atur ulang fungsi independen dari Clock dan dimulai ketika level tinggi
sinyal ada pada input Set atau Reset.

56
CV.ELECTRICAL BLUES CREATION
Pinout :

Gambar Pinout CD4027

Functional Diagram :

Gambar Functional Diagram CD4027

57
CV.ELECTRICAL BLUES CREATION
Logic Diagram :

Gambar Logic Diagram CD4027

Tabel Kebenaran :

Gambar Truth Table JK Flip – Flop

13 Binary Up/Down Counter


CD4510 presetable BCD Up/Down counter dan CD4516 Presettable Binary Up/Down
counter terdiri dari: empat flip-flop tipe-D yang di-clock secara sinkron (dengan gerbang
struktur untuk menyediakan kemampuan flip-flop tipe-T) yang terhubung sebagai counter.
Penghitung ini dapat diselesaikan dengan level tinggi pada garis RESET, dan dapat disetel
ke nomor biner pada input Jika terjadi kemacetan pada baris data dengan tingkat tinggi
58
CV.ELECTRICAL BLUES CREATION
maka Preset diaktifkan. CD4510 akan dihitung dari non-BCD status penghitung dalam
maksimum dua pulsa clock di atas mode, dan maksimal empat pulsa clock dalam mode
turun. Jika input carry in ditahan rendah, penghitung maju ke atas atau turun pada setiap
transisi clock yang berjalan positif. Sinkronis cascading dilakukan dengan menghubungkan
semua input clock yang di paralel dan menghubungkan carry out yang kurang signifikan
dan tahap ke carry in tahap yang lebih signifikan. CD4510 dan CD4516 dapat mengalir
dimode riak dengan menghubungkan carry out ke clock tahap berikutnya. Jika input
up/down berubah selama hitungan terminal, carry out harus diberi gerbang dengan clock,
dan input up/down harus berubah saat clock berada tinggi/high. Metode ini memberikan
sinyal clock yang bersih ke tahap penghitungan berikutnya.

Pinout :

Gambar Pinout CD4510 dan CD4516

Functional Diagram :

Gambar Functional Diagram CD5410 dan CD4516

59
CV.ELECTRICAL BLUES CREATION
Logic Diagram :

Gambar Logic Diagram CD4510

60
CV.ELECTRICAL BLUES CREATION
Gambar Logic Diagram CD4516

Tabel Kebenaran ;

Gambar Truth Table Up/Down Counter

61
CV.ELECTRICAL BLUES CREATION
14 Dual Binary Up Counter
CD4518 Dual BCD Up Counter dan CD4520 Dual Binary Up Counter masing-masing
terdiri dari dua identik, secara internal pencacah 4 tahap sinkron. Tahap kontra adalah Flip-
flop tipe-D memiliki clock dan enable baris untuk increments pada positif atau transisi
menuju negatif. Untuk operasi unit tunggal, input enable dipertahankan high dan
penghitung maju pada setiap transisi positif dari clock. Counter dibersihkan oleh level high
menggunakan Reset. Penghitung dapat mengalir dalam mode riak dengan menghubungkan
Q4 ke input aktif dari penghitung berikutnya saat input clock dari yang terakhir ditahan
rendah.

Pinout :

Gambar Pinout CD4518 dan CD4520

62
CV.ELECTRICAL BLUES CREATION
Functional Diagram :

Gambar Functional diagram CD4518 dan CD4520

Logic Diagram :

Gambar Logic Diagram CD4518

63
CV.ELECTRICAL BLUES CREATION
Gambar Logic Diagram CD4520

Tabel Kebenaran :

Gambar Truth Table Dual Binary Up Counter

64
CV.ELECTRICAL BLUES CREATION
15 Power Supply
Sebuah pencatu daya adalah alat listrik yang menyuplai tenaga listrik ke suatu beban
listrik. Fungsi utama catu daya adalah untuk mengubah arus listrik dari sumber menjadi
tegangan, arus dan frekuensi yang benar untuk memberi daya pada beban. Akibatnya, catu
daya terkadang disebut sebagai converter daya listrik. Beberapa catu daya adalah bagian
peralatan mandiri yang terpisah, sementara yang lain dibuat ke dala peralatan beban yang
diberi daya. Contoh yang terakhir ermasuk catu daya yang ditemukan di computer desktop
dan perangkat elektronik konsumen. Fungsi lain yang mungkin dilakukan oleh catu daya
termasuk membatasi arus yang ditarik oleh beban ke tingkat yang aman, mematikan arus
jika terjadi kesalahan listrik, pengkondisian daya untuk mencegah kebisingan elektronik
atau lonjakan tegangan pada input mencapai beban, daya – koreksi factor, dan menyimpan
energy sehingga dapat terus memberi daya pada beban jika terjadi gangguan sementara
pada sumber daya ( suplai daya bebas gangguan ).

Semua catu daya memiliki sambungan daya, yang menerima energy dalam bentuk arus
listrik dari suatu sumber, dan satu atau lebih sambungan output daya yang menyalurkan
arus ke beban. Sumber tenaga dapa berasal dari jaringan tenaga listrik, seperti outler listrik.
Perangkat penyimpanan energi seperti baterai atau sel bahan bakar, generator atau
alternator, converter tenagan surya, atau catu daya lainnya.

Power Supply Variable dengan menggunakan IC LM317:

Gambar Power Supply Variable

65
CV.ELECTRICAL BLUES CREATION
Power Supply Linear dengan mengunakan IC LM7805 :

Gambar Power Supply Linear

16 Eksperiment
Tujuan : Memahami dan mengetahui cara kerja dari gerbang dasar serta sirkuit yang
terdapat pada trainer.

Alat Praktek :

a. Trainer digital
b. Catu daya
c. Kabel jumper

Soal :

1. Lakukan pengujian terhadap gerbang dasar dan sirkuit yang terdapat pada trainer.
Catat hasil pengujian, apakah hasil yang diperoleh sesuai dengan tabel kebenaran
pada setiap gerbang?
2. Pada sebuah mesin dipasang 2 buah sensor yang mana system pada kerja mesin
tersebut apabila sensor 1 mendeteksi dan sensor 2 tidak mendeteksi maka lampu
tidak menyala begitupun sebaliknya, apabila sensor 1 dan sensor 2 mendeteksi
maka lampu tidak menyala, lampu akan menyala apabila sensor 1 dan sensor 2 tidak
mendeteksi. Buatlah rangkaian gerbang logika dari penjelasan di atas.
Jawaban :

66
CV.ELECTRICAL BLUES CREATION
Cara Pertama menggunakan Gerbang Cara Kedua Menggunakan gerbang
OR dan NOT NOR

3. Pada sebuah konveyor 1 terdapat 2 sensor mengangkut sepsang sepatu apabila


sensor 1 mendeteksi separtu kiri dan sensor 2 mendeteksi sepatu kanan maka
konveyor 2 akan menyala, apabila sepatu yang lewat pada konveyor 1 hanya 1
sepatu maka konveyor 2 akan tidak menyala. Buatlah rangkaian gerbang logika dari
penjelasan di atas.
Jawaban : Pada kasus di atas menggunakan gerbang logika AND karena
berdasarkan tabel kebenaran seperti berikut :
Masukan Keluaran
No Sepatu Kiri Sepatu Kanan Konveyor 2
(A) (B) (Y)
1 0 0 0
2 1 0 0
3 0 1 0
4 1 1 1
Untuk rangkaiannya Sebagai Berikut dengan menggunakan gerbang OR:

4. Pada sebuah ruangan mempunyai 2 buah tombol di depan dan di belakang untuk
membuka sebuah pintu, apabila tombol 1 ditekan maka pintu bisa dibuka dan
apabila tombol 2 ditekan maka pintu akan bisa terbuka lalu apabila tombol di depan
dan tombol di belakang di tekan maka pintu bisa terbuka, pintu hanya tidak bisa
dibuka ketika tombol tidak ditekan. Buatlah rangkaian gerbang logika dari
penjelasan di atas.
Jawaban : Pada kasus di atas menggunakan gerbang logika OR karena berdasarkan
tabel kebenaran seperti berikut :
67
CV.ELECTRICAL BLUES CREATION
No Masukan Keluaran
Tombol 1 Tombol 2 Pintu
(A) (B) (Y)
1 0 0 0
2 1 0 1
3 0 1 1
4 1 1 1
Untuk rangkaiannya Sebagai Berikut dengan menggunakan gerbang OR

5. Berikut latihan soal OP-AMP

Peratikan gambar diatas buatalah pengujian menggunakan alat dan bahan sebagai berikut :
Alat dan Bahan
1. Catu daya DC ± 15 volt : 1 buah
2. Resistor 10 Ω : 2 buah
3. Resistor 100 Ω : 2 buah
4. Resistor 1K Ω : 2 buah
5. Resistor 3K2 Ω : 2 buah
6. Resistor 4K7 Ω : 2 buah
7. Resistor 10K Ω : 2 buah
8. Resistor 33K Ω : 2 buah
9. Potensiometer 10 KΩ : 2 buah
10. IC LM 741 : 1 buah

68
CV.ELECTRICAL BLUES CREATION
11. Multimeter : 1 buah
12. Kabel penghubung : secukupnya
Buat rangkaian seperti gambar diatas, kemudian ukur tegangan keluaran bila tegangan
masukan diberikan sesuai tebel berikut.
Masukan Tegangan Output (V) Tengan Penguatan
Vin R1 R2 Pengukuran Perhitungan Pengukuran Perhitungan
1 1KΩ 1KΩ
1 10Ω 100Ω
2 3K3Ω 3K3Ω
3 10KΩ 10KΩ

Berikut salah satu wiring untuk inputan 1 Volt dengan R1 = 10Ω dan R2= 100Ω

Selanjutnya bisa dikembangkan untuk menjawab nomor berikutnya.

69
CV.ELECTRICAL BLUES CREATION
6.

Peratikan gambar diatas buatalah pengujian menggunakan alat dan bahan sebagai berikut :
Alat dan Bahan
13. Catu daya DC ± 15 volt : 1 buah
14. Resistor 10 Ω : 2 buah
15. Resistor 100 Ω : 2 buah
16. Resistor 1K Ω : 2 buah
17. Resistor 3K2 Ω : 2 buah
18. Resistor 4K7 Ω : 2 buah
19. Resistor 10K Ω : 2 buah
20. Resistor 33K Ω : 2 buah
21. Potensiometer 10 KΩ : 2 buah
22. IC LM 741 : 1 buah
23. Multimeter : 1 buah
24. Kabel penghubung : secukupnya
Buat rangkaian seperti gambar diatas, kemudian ukur tegangan keluaran bila tegangan
masukan diberikan sesuai tebel berikut.
Masukan Tegangan Output (V) Tengan Penguatan
Vin R1 R2 Pengukuran Perhitungan Pengukuran Perhitungan
1 1KΩ 1KΩ
1 10Ω 100Ω
2 3K3Ω 3K3Ω
3 10KΩ 10KΩ

70
CV.ELECTRICAL BLUES CREATION
Berikut salah satu wiring untuk inputan 1 Volt dengan R1 = 1KΩ dan R2= 1KΩ

Selanjutnya bisa dikembangkan untuk menjawab nomor berikutnya.

71
CV.ELECTRICAL BLUES CREATION

Anda mungkin juga menyukai