TD4_Circuit_RLC_regime_sinusoidal_force

Télécharger au format pdf ou txt
Télécharger au format pdf ou txt
Vous êtes sur la page 1sur 5

TD4 - Circuits RLC : Régime sinusoïdal forcé

Exercice 1. Signal sinusoïdal


Soient les signaux sinusoïdaux v1(t) et v2(t) suivants :

1. Compléter le tableau ci-dessous :


Valeur maximale (V) Valeur efficace (V) Période (ms) Fréquence (Hz) pulsation (rad.s−1 )
v1(t)
v2(t)
2. Relever et calculer le retard (ou l’avance) temporelle notée t1 ainsi que la différence de phase existant entre
les deux signaux sinusoïdaux (en radians et en degré).
3. Déduire des questions précédentes les expressions de v1(t) et v2(t).
4. Donner l’écriture complexe de v1(t) et v2(t).

Exercice 2. Rappel sur les complexes : passage entre coordonnées polaires et cartésiennes
1. Opérer le passage polaire/cartésienne pour les intensités suivantes :
i1 = [4, 45°] ; i2 = [3, 60°] ; i3 = [5, −30°] ; i4 = [7.91, 0°]
2. Opérer le passage cartésienne/polaire pour les tensions suivantes :
u1 = 100 + j150 ; u2 = 50 + j30 ; u3 = 50 − j200 ; u4 = 100 + j100

Exercice 3. Soit le circuit ci-dessous avec e(t) = E cos(ωt) :

e(t) C u(t)

Déterminer u(t) en fonction de R, C, E et ω.

Electronique analogique 1 J. Philippe


TD4 - Circuits RLC : Régime sinusoïdal forcé

Exercice 4. Bonus. On réalise le circuit ci-dessous :


C

e(t) R Ru u(t)

Déterminer la réponse harmonique u(t) du dipôle lorsqu’il est soumis à l’excitation sinusoïdale :

e(t) = em cos(ωt)

Exercice 5. Circuit RL série en régime sinusoïdal : représentation de Fresnel


On considère le circuit suivant, avec R = 100Ω et L = 1H mis en série et soumis à une tension e(t) de fréquence
50 Hz et de valeur efficace 24 V (choisie comme référence) :

uR (t)
R

e(t) L uL (t)

1. Exprimer et calculer l’impédance Z de ce circuit (forme cartésienne et polaire).


2. Exprimer et calculer le courant I qui traverse ce circuit.
3. Exprimer et calculer les tensions complexes uR et uL .
4. Tracer le diagramme vectoriel des tensions et courant.
5. Vérifier votre résultat en appliquant la loi des mailles.
6. Retrouver l’expression de uL par application du diviseur de tension.

Exercice 6. Le circuit suivant est soumis à deux tensions sinusoïdales : e1 (t) = em cos(ωt) et e2 (t) = em sin(2ωt)

R1 R2

e1 (t) C u(t) e2 (t)

Déterminer alors la tension u(t) aux bornes du condensateur.

Electronique analogique 2 J. Philippe


TD4 - Circuits RLC : Régime sinusoïdal forcé

Exercice 7. Résonnance en tension


Soit le circuit RLC suivant, alimenté par une tension sinusoïdale e(t) = E cos(ωt) :

R L

e(t) C uC (t)

1. Expression de UC0 et ϕ
(a) Déterminer l’équation différentielle vérifiée par la tension aux bornes du condensateur.
(b) Exprimer la tension complexe uC (t) associée. Montrer qu’on peut aussi l’obtenir directement à partir
des impédances complexes en utilisant le diviseur de tension.
(c) En déduire l’expression de l’amplitude complexe uC .
(d) Déterminer l’expression de l’amplitude UC0 du signal réel de uC (t) = UC0 cos(ωt + ϕ).
E
(e) Montrer que UC0 = q en utilisant les variables réduites usuelles :
(1 − x2 )2 + ( Q )
x 2

1
— Pulsation propre : ω0 = √
LC
ω
— Pulsation réduite : x =
ω0 r
1 L
— Facteur de qualité : Q =
R C
(f) Déterminer l’expression de la phase ϕ.
π 1 − LCω 2
(g) Montrer qu’on peut l’écrire sous la forme : ϕ = − + arctan( ).
2 RCω
(h) Réexprimer ϕ en fonction de x et Q.
2. Comportement de UC0 et ϕ en fonction de la pulsation réduite et phénomène de résonance
(a) Étudier la fonction UC0 (x) pour déterminer l’allure de UC0 en fonction de x. On distinguera 2 cas :
1 1
Q > √ et Q < √ .
2 2
(b) Calculer les valeurs limites et maximum de UC0 (t) et tracer la courbe.
(c) Comment évolue la courbe en fonction du facteur de qualité ?
(d) Étudier la fonction ϕ(t) pour déterminer son allure en fonction de x.
(e) Calculer les valeurs limites et maximum de ϕ(x) et tracer la courbe.
(f) Quelle est la valeur du déphasage à la résonnance ?

Electronique analogique 3 J. Philippe


TD4 - Circuits RLC : Régime sinusoïdal forcé

Exercice 8. Résonance en intensité


On continue à étudier le circuit RLC série en régime sinusoïdal.
1. Déterminer l’expression de l’amplitude complexe de l’intensité I à partir de celle de la tension aux bornes
du condensateur déterminée dans l’exercice précédent.
E
2. En déduire l’expression de l’amplitude réelle I0 et montrer qu’elle vaut I0 = q R
en fonction
1 + Q2 (x − x1 )2
des variables réduites usuelles :
1
— Pulsation propre : ω0 = √
LC
ω
— Pulsation réduite : x =
ω0 r
1 L
— Facteur de qualité : Q =
R C
3. Étudier la fonction I0 (x) pour déterminer l’allure de I0 en fonction de x.
4. Calculer les valeurs limites et maximum et tracer la courbe.
5. Comment évolue la courbe en fonction du facteur de qualité ?
6. Déterminer l’expression du déphasage ϕ0 de l’intensité par rapport au déphasage de la tension aux bornes
du condensateur.
7. Calculer les valeurs limites et maximum de ϕ0 (t) et tracer la courbe.
8. Que vaut le déphasage à la résonance ?

Exercice 9. Résonance en impédance


Soit un circuit RLC série en régime sinusoïdal.
1. Quelle est l’expression de l’impédance complexe totale du circuit ?
2. Quelle est l’expression de l’impédance réelle ? Pour quelle pulsation est-elle minimale ?

Exercice 10. Bonus. Exprimer l’impédance complexe des dipôles AB, CD et EF suivants :
C1
R1 L1 L1

A B
R1

C2 E F
R2

C1
C1
C D
L2

Electronique analogique 4 J. Philippe


TD4 - Circuits RLC : Régime sinusoïdal forcé

Exercice 11. Pour transmettre une puissance maximale du générateur (e, Rg ) à la résistance Ru (6= Rg ),
on intercale entre le générateur et la résistance un quadripôle réalisé avec une inductance L
et une capacité C (schémas ci-dessous).

C C

Rg Rg

L Ru L Ru

e(t) e(t)

Schéma (a) Schéma (b)

1. On considère la structure (a).


(a) Montrer qu’il y a adaptation d’impédance lorsque Ru > Rg .
(b) Calculer L et C, en fonction de Ru , Rg et ω pulsation du générateur, afin de réaliser
un transfert maximal d’énergie.
2. On considère la structure (b).
(a) Montrer qu’il y a adaptation d’impédance lorsque Ru < Rg .
(b) Calculer L et C, en fonction de Ru , Rg et ω pulsation du générateur, afin de réaliser
à nouveau un transfert maximal d’énergie.

Electronique analogique 5 J. Philippe

Vous aimerez peut-être aussi