Correction Ds Architecture2017
Correction Ds Architecture2017
Correction Ds Architecture2017
Soit un système qui a X boîtiers mémoire (Memory chips) où chaque boîtier contient
uniquement 4096 mots de 1Byte.
a) Sachant que la capacité totale du système est de 64KB adressable par octet,
Déterminer X? P=216/4*210=24, Q=1 X=24=16
b) Quel est le nombre d’adresses dans chaque boîtier ? 4096 adresses=212
c) Quel est le nombre de lignes (bits) d’adresses nécessaires pour chaque boîtier ? on a
4096 mots càd 4096 adresses=212 adresses sig. 12lignes
d) Quel est le nombre de lignes (bits) total nécessaires pour tout le système ?
12+4=16lignes
e) Donner l’adresse du Mot N°5 du boitier N°13 ? (2 Points)
1 1 0 1 0 0 0 0 0 0 0 0 0 1 0 1
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
N° du Boitier N° du Môt
Dernier mot 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0
g) Comment le système peut-il reconnaître à quel boîtier appartient un mot (faire une
figure) ? (2Points)
Le système reconnait le boitier en utilisant 4 fils qui seront connectés aux 16 CS. En
effet les adresses seront classées comme suit : 0000X, 0001X,…1110X, 1111X. Où X
représente les adresses à l’intérieur du boitier (12 bit).
La figure suivante montre en détail le schéma de câblage :
Page 1 sur 2
A0
A1
A2
A11
A12
A13
A14
A15
4 to 16 decoder
Exercice N°3 : (6 Points)
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
adr Maxim 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
31
30
29
28
27
26
25
24
23
22
21
20
19
18
17
16
15
14
13
12
11
10
Bon travail
Page 2 sur 2