TD Electronique Numerique Iut KDG - 033436
TD Electronique Numerique Iut KDG - 033436
TD Electronique Numerique Iut KDG - 033436
---------
-----------------------
--------------------------
MI/S2
35
3E
72
10000101
EXERCICE 2
Construire les circuits en utilisant que des portes NAND
EXERCICE 3
Soit le schéma suivant :
EXERCICE 4
On souhaite réaliser un comparateur simple 1bit.
1) Etablir la table de vérité puis simplifier les équations des sorties.
2) Sachant que les sorties connectées à 3 LEDs, dessiner le logigramme dudit circuit dans
la figure 1.
EXERCICE 5
On dispose sur un véhicule automobile quatre commandes indépendantes : Cv pour les
veilleuses, Cc pour les deux phares de croisement, CR pour les deux phares de route, CA pour
les phares antibrouillard. On considère la valeur logique 1 à l’allumage et 0 au repos.
On note les états des lumières V pour les veilleuses, C pour les feux de croisement, R pour les
feux de route et A pour les feux d’antibrouillard. On considère la valeur logique 1 à l’allumage
et 0 à l’extinction.
Les veilleuses n’étant pas complètes comme les phares, il est précisé que :
A : 10F
B : 25F
C : 50F
Coca = 35F
Café = 10F
Vin = 80F
3. Réaliser le logigramme
EXERCICE 8
On se propose de concevoir un circuit qui détecte à ses entrées les nombres décimaux de 0 à 9
codés en binaire. Sa sortie prend l’état logique 1 si le nombre est pair sinon la sortie prend 0.
1) Sachant que le nombre décimal 0 sera considéré comme pair et que les nombres
supérieurs à (9)10 imposeront la valeur indéterminée « X » à la sortie S, établir la table
de vérité du circuit.
2) Simplifier S et dessiner son logigramme.
Soit le logigramme d’un multiplexeur 4 vers 1 avec les entrées d’adresses ou de sélection A
(LSB), B (MSB) et les entrées d’informations E0, E1, E2 et E3, ainsi que la sortie Y.
EXERCICE 11:
Soit le montage suivant :
1) Quels sont les états des sorties Q avant la première impulsion d’horloge ?
2) Quels sont les états de sortie Q au 10 ème front descendant, puis au 11ème front descendant ?
3) Déduire le type du système (compteur, décompteur ou compteur-décompteur) en précisant le
modulo.
EXERCICE 13
Concevez le compteur synchrone dont le cycle de comptage est le suivant : 13-2-9-12-8-14-7
-10-1-5-3-0-13-2.
EXERCICE 3
1) Réaliser un compteur asynchrone de modulo 16 à l’aide de bascules JK
commandées sur front d’horloge montant. Les sorties sont nommées : Q0, Q1,
Q2 et Q3, avec Q0 (LSB) et Q3 (MSB).
2) Soit FH la fréquence du signal d’horloge et FQ2 celle du signal sur la sortie
Q2 du compteur.
Déterminez FQ2 si FH = 4344 kHz.
3) Initialement le compteur est à 0 (: Q0= Q1=Q2=
Q3=0).
a) Quel nombre binaire affiche le compteur après le nombre d’impulsions d’horloge
6C (exprimé en hexadécimal) ?
b) Convertissez le nombre binaire affiché par le compteur en décimal.
4) Les sorties du compteur sont reliées aux entrées de la porte NAND du
montage de la figure suivante :