Cours Atc 1ste

Télécharger au format pdf ou txt
Télécharger au format pdf ou txt
Vous êtes sur la page 1sur 4

Cours ATC 1STE Lycée Technique Chichaoua Logique TTL et CMOS

I. Introduction
1.1. Familles des circuits intégrés
Un circuit logique se présente sous forme de circuit intégré qui permet de regrouper dans un même
boîtier un maximum de composants électroniques. Les familles les plus populaires de ces circuits
sont :

• La famille TTL (Transistor Transistor Logic) : utilise une technologie à base de transistors
bipolaires ; (Exemple des circuits intégrés T.T.L. : Série 74xx)
• La famille CMOS (Complementary Metal Oxide Semiconductor) : utilise une technologie à
base de transistor MOSFET. (Exemple des circuits intégrés CMOS: Série 40xx)

Chaque famille logique est caractérisée par des paramètres électriques comme l’alimentation et la
consommation, et des performances dynamiques comme le temps de propagation.

1.2. Résumé du fonctionnement des transistors (en commutation)

Le transistor bipolaire :

C : collecteur - B : base - E : émetteur

Si Vin= ‘’0’’ (VBE <0.7) ou IB=0 :


 Transistor est bloqué (Ic=0 )
 VOUT = VCE = VCC = ”1″
 Le transistor est considéré comme un
interrupteur ouvert

Si Vin= ”1″ (VBE >0.7) ou IB≠0 :


 Transistor est saturé (Ic≠0 )
 VOUT = VCE = ”0″
 Le transistor est considéré comme un
interrupteur fermé

Le Transistor à Effet de Champ à Métal Oxyde Semiconducteur (MOSFET):

D : Drain - G : Grille - S : Source

Si Vin= ‘’0’’ ( IG=0) :


 Transistor est bloqué (ID=0 )
 VOUT = VDS = VCC = ”1″
 Le MOSFET est considéré comme un
interrupteur ouvert

1
Cours ATC 1STE Lycée Technique Chichaoua Logique TTL et CMOS

Si Vin= ‘’1’’ (IG≠0) :


 Transistor est bloqué (ID =0 )
 VOUT = VDS ≅ 0.2V due à la résistance RDS(on)
 Le MOSFET est considéré comme un
interrupteur fermé

II. Les paramètres électriques de TTL & CMOS


2.1. Tension d’alimentation :

TTL fixe à 5V
CMOS de 3V à 18V

2.2. Les niveaux logiques :

Niveau logique ‘’0’’ Niveau logique ‘’1’’


TTL 0 à 0.8V 2 à 5V (Vcc)
CMOS 0 à 1.5V 3 à 18V (VDD)

2.3. Consommation des circuits logiques


La consommation d'un circuit logique est la puissance
demandée par son boîtier. Le constructeur indique une
puissance consommée moyenne liée aux niveaux de sortie
des circuits logiques.

En général la famille TTL est grande consommatrice de


courant électrique par rapport à la famille CMOS.

2.4. Temps de propagation :


Dans une porte logique, les grandeurs sont transmises avec
un retard: c’est le temps de propagation de l’information
dans la porte. On distingue alors la transition haut–bas
(front descendant TpHL) ou bas–haut (front montant TpLH).

Le délai de propagation pour TTL est à l’ordre de 10 ns et


pour CMOS, de 70 ns.

III. Les étages de sortie


3.1. Etage de sortie Totem pole :
L’étage de sortie, appelé totem pole ajoute un étage à transistors pour améliorer les commutations
de la sortie et la stabilité des niveaux logiques.

2
Cours ATC 1STE Lycée Technique Chichaoua Logique TTL et CMOS

La figure ci-contre montre la structure d’une porte NAND avec sortie totem pole :

3.2. Etage de sortie à collecteur ou drain ouvert :


L’étage de sortie à collecteur ouvert ou drain ouvert est utilisé lorsque la charge nécessite une
tension d’alimentation que ne peut lui fournir la porte logique. Dans cette
configuration, la sortie est le collecteur ou le drain du dernier transistor dont il faut terminer la
polarisation.

Ce type de sortie est identifié par le signe montré à la figure ci-dessous qui représente une porte
NAND à sortie collecteur ouvert :

3.3. Etage de sortie trois états :


Dans certaines applications, il s’avère nécessaire de déconnecter électriquement la sortie d’une
porte logique pour l’isoler du montage. Il faut donc que la sortie soit comme un circuit ouvert vis-à-
vis du reste du montage. Un nouvel état apparaît en supplément du niveau haut et du bas : l’état de
haute impédance (HiZ) où l’impédance ou la résistance de sortie devient très grande, voire infinie.

3
Cours ATC 1STE Lycée Technique Chichaoua Logique TTL et CMOS

Pour mettre en oeuvre une telle porte, il faut une entrée supplémentaire sélectionnant l’état haute
impédance ou troisième état. La figure suivante montre le symbole d’un opérateur OUI 3 états avec
sa table de vérité :

Vous aimerez peut-être aussi