632b24810c243 - Enoncé-Electrique-Les Circuits Intégrés Combinatoires.
632b24810c243 - Enoncé-Electrique-Les Circuits Intégrés Combinatoires.
632b24810c243 - Enoncé-Electrique-Les Circuits Intégrés Combinatoires.
www.takiacademy.com 73.832.000
1
Sc. Tech
Exercice 1 : 30 min 3 pts
1
Sc. Tech
Exercice 2 : 20 min 3 pts
On désire réaliser un montage permettant de tester une variable H= (h3h2h1h0 )2 tel que :
H=1 seulement si
h3
h2
h1
+5V 0V h0 0V +5V
P3P2P1P0
Q3Q2Q1Q0 B2
B1 B3
U4
Figure 1
2
Sc. Tech
2 3
2 6
3 6
4 7
5 8
7 9
3
Sc. Tech
LES MULTIPLIXEURS / DEMULTIPLIXEURS
Définition
Le multiplexeur désigné généralement par (MUX) est un circuit logique ayant
plusieurs entrées de données et une seule sortie communiquant ces données. L’aiguillage de
l’entrée de données désirée vers la seule sortie est conditionné par la combinaison des entrées de
sélection (appelées parfois entrées D’ADRESSES). Le multiplexage consiste donc à envoyer sur
une même ligne de transmission des informations provenant de sources différentes.
Principe
Dans cet exemple, le multiplexeur a 4 entrées logiques
E0, E1, E2 Et E3, et une sortie logique S. En fonction de la sélection,
Une des 4 entrées se retrouveront à la sortie du multiplexeur:
si la sélection est placée en position 0, la sortie prend l’état logique de l’entrée E0;
si la sélection est placée en position 1, la sortie prend l’état logique de l’entrée E1;
si la sélection est placée en position 2, la sortie prend l’état logique de l’entrée E2;
si la sélection est placée en position 3, la sortie prend l’état logique de l’entrée E3.
V A0 E1 E0 S
1 X X X ……
0 0 0 0 ……
0 0 0 1 ……
0 0 1 0 ……
0 0 1 1 ……
0 1 0 0 ……
0 1 0 1 ……
0 1 1 0 ……
0 1 1 1 ……
S = ………………......................…………………………………………….
Pour V=0
4
Sc. Tech
Etude des multiplexeurs
a- Exemple: multiplexeur intégré à 4 voies (74153)
Le circuit intégré 74153 contient deux multiplexeurs à 4 voies à entrées de sélection
A et B communes. Chaque multiplexeur dispose d’une entrée de validation E ou G
(STROBE). Celle-ci, portée à l’état 1, force la sortie du multiplexeur correspondant à
l’état 0 indépendamment de l’état des autres entrées.
Le circuit 74153 compte:
4 entrées de données pour le multiplexeur 1 (1C0, 1C1, 1C2, 1C3);
4 entrées de données pour le multiplexeur 2 (2C0, 2C1, 2C2, 2C3);
2 entrées de sélection A et B;
1 entrée de validation 1G pour le multiplexeur 1;
1 entrée de validation 2G pour le multiplexeur 2;
2 sorties: 1Y pour le multiplexeur 1 et 2Y pour le multiplexeur 2.
b- Fonctionnement:
Si le multiplexeur n’est pas validé (entrée ou G à 1), la sortie Y est à 0 quel que
soit l’état des entrées de données et celui des entrées de sélection.
Si le circuit est validé (entrée de validation EN ou G à 0), on retrouve sur la sortie du
multiplexeur l’état logique de l’entrée de donnée qui est sélectionnée avec les entrées de
sélection A et B selon la table de fonctionnement précédente.
c. Multiplexeurs usuels
Le tableau ci-dessous illustre quelques exemples de multiplexeurs en circuits intégrés.