Fam Logicas1

Descargar como ppt, pdf o txt
Descargar como ppt, pdf o txt
Está en la página 1de 56

FAMILIAS LOGICAS DE CIRCUITOS INTEGRADOS

TECNOLOGIA DE LA FABRICACION DE C.Is

HOJA DE DATOS

Caractersticas Tcnicas TTL TTL-L TTL-S TTL-LS

ECL

Caractersticas Tcnicas CMOS MOS

74F04 74LSO8 74S00 7410 74LS32 74LS04 74LS138

74LS47 74LS112 74LS125 74LS86 4001 4011

CMOS INVERSOR CMOS NAND Y NOR CMOS SERIES CMOS

TTL-AS
TTL-ALS TTL-FAST TTL-H

Caractersticas tcnicas de los IC digitales T.T.L


A la hora de conocer los circuitos integrados digitales, es imprescindible tener en cuenta los mrgenes de tensin y de intensidad que necesitan cada uno de ellos.

1.- Mrgenes de entrada y salida. Los mrgenes de entrada y salida son niveles de tensin y de corriente que aparecen a la salida o que necesitan a la entrada los ICs digitales en cada uno de los dos estados en que pueden permanecer.

Parmetros de voltaje
VIH(mn).- tensin mnima de entrada a nivel alto. VIL(mx).- tensin mxima de entrada a nivel bajo. VOH(mn).- tensin mnima de salida a nivel alto. VOL(mx).- tensin mxima de salida a nivel bajo

Parmetros de corriente

IIH.- corriente de entrada a nivel alto. IIL..- corriente de entrada a nivel bajo.
IOH.- corriente de salida a nivel alto.
IOL.- corriente de salida a nivel bajo.

2.- Factor de Carga, FAN OUT, abanico de salida, dispersin de salida. Es el nmero mximo de entradas lgicas que puede manejar confiablemente una salida. 3.- Retardos de propagacin
tpLH.-

tiempo de retraso al pasar tpHL.- tiempo de retraso al del estado lgico 0 al 1 lgico. pasar del estado lgico 1 al 0 lgico.

4.- Requisitos de Potencia: La cantidad de potencia que requiere un CI se determina mediante la corriente Icc que obtiene de la fuente Vcc y su valor variar de los estados lgicos, llamndose ICCH e ICCL cuya potencia real promedio es el producto

PD ( prom) I cc ( prom) xVcc

En trminos generales ICCH e ICCL sern valores diferentes. La corriente promedio se calcula con base en el supuesto de que las salidas de compuertas estarn bajas la mitad del tiempo y altas la otra mitad.

I CCH I CCL Icc prom 2

5.- Producto Velocidad- Potencia: Es un medio comn para medir y comparar el desempeo global de una familia de circuitos integrados, que se obtiene multiplicando el retardo de propagacin de la compuerta por la disipacin de potencia de esta, la misma viene dada en picoJoules. En general sera conveniente tener mayor velocidad a menor potencia, pero debido a la naturaleza de los transistores es difcil lograr ambos, obviamente es preferible un valor bajo de velocidad-potencia. Ejemplo: 10ns(Ret. Prop) x 5mW(Disip.Potencia)= 50 pJ.

6.- Inmunidad al Ruido: Se refiere a la habilidad de un circuito para tolerar ruido sin causar cambios espurios en el voltaje de salida.
El margen de ruido en estado alto
VNH = VOH(min) VIH(min)

El margen de ruido en estado bajo


VNL= VIL(mx) VOL(mx)

7.- Niveles lgicos y Tensiones de ALIMENTACIN. Niveles Lgicos.


Es lo que una familia de dispositivos considerar como tensin mnima para asumir el nivel alto (VIHmin) o mxima para nivel bajo (VILmax). Para TTL VIHmin = 2Vcc y VILmax = 0.8Vcc. -Los niveles lgicos de entrada y salida caracterizan a una familia y suelen ser comunes para todas las subfamilias dentro de ella. Si bien los niveles de entrada de alguna subfamilia como por ejemplo la CMOS puede adaptarse para hacerse compatible con la familia TTL. (Interface) -Las subfamilias CMOS hechas para ser compatibles con dispositivos TTL, incluyen la terminacin T en su nomenclatura ( HC -> HCT).

Tensiones de Alimentacin.
-Las

familias bipolares suelen estar diseadas para una tensin de alimentacin de +5V +/- 5% 10% (en lgica positiva, la ms habitual). -La familia CMOS 74AC/ACT, 74AHC/AHCT admiten un rango ms amplio de tensiones de alimentacin(1.8 < VDD < 6 (7)V), para la serie 4000/14000,74C los valores varan de 3V a 15Vcc.

NIVELES LOGICOS TTL y CMOS

2.0 Vcc

70%

0.8 Vcc

30%

8.- Accin de suministro de corriente y consumo de corriente: El integrado tiene una capacidad limitada de proporcionar corriente debido al estado interno de sus transistores. Se definen IOHmax e IOLmax , por debajo de las cuales los niveles lgicos estn garantizados. Los niveles lgicos de salida VOH y VOL dependen de la corriente que reciba o entregue el dispositivo: Corriente alta (entrante o saliente) por el terminal de salida rebaja la VOH y aumenta la VOL. Las puertas deben consumir una cierta corriente de entrada para mantener el estado ALTO o BAJO: IIH e IIL. Corrientes de entrada y salida: Corrientes de entrada (IIL, IIH): corriente que absorbe o cede la puerta cuando la entrada est a un determinado valor lgico

Corrientes de salida (IOL, IOH) : Corriente capaz de suministrar la puerta garantizando unos ciertos lmites en las tensiones de salida, manteniendo los valores lgicos.

9.- Encapsulados de CI:

Los CIs aparecern encapsulados en dos formas: De insercin De montaje superficial SMD (Surface Mounted Device)

FAMILIA LOGICA TTL:


1.- 74 L XXX: TTL de bajo consumo o de baja potencia (OBSOLETA).
Estos circuitos se designaban con la letra L(74L00) estas puertas fueron bsicamente iguales que la TTL estndar, variaba solamente el valor de las resistencias, que en este caso eran mayores. Esto reduca el consumo de energa a pesar de aumentar el tiempo de propagacin. As una compuerta NAND comn en TTL 7400 (OBSOLETA) estndar tena una potencia de disipacin de 10mW, tiempo de propagacin de 10ns y una frecuencia mxima de 35MHz, en una de bajo consumo L su disipacin es de 1mw, el tiempo de propagacin es de 33ns y una frecuencia de trabajo de F =3Mhz Esta serie se usaba cuando la necesidad de potencia baja era ms importante que la velocidad de trabajo por ejemplo en circuitos alimentados con batera 2.- HOJAS DE DATOS. 7400/74LS/S 00 7404/74LS/S 04 7410/74LS/S 10 74AS/ALS00 74AS/ALS02

3.- 74 H XXX: TTL de alta velocidad (74H00) La diferencia de la serie 74H00 con la TTL estndar, esta tiene menor valor de resistencia con lo que se consigue menores tiempos de conmutacin en los transistores y; por lo tanto, se aumenta la velocidad de trabajo de la puerta. Los parmetros caractersticos de esta serie son: .- Potencia de disipacin por puerta 22mW. .- Tiempo de propagacin 6ns. .- Frecuencia mxima de trabajo 50MHz. Esta familia TTL es prcticamente obsoleta y no se usa debido a la existencia de otras familias con caractersticas considerablemente superiores.

4.- 74 S XXX: TTL Schottky (74S00): La versin 74 S XXX es la que consigue mayor frecuencia de trabajo y menor tiempo de propagacin. Esto se obtiene al conectar un diodo llamado Schottky (SBD) entre la base y el colector de cada transistor. El diodo Schottky es muy rpido debido a que no almacena carga, tiene un voltaje de conduccin de 0.25V. As cuando el transistor esta en proceso de saturarse el diodo conduce y enva corriente al colector del transistor, lo que impide la saturacin plena y evita la inercia de paso de un estado a otro al mismo tiempo. El proceso tecnolgico de fabricacin es relativamente sencillo. El tiempo de propagacin de esta serie es de 3ns, la frecuencia mxima de trabajo es 125MHz y la potencia de disipacin por puerta es de 22mW DATA SHEET. 7400/74LS/S 00 7404/74LS/S 04 7410/74LS/S 10

5.- 74 LS XXX: TTL Schottky de bajo consumo(74LS00): Esta versin es una de las mas utilizadas actualmente, se diferencia de la serie 74S00 en que tiene menor consumo y velocidad. Esto lo consigue con el mismo esquema pero con valores mas grandes de resistencias, lo que lleva al circuito a reducir el consumo a costa de aumentar el tiempo de propagacin. El esquema interno de una puerta NAND se muestra a continuacin. La entrada de la puerta no es a travs del transistor multiemisor tpico de la familia TTL, si no que utiliza una entrada como la DTL para conseguir una velocidad mayor. Otra variacin est en la salida donde la resistencia de 5K une la base de T3 con la salida y disipa de esta forma menos potencia. Los diodos D1 D2 protegen la entrada contra tensiones negativas. Los parmetros caractersticos de esta serie son: Potencia de disipacin por puerta 2mW, tiempo de propagacin 8 ns y Frecuencia mxima de trabajo 45MHz. Es la familia que mejor acoplamiento tiene con la tecnologa CMOS DATA SHEET.

74LS04 74LS08 74LS32

74LS86 74LS126/125 74LS112

6.- 74 ALS XXX : TTL Schottky Avanzado de bajo consumo(74ALS00):

Esta familia TTL es una de las mas avanzadas. Las siglas ALS indican Schottky Avanzado de bajo consumo. Es dos veces ms rpida y consume un 50% menos que la familia LS. Esto es posible debido a un sistema de fabricacin mejorada respecto a la familia LS.
La frecuencia de trabajo mxima es de 50 MHz, la velocidad de conmutacin es el doble de la familia LS y bajan las corrientes operativas con respecto a esta. Como podemos observar en la figura, la puerta bsica ALS es similar a la puerta bsica LS la diferencia consiste en aadir un transistor o un diodo a la entrada y un par darlington a la salida. Dado que es mas susceptible a descargas electroestticas, lleva una proteccin entre base y emisor del transistor de entrada, para protegerlo de rpidas descargas electrostticas de alta tensin. La familia ALS tiene una potencia de disipacin tpica por puerta de 1mW y un tiempo de propagacin medio de 4ns DATA SHEET.
74ALS/AS

04 74ALS/AS 08 74ALS/AS 32

7.- 74 AS XXX : TTL Schottky Avanzado(74AS00). Esta familia de componentes cubre las necesidades de los diseadores de sistemas, que necesitan la mxima velocidad. La familia AS (Schottky Avanzada) consigue las ms rpidas propagaciones medias que la familia TTL puede ofrecer en este momento. La puerta bsica AS es la misma que la ALS, pero con resistencias de carga mas reducidas en los transistores. Los integrados AS tiene una potencia de disipacin por puerta de 7mW y un tiempo de propagacin medio de 1.5ns. DATA SHEET. 74ALS/AS 04 74ALS/AS 08 74ALS/AS 32

8.- 74 F XXX: TTL Fast (74F00): Los circuitos FAST(TTL Schottky avanzado Fairchild) son construidos con el proceso avanzado isoplanar II, que produce transistores con alta velocidad de conmutacin y capacidades parasitas extremadamente pequeas. Los integrados FAST tienen una potencia de disipacin por puerta de 6mW y un tiempo de propagacin medio de 3.0 ns. DATA SHEET.

74F04 INVERTER

Parmetro Vcc VIH(min) VIL(max) VOH(min) VOL(max) IIH IIL IOH IOL tPLH tPHL Velocidad Potencia

TTL 5 2 0.8 2.4 0.4 40 -1.6 -0.4 16 11 7 121

S 5 2 0.8 2.7 0.5 50 -2 -1 20 3 3 66

LS 5 2 0.8 2.7 0.5 20 0.4 -0.4 8 8 8 17.6

ALS 5 2 0.8 2.7 0.5 20 -0.1 -0.4 8 4 4 4

AS 5 2 0.8 2.7 0.5 20 -0.5 -2 20 1.5 1.5 10.5

FAST 5 2 0.8 2.7 0.5 20 -0.6 -1 20 2.7 2.2 10

Unidad V V V V V A mA mA mA ns ns pJ

DETERMINACION DEL ABANICO DE SALIDA.

Para determinar cuantas entradas diferentes puede manejar una salida, necesitamos conocer la IOLmax, IOHmax, as como los requisitos de ingreso IIL, IIH. Ejemplos de Aplicacin: ENTRADAS NO CONECTADAS. Cualquier ingreso en un circuito TTL que se deja desconectado abierto (flotante), acta como un NL1 aplicado a esa entrada, en estas condiciones no se puede medir el voltaje y si se mide tiene un valor indeterminado ya que est desconectado. ENTRADAS NO UTILIZADAS.

ENTRADAS A TTL BAJO:

TRANSITORIOS DE CORRIENTE.

Los circuitos Lgicos TTL, padecen de transitorios o picos de corriente generados internamente debido a la estructura de salida tipo totem. Cuando la salida esta cambiando de bajo a alto, Q3 de apagado a encendido y Q4 de encendido a apagado, este ltimo est en saturacin y le tomar mas tiempo conmutar a corte, que el cambio de Q3, as habr un intervalo breve de aproximadamente 2ns, que los dos transistores son conductores y consumen un pico transitorio muy alto de corriente de 30-50 mA, el efecto acumulativo de estas corrientes producen un pico de voltaje en la lnea comn Vcc, este pico de voltaje puede causar serias fallas de conmutacin por lo que se emplea pequeos capacitores de 0.01 o 0.1 uF cerca de cada TTL entre Vcc y tierra para eliminar este efecto llamado Desacoplamiento de la fuente de Alimentacin, asi mismo es prctico tambin conectar un solo capacitor grande de 2 a 20 uF en cada tarjeta para filtrar variaciones de baja frecuencia

Tecnologa ECL:
Es una familia de circuitos integrados digitales que utiliza transistores bipolares para el diseo interno de sus puertas. El transistor no llega a saturarse, lo cual incrementa su velocidad, ya que el funcionamiento en zona lineal es mucho mas rpido que el paso de corte a saturacin. A esta nueva familia lgica se la llama ECL (lgica de emisores acoplados). El circuito bsico de una puerta ECL esta basado en un amplificador diferencial, como podemos observar en la base de T2 garantizamos 3.9V mediante el divisor de tensin formado por R4 y R5, ya que la Vcc es de 5V. Si aplicamos en la base de T1 un cero lgico, el transistor esta bloqueado y por lo tanto T2 conduce. Dadas las resistencias que polarizan a este transistor y las tensiones aplicadas, podemos decir que trabaja en la zona activa ya que la tensin colector-emisor es de 0.8V. Por otro lado, T1 no entra en saturacin mientras en su base no haya una tensin superior a 3.9V, ya que en R3 hay una tensin de 3.2V. Si aplicamos directamente a la base de T1 un 1 lgico T1 conduce y T2 se bloquea, ya que la tensin que ahora cae en R3 es de (4.3V), lo que obliga que la Vbe2 no sea la suficiente como para mantener en conduccin a T2.

Vcc

R1 270

R2 330

R4 1k

Ve

T1

T2

R3 1k

R5 3k

Caractersticas de la tecnologa ECL:


1.- La velocidad es muy alta , ya que los transistores no se saturan, el tiempo de propagacin medio es de 0.3 ns, siendo ms rpido que cualquier TTL CMOS. 2.- Los niveles lgicos son -0.8V(NL1) y -1.7(NL0), son compatibles entre s. 3.- Margen de ruido 150mV, muy bajo y poco confiable para entornos industriales. 4.- Salidas complementadas de alta corriente, elimina la necesidad de inversores. 5.- El abanico de salida es 25. 6.- Disipacin de potencia de 25mW, un poco mayor que la serie AS. 7.- Debido a la estructura del circuito el flujo total de corriente permanece relativamente constante, esto significa consumo invariable de la fuente de alimentacin, no se generan picos de ruido como los TTL y CMOS.

Tecnologa MOS:
La tecnologa MOS debe su nombre Metal Oxido de Silicio y a los transistores con los que esta construido que son de efecto campo (MOSFET). La desventaja que presenta esta tecnologa es su frecuencia de trabajo, que es sensiblemente inferior a TTL, aunque en la actualidad existen algunas series CMOS que se acercan a la frecuencia de trabajo de la familia TTL. Los circuitos MOSFET se pueden construir con tres tipos de tecnologa: NMOS con solo MOSFET de canal N, PMOS con solo MOSFET de canal P y CMOS (complementarios) que usan transistores de canal N y de canal P. Los circuitos lgicos NMOS y PMOS son idnticos excepto en la polaridad de la tensin de alimentacin, la tecnologa NMOS supera a la PMOS. Las aplicaciones de estas tecnologas se encuentran en circuitos de alta escala de integracin LSI VLSI.
En

la familia lgica MOS Complementaria (CMOS), se emplean ambos canales para materializar varias ventajas sobre las familias PMOS y NMOS, en trminos generales es ms rpida e incluso consume menos potencia que otras MOS, pero tiene un mayor grado de complejidad.

Inversor NMOS

I n v Inversor CMOS e r

Compuertas CMOS NAND y NOR: Tanto la compuerta NAND como la NOR pueden construirse utilizando dispositivos CMOS. Una compuerta de N entradas utiliza N transistores de canal-p y N transistores de canal-n. Compuerta NAND de 2 entradas Cmos:

Compuerta NOR de 2 entradas CMOS:

Caractersticas Generales de la serie CMOS:


La familia CMOS de circuitos integrados compite directamente con la TTL en las reas de pequea y mediana escala de integracin (SSI, MSI). Como la tecnologa CMOS ha producido cada vez mejores caractersticas de desempeo, gradualmente ha tomado el campo que dominaron los TTLs durante mucho tiempo. Los circuitos integrados CMOS no solo proporcionan las mismas funciones lgicas disponibles en los TTLs, si no tambin ofrecen funciones de propsito especial.
Compatibilidad de pines: Dos ICs tienen compatibilidad de pines cuando sus configuraciones de pines son iguales. Ejm: La alimentacin tienen los mismos pines, los ingresos y salida de la funcin. Funcionalmente equivalentes: Dos IC son funcionalmente equivalentes cuando las funciones lgicas que realizan son exactamente las mismas. Ejemplo; ambos contienen cuatro compuertas NAND de dos entradas. Elctricamente compatibles: Dos IC son elctricamente compatibles cuando se pueden conectar directamente uno al otro sin tomar ninguna medida especial para asegurar su operacin adecuada

SERIES CMOS
4000/14000 74C 7AHC/HCT 74AC/ACT 74AHC/AHCT 74 VHS

SERIE 4000/14000. La serie CMOS con ms antigedad es la 4000, que introdujo por primera vez compaa RCA, y su serie 14000 funcionalmente equivalente de Motorola. Los dispositivos en la serie 4000/14000 tienen una disipacin de potencia muy baja y pueden operar sobre un amplio rango de voltaje de la fuente de alimentacin ( de 3 a 15 V). Son muy lentos en comparacin con la serie TTL.

SERIE 74C.

Esta serie CMOS tiene compatibilidad de pines que es funcionalmente equivalente a dispositivos TTL con el mismo nmero. Pero no todas las funciones de la serie TTL estn disponibles en esta serie CMOS. Esto hace posible reemplazar algunos circuitos TTL con diseo CMOS equivalente. Las caractersticas de desempeo de la serie 74C son aproximadamente las mismas que en la serie 4000.
DATA SHEET 4001B 4 NOR 2 ingresos 4011B 4 NAND 2 ingresos

Familia CMOS HC (74HC/HCT): Esta serie presenta las caractersticas de la familia 40xxx y el aspecto exterior de un TTL por su nomenclatura similar. Dentro de esta familia exciten dos versiones, la HC (High Speed Cmos Cmos de alta velocidad) y la HCT (CMOS de alta velocidad compatible TTL). Tiene caractersticas idnticas y la nica diferencia es la tensin de alimentacin, en la HC es de 2 a 6 V y en la HCT, de 5+/-10% con niveles de entrada y salida compatibles TTL. La familia HCT se comporta igual que la TTl LS pero con un consumo mucho mas bajo. El tiempo de propagacin medio de esta familia es de 8 ns con una carga de 50 pF. la potencia de disipacin por puerta es de 2.5nW (en reposo) su fan out permite conectar 10 entradas TTL LS a una salida HC. Si trabajamos con entradas HC, podemos conectar 20 a una salida. 74 HCT 08 74 HC/HCT 11

SERIE 74AC/ACT (CMOS ACL) Esta familia pertenece a la cuarta generacin de circuitos CMOS, necesaria para un eficaz funcionamiento en un sistema de transferencia de datos, donde es esencial que se combinen cortos periodos de transicin y grandes fan out. La familia ACL (lgica CMOS avanzada) permite sustituir por circuitos CMOS, los circuitos lgicos TTL ALS, sin perder el bajo consumo de potencia. Tambin mejora, con respecto a la familia HC, su sensibilidad a las cargas electrostticas Dentro de estas dos familia hay dos versiones: la serie 74ACxxx que es compatible CMOS en cuanto a niveles de entrada y salida con una tensin de alimentacin de 2 a 6V, y la serie 74ACTxxx que es compatible TTL con una tensin de alimentacin entre 4.5 y 5.5V. Por lo que respecta a otras caractersticas son las mismas en las dos series. La numeracin difiere del normal, usa cinco dgitos 74 AC 11004 = 74HC 04. 74 AC 11293 = 74HCT 293. SERIE 74AHC/AHCT (CMOS AVANZADO DE ALTA VELOCIDAD) Esta serie de dispositivos CMOS ofrece un camino de migracin natural de la serie HC para aplicaciones mas rpidas 6ns / 4ns , menor potencia y consumo de potencia bajo. Los dispositivos en esta serie son tres veces ms rpidos y se pueden usar como reemplazos directos de los dispositivos de la serie HC. Ofrecen inmunidad al ruido similar a la serie HC. 74 74 74 74 AHC 00 AHCT 00 AC 11008 ACT 11008

Familia CMOS VHS:


La familia VHS (muy alta velocidad ) ofrece altas presentaciones de velocidad operativa con bajo ruido . Los dispositivos VHS estn diseados para ser usados en circuitos de alta velocidad y en sistemas de bajo consumo. Estas familias tienen dos series: 74VHCxxx y 74VHCTxxx. La diferencia entre ellas es que la serie VHCT es compatible TTL al 100%. Las caractersticas de estas familia son: tiempo de propagacin medio de 3ns y potencia de disipacin por puerta de 0.01uW

Caractersticas de los IC CMOS:


1.- Niveles lgicos CMOS y Mrgenes de Ruido (VNH VNL). Los elementos lgicos abstractos procesan dgitos binarios 0 y 1 sin embargo, los circuitos lgicos reales procesan seales elctricas reales tales como niveles de voltaje (u otra condicin del circuito) que se interpreta con un 0 lgico y otro intervalo (que no se traslapa con el anterior) que se interpreta como un 1 lgico. Niveles de voltaje de entradasalida (en volts) con VDD = VCC = +5V

INICIO

NEXT

2.- Voltaje de Alimentacin.


Los dispositivos de la serie 4000/14000 y de la serie 74C operan con valores Vdd, entre 3 a 15 Vcc, mientras ms alto es mayor es el mrgen de ruido. Las series 74HC/HCT, AC/ACT, AHC/AHCT, operan en un rango de 2 a 6 Vcc. Tambin estn disponibles las series de Bajo Voltaje que operan a 2.5Vcc o 3.3 Vcc.

3.- Disipacin de Potencia:


En estado dc el consumo de potencia es extremadamente bajo, todo se debe a los valores elevados de sus resistencias, se puede hablar de una disipacin PD= 2.5 nW por compuerta con VDD=5Vcc, PD= 10nW con VDD=10Vcc, esta familia CMOS es ideal para aplicaciones con batera.

4.- Disipacin de Potencia Aumenta con la Frecuencia. La disipacin de potencia de un CMOS es muy baja mientras est en condicin dc, por desgracia se incrementa en proporcin a la frecuencia. Por ejemplo si PD=10nW en dc, PD=0.1 mW a f=100Khz, PD= 1mW a f=1Mhz. La razn de esta dependencia de debe a la capacitancia de salida combinada con la capacitancia de carga, que producen picos angostos de 20 a 30 ns con corrientes de hasta 5mA, obviamente a medida que aumente la frecuencia habr ms picos de corriente y mayor consumo de VDD ,an con cargas capacitivas muy bajas existe un punto breve en la conmutacin cuando los transistores de salida estn parcialmente cerrados, lo cual causa tambin un pico de corriente. As, a frecuencias mayores CMOS comienza a perder algunas de sus ventajas, como regla se puede considerar que a f= 2 3 Mhz la PD se iguala a la de un 74LS XXX. Arriba de estas frecuencias TTL tambin se incrementa por lo que se debe llevar un anlisis detallado para determinar si CMOS conviene o n a una determinada frecuencia.

5.- Factor de Carga, FAN OUT, abanico de salida, dispersin de salida.


Al igual que NMOS y PMOS, las entradas CMOS tienen una resistencia extremadamente grande 1012 Ohmios, que tericamente no consume corriente de VDD , sin embargo cada ingreso representa una carga capacitiva de 5 pf, esta capacitancia de ingreso sumada a todas las restantes, limita el nmero de ingresos que puede manejar una salida, de modo que el tiempo de conmutacin de salida se incrementar en proporcin al nmero de cargas manejadas, para los CMOS el incremento es de 3 ns por carga adicional. Ejemplo: tp LH =25 ns, se incrementar a 25 ns + 20(3ns) = 85 ns para 20 cargas. Por regla general los CMOS estn limitados a 50 cargas mximo para operaciones de baja frecuencia ( f <= 1Mhz).

6.- Velocidad de conmutacin.


La velocidad de conmutacin es un poco ms rpida en los CMOS que en los NMOS y PMOS, debido a la baja resistencia de salida en cada estado. Una NAND serie 4000 tendr un promedio tpd=50 ns VDD= 5Vcc y tpd=25 ns VDD= 10Vcc, una mejora notable ya que la Rsat MOSFET disminuye significativamente con el aumento de VDD, hace pensar que VDD debe ser tan grande para mejorar la frecuencia, sin embargo una mayor VDD resultar mayor PD.

7.- Entradas sin Utilizar.


Las entradas CMOS nunca se deben dejar desconectadas. Todas las entradas deben conectarse al estado que no influya o juntarlas para formar un solo ingreso. 8.- Sensibilidad ESTTICA. Todos los dispositivos electrnicos hasta cierto punto, son sensibles al dao por electricidad esttica, las familias lgica MOS y todos los MOSFET, son mas susceptibles a que todo ese potencial esttico aplicado, supere la capacidad de aislamiento, por lo tanto perforando y cuando se rompe , el flujo de corriente que es como un relmpago que perfora la capa de oxido y daa permanentemente el dispositivo. La descarga electrosttica ESD es responsable de muchos millones da dolares al ao, por lo que los fabricantes han puesto al tanto ciertos procedimientos de manejo. .....Conectar la tierra de la toma a la tierra del sistema. Utilizar la manilla antiesttica y conectarla a tierra o al sistema de referencia. Mantener los ICs MOSFET, en espumas conductoras o papel aluminio. Evitar tocar los pines cuando se inserta o se lo remueve. Utilizar fundas antiestticas para guardar tarjetas o componentes en almacenamiento o transporte. .- No dejar ninguna entrada del IC sin conectar por que puede captar cargas estticas parsitas.

9.- Latch-up. ( Cerrojo o Encerrojamiento).


Debido a la inevitable existencia de transistores PNP y NPN indeseados en el sustrato de los ICs CMOS, bajo ciertas condiciones puede ocurrir lo conocido como Cerrojo o Encerrojamiento, que no es ms que el encendido de estos transistores, que se disparan de manera permanente, fluir una corriente grande y destrur el IC. Los IC estn diseados con circuitera de proteccin pero an puede ocurrir cuando se superan los voltajes nominales, se aplican impulsos u oscilaciones de alto voltaje en ingresos o salidas. Puede conectarse diodos en forma externa para la fijacin de nivel y evitar los estados antes mencionados.

TECNOLOGA DE BAJO VOLTAJE.

Una mayor densidad implica mayor circuitera en un chip y al estar los componentes ms cerca, mejorarn la velocidad global del circuito (Ventajas). Sin embargo al estar ms cerca, el material que asla un circuito de otro es ms estrecho, esto disminuye la cantidad de voltaje que puede soportar antes que ocurra el rompimiento dielctrico. Un incremento en la densidad implica incremento de la disipacin de potencia global, lo que produce un incremento de la temperatura (Desventajas). Por todas estas desventajas se puede neutralizar operando el chip a niveles de Voltaje menor y por consiguiente la disminucin de disipacin de potencia. Las series ms recientes vienen a 2.5 Vcc y 3.3 Vcc.

FAMILIA BiCMOS

74LVT (BiCMOS de bajo voltaje) para aplicaciones de interfaces de bus de 8 y 16 bits, al igual que en la serie LVC puede servir como traductor de 5 Vcc. a 3 Vcc. 74ALVT (BiCMOS avanzada de bajo voltaje), una mejora notable sobre la LVT, ofrece 2.5 3.3 Vcc, tp =3ns y compatibilidad de pines con la LVT y la 74ABT, que es una anterior BiCMOS avanzada. 74ALB (BiCMOS avanzada de bajo voltaje),`para aplicaciones de interface de buses con 3.3 Vcc, manejo de salida 25 mA y tp = 2.2 ns.

FAMILIA C M O S.

74LVC (CMOS de bajo voltaje), es el grupo mas grande de componentes desde compuertas hasta MSI, convierte sistemas de 5Vcc a 3Vcc. 74ALVC (CMOS avanzada de Bajo voltaje) solo para aplicaciones de interfaz de bus que usa lgica de 3.3 Vcc. 74LV (Bajo voltaje) tecnologa CMOS, para trabajar con compuertas y MSI en 3.3 Vcc. 74AVC (CMOS avanzado de muy bajo Voltaje) ha sido elaborado con planes futuristas y optimizado para trabajar desde 1.2 Vcc, 2.5 Vcc, 3.3 Vcc, tiene retardos de 2ns y compiten con los bipolares 74AS.

OTRAS CARACTERISTICA: Salidas de colector abierto- drenador abierto El equivalente TTL se llama salida de colector abierto, porque el colector del transistor inferior en el poste esta conectado directamente al pin de salida y a ningn otro punto. La estructura de colector abierto elimina los transistores ascendentes Q3, D1 y R4. en el estado bajo de salida Q4 esta encendida (tiene corriente base y esencialmente es un cortocircuito entre el colector y el emisor); en el estado alto de salida , Q4 esta apagada ( no tiene corriente base y esencialmente es un circuito abierto entre el colector y el emisor ). Como este circuito no tiene forma interna para jalar la salida a alto , el diseador de circuito debe conectar una resistencia ascendente externa Rp a la salida .

Operacin AND alambrada usando compuertas de colector abierto: Cuando varias compuertas de colector abierto o drenador abierto comparten una conexin comn, el alambre comn es ALTO , a falta de una alternativa debido a la resistencia ascendente. Cuando una (o mas) de las salidas de las compuertas lo jalan a BAJO, los 5V disminuyen a travs de Rp y la conexin comn esta en el estado BAJO debido a la que la salida comn es ALTA solo cuando todas las salidas estn en estado alto, conectando las salidas de esta manera esencialmente se implementa la funcin lgica AND a esto se llama AND alambrada.

INTERFAZ DE CIRCUITOS INTEGRADOS.

Interfaz.- significa conexin de la salida o salidas de un circuito o sistema a la entrada,


o entradas de otro circuito o sistema que tienen caractersticas elctricas distintas.

Un circuito de interfaz es un circuito conectado entre el excitador y la carga; su funcin es tomar la seal de salida del excitador y acondicionarla de modo que sea compatible con los requisitos que necesita el circuito de carga.

TTL MANEJANDO CMOS.


Cuando se interconectan diferentes tipos de circuitos integrados, debemos verificar que el dispositivo de excitacin satisfaga los requerimientos de voltaje y corriente de entrada para CMOS que son extremadamente bajos cuando se comparan con la corriente que puede proporcionar a su salida cualquier serie TTL (Ver cuadro)

MANEJO DE TTL con CMOS.


Para la excitacin de TTL con CMOS debemos tener en cuenta la caractersticas de salida CMOS en los dos estados lgicos

CMOS MANEJANDO TTL EN ESTADO ALTO. Las salidas CMOS fcilmente pueden suministrar suficiente voltaje (V0H) como para satisfacer el requisito de entrada TTL en el estado (VIH) y tambin una suficiente IOH para cumplir los requisitos de la corriente de entrada IIH. CMOS MANEJANDO TTL EN EL ESTADO BAJO. Las entradas TTL tienen una corriente relativamente alta en el estado bajo, la cual vara de 100uA a 2mA. La series 74HC y la /HCT puede vaciar hasta 4mA, y por ende no tendrn ningn problema excitando una sola carga TTL de cualquier serie, sin embargo la serie 4000B es mucho ms limitada, su capacidad IOL baja no es suficiente para un 74 ASXXX.

ESTADO BAJO. Las entradas TTL tienen una corriente relativamente alta en el estado bajo, la cual vara de 100uA a 2mA. La serie 74HC y la /HCT pueden vaciar hasta 4mA, y por ende no tendrn ningn problema excitando una sola carga TTL de cualquier serie, sin embargo la serie 4000B es mucho ms limitada.

EJEMPLO 1. El 74HC00 puede consumir 4mA,pero las tres entradas 74AS requieren 6mA 3 x 2mA=6mA

EJEMPLO 2.

La compuerta NOR 4001B puede consumir 0.4mA, pero las tres entradas 74LS requieren 1.2mA, (3 x 0.4mA=1.2mA).

INTERRUPTOR BILATERAL. Un circuito CMOS especial que no tiene contraparte TTL o ECL es la compuerta de transmisin, o interruptor bilateral, el cual acta esencialmente como un interruptor de un polo un tiro controlado por un nivel lgico de entrada. Esta compuerta de transmisin pasar seales en ambas direcciones y es til en aplicaciones digitales y analgicas.

BUFFER DE TRIEESTADOS. Un buffer triestado es un circuito que se emplea para controlar el paso de una seal lgica de una entrada a una salida. Algunos buffers triestados tambin invierten la seal cuando pasa. Los buffers de triestados tienen muchas aplicaciones en circuitos en los que varan seales que se conectan a lneas comunes (buses). En este caso tenemos tres seales lgicas A, B y C conectadas a una lneas de bus comn mediante buffers de triestados 74AHC126. esta configuracin permite transmitir cualquiera de estas seales sobre la lnea de bus a otros circuitos habilitados el buffer apropiado.

También podría gustarte