Prelaboratorios 7,8 y 9 Carlos Riera V-28679754

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 8

REPÚBLICA BOLIVARIANA DE VENEZUELA

MINISTERIO DEL PODER POPULAR PARA LA EDUCACIÓN


UNIVERSIDAD DE FALCON
FACULTAD DE INGENIERÍA
CARRERA: ING.ELECTRÓNICA
CATEDRA: LAB. CIRCUITOS DIGITALES
DOCENTE: PROF. AVINADAD MENDEZ

PRE-LABORATORIO DE PRACTICAS 7, 8 Y 9

AUTOR:
CARLOS RIERA C.I:28679754

Julio, 2022
Falcón – Venezuela
PRACTICA 7

1. Leer los fundamentos teóricos de la práctica.

Leidos.

2. Diseñe un contador módulo 4 utilizando Flip Flop J-K

I
PRACTICA 8
PRACTICA 9

1. Leer los fundamentos teóricos de la práctica.

2. Buscar en el manual TTL las especificaciones técnicas de los CI 74LS174 y


74LS74

CI 74LS174

LIP-FLOP HEX D El LSTTL/ MSI SN54/ 74LS174 es un Flip-Flop Hex D de alta


velocidad. El dispositivo se utiliza principalmente como un registro de almacenamiento
activado por borde de 6 bits. La información de las entradas D se transfiere al
almacenamiento durante la transición de reloj de BAJO a ALTO. El dispositivo tiene un
reinicio maestro para borrar simultáneamente todos los flip-flops.

El LS174 está fabricado con el proceso de diodo de barrera Schottky para alta
velocidad y es completamente compatible con todas las familias TTL de Motorola.

Cuenta con las siguientes características:

• Entradas tipo D activadas por borde.

• Reloj activado por borde positivo con búfer.

• Restablecimiento común asíncrono.

• Terminación de alta velocidad con límite de diodos de abrazadera de entrada


Efectos.

El LS174 consta de seis flip-flops D activados dentro de entradas D individuales y


salidas (Q). El Reloj (CP) y el MasterReset (MR) son comunes a todos los flip-flops. El
estado de cada entrada D se transfiere a la salida del flip-flop correspondiente siguiendo
la transición de BAJO a ALTO Reloj (CP). Una entrada BAJA al reinicio maestro (MR)
forzará todas las salidas BAJAS independientemente de las entradas de reloj o datos. El
LS174 es útil para aplicaciones en las que solo se requiere la salida real y el reloj y el
restablecimiento maestro son comunes a todos los elementos de almacenamiento.

III
DIAGRAMA DE CONEXION

Nro. De pin Nombre


1 Master Reset
2 Salidas
3 Entrada de datos
4 Entrada de datos
5 Salidas
6 Entrada de datos
7 Salidas
8 Tierra
9 Reloj
10 Salidas
11 Entrada de datos
12 Salidas
13 Entrada de datos
14 Entrada de datos
15 Salida
16 Alimentación

ESQUEMATICO

IV
TABLA DE VERDAD

ESPECIFICACIONES TECNICAS

V
CI 74LS74

El flip-flop activado por borde doble SN54/74LS74A utiliza circuitos Schottky TTL
para producir flip-flops tipo D de alta velocidad. Cada flip-flop tiene entradas claras y
fijas individuales, y también salidas Q y Q complementarias. La información en la
entrada D se transfiere a la salida Q en el flanco positivo del pulso del reloj. La
activación del reloj ocurre a un nivel de voltaje del pulso del reloj y no está
directamente relacionado con el tiempo de transición del pulso positivo. Cuando la
entrada del reloj está en el nivel ALTO o BAJO, la señal de entrada D no tiene efecto.

ESQUEMATICO / SIMBOLO LOGICO

TABLA DE VERDAD

VI
ESPECIFICACIONES TECNICAS

VII

También podría gustarte