Fase1 Electronicadigital

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 14

Electrónica digital

Presentado a:

Sandra Milena Garcia

Entregado por:

Daniel Prada tapia

72052734

Grupo: 243004_61

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA - UNAD

ESCUELA DE CIENCIAS BÁSICAS, TECNOLOGÍA E INGENIERÍA

Bogotá 10 septiembre 2023


1.Realice las siguientes conversiones de base 10 a la base indicada, se debe colocar el paso

a paso del método matemático implementado (Secciones 3.3 y 3.5 del libro de Muñoz):

ESTUDIANTE # 1

a. 842 a Hexadecimal

842∟16
42 52 ∟16
10 4 3
(842)10=3 4 A E16

b. 128 a Binario

128 = 100000002

128∟2
0 64∟2
0 32 ∟2
0 16∟2
0 8 ∟2
0 4∟2
0 2 ∟2
0 1

c. 40,3 a Hexadecimal

40∟16 40 = 2816
8 2

0,3 x 16 =4,8
0,8 x 16 =12,8

40,3 = (28 , 4 C )16


d. 328,111 a Binario

Desarrollamos el entero y el decimal por separado.

328∟2
0 164∟2
0 82∟2
0 41∟2
1 20∟2
0 10∟2
0 5∟2
1 2∟2
1 1

328=111001000

Se desarrolla la parte decimal multiplicando por 2

0,111=

0,111x 2= 0,222

0,222X 2 = 0,444

0,444x2 =0,888

Por lo tanto 328,111= 111001000,0002


2. Convierta los siguientes números a complemento a 2 con el número bits indicados, se

debe colocar el paso a paso del método matemático utilizado (Sección 3.7.2 del libro de

Muñoz).

ESTUDIANTE 1

a. -11 con 8 bits

11∟2
1 5∟2
1 2∟2
0 1∟2
1

-11 =1011 por ser de 8 bits se completa con ceros

00001011

Y por ser negativo se cambia los valores desde el primer 1 hacia la izq

111101012

b. -29 con 8 bits

29∟2
1 14∟2
0 7∟2
1 3∟2
0 1 ∟2
1
-29 = 10101 se debe completar por 8 bits

-29 = 00010101

Por ser negativo se cambia valores desde el primer 1 hacia la izquierda

-29 =111010112
3. Sea la siguiente función Booleana (Secciones 2.3 y 2.4 del libro de Muñoz):

ESTUDIANTE # 1 maxi termino producto suma

F(A,B,C,D)= ∏ (2 , 4 ,3 , 5 , 8 , 9 ,14 )

# A B C D F
0 0 0 0 0 1
1 0 0 0 1 1
2 0 0 1 0 0
3 0 0 1 1 0
4 0 1 0 0 0
5 0 1 0 1 0
6 0 1 1 0 1
7 0 1 1 1 1
8 1 0 0 0 0
9 1 0 0 1 0
10 1 0 1 0 1
11 1 0 1 1 1
12 1 1 0 0 1
13 1 1 0 1 1
14 1 1 1 0 0
15 1 1 1 1 1
CD
AB
00 01 11 10

00 1 1 0 0
1 3
0 2

01 0 0 1 1
4 5 7 6

11 1 1 1 0
14
12 13 15

10 0 0 1 1
8
9 11 10

Tabla 2. Mapa de verdad Karnaugh 4 variables

a. Utilizando mapas de Karnaugh encuentre la mínima expresión Producto de Sumas (POS).

F=( A + B + C ) * (A+ B+ C) * ( A+ B+C ) * ¿+ D)


imagen 1. Código de VHDL ejercicio 3
Imagen 2. Señal de las 4 variables ejercicio 3

c. Construir el esquemático de la función simplificada para el Producto de Sumas.


Imagen 3 esquema de función simplificada.

4. En una central solar se dispone de 3 grupos de paneles y se desea monitorizar su

funcionamiento. Para ello cada grupo dispone de un sensor que se activa (1) si el grupo está

funcionando correctamente y se desactiva (0) en caso de que se detecte un fallo en el grupo.

Diseñe un circuito que a partir de la información proporcionada por estos sensores active (1)

una señal cuando falle sólo uno de los grupos, otra cuando fallen dos o más grupos.

# A B C F G
0 0 0 0 0 1
1 0 0 1 0 1
2 0 1 0 0 1
3 0 1 1 1 0
4 1 0 0 0 1
5 1 0 1 1 0
6 1 1 0 1 0
7 1 1 1 0 0

Tabla 3. Tabla de verdad de 3 variables y 2 salidas

BC
A
00 01 11 10

0 0 0 1 0
3
0 1 2

1 0 1 0 1
5 7
4 6

Imagen 4. Mapa de karnaugh salida F


Se desarrolla por medio de SOP suma de productos

F = ( A *B*C)+ (A* B* C) + (A*B*C )

BC
A
00 01 11 10

0 1 1 0 1
3
0 1 2

1 1 0 0 0
5 7
4 6

Imagen 5. Mapa de karnaugh salida G

Se desarrolla mediante POS producto suma

G =¿ + C ) * ( A + C ) * ¿ + B)
Imagen 6. Código VHDL ejercicio 4
Imagen 8. Señal ejercicio 4

5. Sea la siguiente función Booleana, en donde los primeros términos son los min términos

(m) y los segundos (d) son condiciones libres (Sección 2.4.3):

F(A,B,C,D)=∑ (1 , 2 , 4 , 7 , 8 , 9 ) + ∑ (5 , 10 ,11, 13)


d

# A B C D F
0 0 0 0 0 0
1 0 0 0 1 1
2 0 0 1 0 1
3 0 0 1 1 0
4 0 1 0 0 1
5 0 1 0 1 X
6 0 1 1 0 0
7 0 1 1 1 1
8 1 0 0 0 1
9 1 0 0 1 1
10 1 0 1 0 X
11 1 0 1 1 X
12 1 1 0 0 0
13 1 1 0 1 X
14 1 1 1 0 0
15 1 1 1 1 0

Tabla 4. Tabla de verdad 4 variables


CD 01 10
AB
00 11

00 0 1 0 1
0 1 3 2

01 1 X 1 0
4 7
5 6

11 0 X 0 0
14
12 13 15

10 1 1 X X
11
8 9 10

Imagen 9. Mapa de karnaugh ejercicio 5

a. Encuentre la mínima expresión Suma de Productos (SOP) usando mapas de Karnaugh.

F = (C * D) + (A * B) + ( B*C* D ) + ( A *B*C ) + ( A *B*D)

b. implemente en VHDL la expresión usando el software EDA Playground. En el

informe debe incluir una impresión de pantalla de la descripción en VHDL y la

simulación.

También podría gustarte