Compuertas Infop

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 6

Compuerta AND

La compuerta AND o Y lgica es una de las compuertas ms simplesdentro de la Electrnica Digital. Su representacin es la que se muestra en las siguientes figuras. La primera es la representacin de una compuerta AND de 2 entradasy la segunda de una compuerta AND de 3 entradas.

La compuerta Y lgica ms conocida tiene dos entradas A y B, aunque puede tener muchas ms (A,B,C, etc.) y slo tiene una salida X. La compuerta AND de 2 entradas tiene la siguiente tabla de verdad. Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A como la entrada B estn en "1". En otras palabras... La salida X es igual a 1 cuando la entrada A y la entrada B son 1 Esta situacin se representa en lgebra booleana como: X = A*B o X = AB. Una compuerta AND de 3 entradas se puede implementar con interruptores, como se muestra en el siguiente diagrama. La tabla de verdad se muestra al lado derecho donde: A = Abierto y C = Cerrado.

Una compuerta AND puede tener muchas entradas. Una compuerta AND de mltiples entradas puede ser creada conectando compuertassimples en serie. El problema de poner compuertas en cascada, es que el tiempo de propagacin de la seal desde la entrada hasta la salida, aumenta. Si se necesita una compuerta AND de 3 entradas y no una hay disponible, es fcil crearla con dos compuertas AND de 2 entradas en serie o cascada como se muestra en el siguiente diagrama.

Se observa que la tabla de verdad correspondiente es similar a la mostrada anteriormente, donde se ultilizan interruptores. Se puede deducir que el tiempo de propagacin de la seal de la entrada C es menor que los de las entradas A y B (Estas ltimas deben propagarse por dos compuertas mientras que laentrada C se propaga slo por una compuerta) De igual manera, se puede implementar compuertas AND de 4 o ms entradas

Compuerta NAND
Una compuerta NAND (NO Y) de dos entradas, se puede implementar con la concatenacin de una compuerta AND o "Y" de dosentradas y una compuerta NOT o "No" o inversora. Ver la siguiente figura.

Al igual que en el caso de la compuerta AND, sta se puede encontrar en versiones de 2, 3 o ms entradas.

Tablas de verdad de la compuerta NAND

Como se puede ver la salida X slo ser "0" cuando todas las entradas sean "1". Nota: Un caso interesante de este tipo de compuerta, al igual que la compuerta NOR o "NO O", es que en la primera y ltima lnea de la tabla de verdad, la salida X es tiene un valor opuesto al valor de las entradas. En otras palabras: Con una compuerta NAND se puede obtener el comportamiento de una compuerta NOT o "NO". Aunque la compuerta NAND parece ser la combinacin de 2 compuertas (1 AND y 1 NOT), sta es ms comn que la compuerta AND a la hora de hacer diseos. En la realidad este tipo de compuertas no se construyen como si combinramos los dos

tipos de compuertas antes mencionadas, si no que ti enen un diseo independiente. En el diagrama se muestra la implementacin de una compuerta NOT con una compuerta NAND. En la tabla de verdad se ve que slo se dan dos casos a la entrada: cuando I = A = B = 0 cuando I = A = B = 1 La compuerta O lgica o compuerta OR es una de las compuertas mas simples dentro de la Electrnica Digital. La salida X de la compuerta ORser "1" cuando la entrada "A" o laentrada "B" estn en "1". Expresndolo en otras palabras: En una compuerta OR, la salidaser "1", cuando en cualquiera de sus entradas haya un "1". La compuerta OR se representa con la siguiente funcin booleana: X = A+B X = B+A

Compuerta OR de dos entradas.


La representacin de la compuerta "OR" de 2 entradas y su tabla de verdad se muestran a continuacin.

La compuerta OR tambin se puede implementar con interruptores como se muestra en la figura de arriba a la derecha, en donde se puede ver que: cerrando el interruptor A "O" el interruptor B se encender la luz "1" = cerrado , "0" = abierto, "1" = luz encendida

Compuerta OR de tres entradas


En las siguientes figuras se muestran la representacin de la compuerta "OR" de tresentradas con su tabla de verdad y la implementacin con interruptores

La lmpara incandescente se iluminar cuando cualquiera de los interruptores (A o B o C) se cierre. Se puede ver que cuando cualquiera de ellos est cerrado la lampara estar alimentada y se encender. La funcin booleana es X = A + B + C Una compuerta lgica NOR (No O) se puede implementar con la concatenacin de una compuerta OR con una compuerta NOT, como se muestra en la siguiente figura.

Al igual que en el caso de lacompuerta lgica OR, sta se puede encontrar en versiones de 2, 3 o ms entradas. Las tablas de verdad de estos tipos de compuertas son las siguientes:

Como se puede ver la salida X slo es "1", cuando todas las entradas son "0".

Compuerta lgica NOT creada con una compuerta lgica NOR


Un caso interesante de este tipo de compuerta, al igual que la compuerta lgica NAND, es que cuando las entradas A y B A, B y C (caso de una compuerta NOR de 3 entradas) se unen para formar una sola entrada, la salida (X) es exactamente lo opuesto a la entrada, Ver la primera y la ltima filas de la tabla de verdad. En otras palabras: Con una compuerta lgica NOR se puede lograr el comportamientode una compuerta lgica NOT. Ver el siguiente diagrama.

En la electrnica digital hay unas compuertas que no son comunes. Una de ellas es la compuerta XOR compuerta O exclusiva compuerta O excluyente. El siguiente diagrama muestra e smbolo de una compuerta XOR (O exclusiva) de 2 entradas:

Comprender el funcionamiento de esta compuerta digital es muy importante para despus poder implementar lo que se llama un comparador digital.

La figura de la derecha muestra la tabla de verdad de una compuerta XOR de 2entradas. Y se representa con la si guiente funcin booleana X = A.B + A.B A diferencia de la compuerta OR, la compuerta XOR tiene una salida igual a "0" cuando sus entradas son iguales a 1. Si se comparan las tablas de verdad de la compuerta ORy la compuerta XOR se observa que la compuerta XOR tendr un uno ("1") en su salidacuando la suma de los unos "1" en las entradas sea igual a un nmero impar. La ecuacin se puede escribir de dos maneras: X = A.B + A.B La siguiente figura muestra la tabla de verdad de una compuerta XORde 3 entradas

De la misma manera que el caso anterior se puede ver que se cumple que X = 1 slo cuando la suma de las entradas en "1" sea impar

Circuito XOR equivalente


Tambin se puede implementar la compuerta XOR con una combinacin de otras compuertas ms comunes. En el siguiente diagrama se muestra unacompuerta XOR de dos entradasimplementada con compuertas bsicas: lacompuerta AND, la compuerta OR y lacompuerta NOT

Circuito NOR equivalente


La compuerta NOR equivalente es una forma alternativa para lograr el mismo resultado que se obtiene con una compuerta NOR (No "O") como la que ya se conoce. En la siguiente grfico se muestra la compuerta NOR que ya se conoce y su circuito equivalente. La compuerta NOR equivalente se ha implementado con unacompuerta AND y se han conectado dos compuertas NOT, una a cada una de sus entradas, como se muestra en la segunda figura. Comparando las tablas de verdadque se presentan ms abajo, se puede ver que el valor de la salidas (F) son iguales.

Se puede ver tambin que la frmula booleana utilizada para elcircuito equivalente da un resultado(F) igual al resultado de la frmula booleana de la compuerta NOR (F). F = A + B

Teorema de Morgan
Comparando los diagramassuperiores (la compuerta NOR y sucircuito equivalente) se obtiene la siguiente igualdad:

Esta ltima igualdad es llamada "Elteorema deMorgan". Este teorema es muy til para simplificar circuitos combinacionales booleanos, especialmente cuando existen expresiones grandes y complejas que estn negadas (que tienen una lnea horizontal en la parte superior) una o ms veces. El circuito NOR equivalente se representa tambin como muestra el grfico de la derecha: Los pequeos crculos que estn a la entrada de lacompuerta NAND reemplazan a las compuertas NOT o compuertas inversoras (el circulo pequeo es un inversor)

También podría gustarte