PRÁCTICA 1. AND, OR, y Lógica Inversora

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 17

TECNOLÓGICO NACIONAL DE MÉXICO

Instituto Tecnológico de Los Mochis

Práctica #1 Compuertas AND, OR, y Lógica inversora

Alumno:

-Galindo Espinoza César Gerardo (20440994)

-Guzmán Barraza Brandon Daniel (20440082)

-Corrales Salazar David Rosario (20440026)

-Cabrera López Asdruval (20440416)

Carrera: Ingeniería Mecatrónica

Materia: Electrónica digital

Profesor: Antonio Rodríguez Beltrán

Los Mochis, Sinaloa. 09 de marzo de 2022


PRÁCTICA 1
COMPUERTAS AND, OR Y LÓGICA INVERSORA

OBJETIVOS:
Revisar las características de las compuertas AND, OR, NOT, NAND Y NOR
Comprobar las características de los CI SSI que incluyen estas compuertas

EQUIPO:
Fuente de voltaje de +5 V
Probador Lógico
Multímetro digital
Osciloscopio de doble trazo
Generador de señal TTL

MATERIALES:
1 CI 7408 (4 compuertas AND de 2 entradas)
1 CI 7432 (4 compuertas OR de 2 entradas)
1 CI 7404 (6 compuertas NOT de 1 entrada)
1 CI 7400 (4 compuertas NAND de 2 entradas)
1 CI 7402 (4 compuertas NOR de 2 entradas)
2 Resistencias de 1 K Ohm
1 Resistencia de 330 Ohm
1 Interruptor DIP de 8 entradas
1 Diodo emisor de luz (LED)
MARCO TEÓRICO
La salida del inversor es el complemento de su entrada. Su símbolo esquemático y tabla
de verdad se muestran en la figura 1.1

Figura 1.1

A X
0 1
1 0

Las otras dos compuertas utilizadas con más frecuencia en circuitos digitales son la AND
(multiplicación lógica) y la OR (adición lógica), que junto con el Inversor pueden usarse
para implementar cualquier circuito lógico, por complejo que éste sea.
En la figura 1.2 se muestran el símbolo esquemático de la compuerta AND y su tabla de
verdad, que establece que la salida sólo es 1 si ambas entradas A y B son 1. En otras
palabras, si cualquier entrada es 0, la salida es 0.

Figura 1.2

A B Y
0 0 0
0 1 0
1 0 0
1 1 1
En la figura 1.3 se muestran el símbolo esquemático de la compuerta OR y su tabla de
verdad, que establece que la salida es 1 si cualquier entrada A y B (o ambas) son 1. En
Otras palabras, sólo si ambas entradas son 0, la salida
es 0.

Figura 1.3

A B Y
0 0 0
0 1 1
1 0 1
1 1 1

Si se requieren más de dos entradas OR o AND, se pueden poner en cascada varias


compuertas del CI correspondiente. Por ejemplo, si se desean cuatro entradas OR, se
conectan tres compuertas OR como se muestra en la figura 1-4. Ya que el CI 7432 tiene
cuatro compuertas OR de 2 entradas, no se requiere otro chip. Otra alternativa es buscar
CI con compuertas de más entradas.

Figura 1.4
La compuerta NAND es considerada como una de las “compuertas lógicas universales”, lo
que significa que utilizando SOLAMENTE compuertas NAND, uno puede construir cualquier
circuito que requiera lógica AND, OR e inversor. Su símbolo esquemático y tabla de verdad
están en la figura 1.5.

Figura 1.5

A B Y
0 0 1
0 1 1
1 0 1
1 1 0

La otra compuerta “universal” es la NOR, es decir que aprendiendo las equivalencias de


AND, OR y NOT a base de NOR, podemos construir cualquier circuito lógico. Su símbolo
esquemático y tabla de verdad se aprecian en la figura 1.6.

Figura 1.6

A B Y
0 0 1
0 1 0
1 0 0
1 1 0
TRABAJO PREVIO A LA PRÁCTICA:
1. Investigue en el Manual de Datos TTL (TTL Data Book) o en las hojas de datos (Data
Sheet) del fabricante, disponibles en Internet, la información del 7404 Hex
Inverter. Observe las características de voltaje de entrada Vih, Vil, Voh y Vol. Estos
valores indican que los niveles lógicos de entrada y salida deben estar dentro de
un rango especificado para ser considerados valores lógicos ALTO o BAJO. Esto es
una característica de todas las compuertas TTL.

7408 AND

7432 OR
7404 NOT

7400 NAND
7402 NOR

2. Tomando como base la misma fuente de información del punto anterior, dibuje en
hojas anexas la configuración de pines y el diagrama interno de cada uno de los CI
indicados en la lista de componentes, siguiendo la guía de la Figura 1.7.

7408 AND 7432 OR


Figura 1.7
7404 NOT 7400 NAND 7402 NOR
TRABAJO A REALIZAR EN EL LABORATORIO

1. Construya el circuito de prueba de la figura 1.8, para cada inversor NOT del CI
7404. De igual manera, compruebe las entradas y salidas con el Multímetro y
el Probador Lógico. Compare la tabla de verdad obtenida con la que se presentó
en el Marco Teórico.

Figura 1.8

A NOT
0 1
1 0
2. Desconecte la entrada de datos INPUT del circuito anterior y reemplace con un
pulso TTL de 1 KHz proveniente del generador de señales. Use el canal 1 del
osciloscopio para mostrar la onda cuadrada de entrada del osciloscopio. El
disparo del osciloscopio (TRIGGER) debe hacerse con la onda de entrada (canal
1). Conecte el canal 2 del osciloscpio a la salida del inversor. Dibuje ambas
formas de onda en la Figura 1.9.

Figura 1.9
3. Construya el circuito de prueba de la figura 1.10, para cada compuerta
individual AND OR, NAND y NOR de los CI correspondientes. De igual manera,
compruebe las entradas y salidas con el Multímetro y el Probador Lógico.
Compare la tabla de verdad obtenida con la que se presentó en el Marco
Teórico.

Figura 1.10

A B AND
0 0 1
0 1 1
1 0 1
1 1 0
A B OR
0 0 1
0 1 0
1 0 0
1 1 0

A B NAND
0 0 0
0 1 0
1 0 0
1 1 1

A B NOR
0 0 0
0 1 1
1 0 1
1 1 1
En las compuertas AND y OR, sus tablas de verdad obtenidas demuestran
contrariedad en comparación a sus tablas de verdad regulares.
En las compuertas NAND y NOR se demostró paridad entre los resultados de
una tabla de verdad convencional (AND y OR).

4. Reemplace la entrada A del circuito anterior con señal TTL de un generador de


onda cuadrada a una frecuencia de 10 KHz. Muestre la forma de onda de
entrada en el canal 1 del osciloscopio. Ponga la entrada B al estado BAJO (GND),
y muestre la forma de onda de salida Y en el canal 2. El disparo (trigger) del
osciloscopio debe estar en el Canal 1, y el acoplamiento (Coupling) debe estar
en DC, para que pueda observarse en caso de que haya un nivel de voltaje.
Dibuje la forma de onda de salida en hojas anexas.
5. Cambie la entrada B a estado ALTO (+5V) y muestre las formas de onda de
entrada y salida en el osciloscopio. Dibuje la forma de onda de salida en hoja
anexa.
6. Abra la entrada B en el circuito anterior. ¿Qué sucede a la forma de onda de
salida cuando la entrada B está flotando? Explique por qué.
Esto ocurre debido a que la entrada B siempre arrojará un 0 por predeterminado,
por lo que esto se verá reflejado en la ilustración del osciloscopio, al igual que en la
integración del circuito

También podría gustarte