Tarea3 AndresVillamizar

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 15

Electrónica Digital

Tarea 3 – Circuitos Combinacionales

ESTUDIANTE:

Andres Felipe Villamizar Quintero

TUTOR:

Hector Julian Parra

UNIVERSIDAD ABIERTA Y A DISTANCIA.


INGENIERIA DE TELECOMUNICAICONES

ECBTI

27-03-2021
1. Describa en VDHL un multiplexor 8 a 1 utilizando la sentencia with-select.

a. ¿Qué es un multiplexor?
un multiplexor es un sistema digital que permite, seleccionar una de varias entradas de
datos y dar como respuesta una única salida esta selección de datos se logra a través
de unas entradas de control

b. Un Impresión de Pantalla de la descripción en VHDL (Ver la advertencia al final


de la guía, con respecto a las impresiones de pantallas válidos)

c. Un Impresión de Pantalla del resultado (diagrama) de la simulación, en el cual se


debe evidenciar el correcto funcionamiento del diseño. NO se debe incluir el código
VHDL de la simulación

A continuación, se presenta las simulaciones en el software

Figura 1. Imagen total del software y la hora y fecha en que fue diseñado
Figura 2. Programación de la parte de diseño
Figura 3. Programación de la parte de pruebas

Figura 4. Simulación del comportamiento de un multiplexor 1 a 8

2. Describa en VDHL un decodificador 2 a 4 utilizando la sentencia with-select.

El diseño debe contener:

a. ¿Qué es un decodificador?
Un decodificador es un sistema combinacional que permite convertir un código binario de un
numero determinado de bits a un numero de determinado de salidas donde cada línea de salida
solo podrá ser activada por una de las combinaciones posibles

b. Una Impresión de Pantalla de la descripción en VHDL.


c. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el correcto
funcionamiento del diseño.
A continuación, se presenta las simulaciones en el software

Figura 1. Imagen total del software y la hora y fecha en que fue diseñado
Figura 2. Programación de la parte de diseño

Figura 3. Programación de la parte de pruebas


Figura 4. Simulación del comportamiento de un decodificador 2 a 4

3. Describa en VDHL un codificador de 4 entradas, sin prioridad, utilizando la sentencia


with-select.
a. ¿Qué es un codificador?
Un codificador es un sistema digital combinacional que permite presentar la salida en código
binario que corresponde a las entradas y donde cada línea de salida solo podrá ser activada por
una de las combinaciones posibles

b. Una Impresión de Pantalla de la descripción en VHDL.


c. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el correcto
funcionamiento del diseño.
A continuación, se presenta las simulaciones en el software

Figura 1. Imagen total del software y la hora y fecha en que fue diseñado
Figura 2. Programación de la parte de diseño

Figura 3. Programación de la parte de pruebas

Figura 4. Simulación del comportamiento de un codificador de 4 a 2

4. Describa en VDHL el circuito que se muestra en la siguiente figura:


a. Utilizando la sentencia with-select.
b. Utilizando la sentencia when-else.

El diseño debe contener:


a. Una Impresión de Pantalla de la descripción en VHDL.
b. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el correcto
funcionamiento del diseño.
A continuación, se presenta las simulaciones en el software

Figura 1. Imagen total del software y la hora y fecha en que fue diseñado
Figura 2. Programación de la parte de diseño

Figura 3. Programación de la parte de pruebas


Figura 4. Simulación del comportamiento del sistema

5. Describa en VDHL el circuito que se muestra en la siguiente figura. El diseño debe contener
tres módulos diferentes (tres componentes) y un archivo de alto nivel, tal como se muestra en la
siguiente figura.

a. Una Impresión de Pantalla de la descripción en VHDL.


b. Una Impresión de Pantalla de la simulación, en el cual se debe evidenciar el correcto
funcionamiento del diseño.
A continuación, se presenta las simulaciones en el software
Figura 1. Imagen total del software y la hora y fecha en que fue diseñado

Figura 2. Programación de la parte de diseño


Figura 3. Programación de la parte de pruebas

Figura 4. Simulación del comportamiento del sistema


Conclusiones

En el anterior trabajo se estudió sobre los conceptos de codificadores y multiplexores, su


aplicación, se analizó también programas que permiten el diseño de estos sistemas digitales
usando lenguajes como lo es el HDL.

Con el desarrollo de algunos sistemas digitales en lenguaje VHDL se permite conocer el


funcionamiento de los codificadores, multiplexores y algunos ejemplos para desarrollar lo que se
aprendió.
REFERENCIAS BIBLIOGRÁFICAS

 Ariza, Carlos Fajardo. (UNAD). (2020) Recuperado de https://youtu.be/2j1Knwkxlwc


 Ariza, Carlos Fajardo. (UNAD). (2019) Recuperado de https://youtu.be/IAiIO-owoKY
 Rodriguez, Manuel. (MAELEC 8.9). (2017) Canal de YouTube de Producciones
MAELEC 8.9. Recuperado de https://www.youtube.com/user/maelec89

 Rodriguez, Manuel. (2013). Blog de Producciones MAELEC 8.9. Recuperado de


http://maelec89.blogspot.com

También podría gustarte