Lab Amplificador JFET
Lab Amplificador JFET
Lab Amplificador JFET
Curso 2005-2006
LABORATORIO DE ELECTRÓNICA
PRÁCTICA 5. AMPLIFICADOR CON JFET
1. EL TRANSISTOR JFET
El transistor de unión de efecto campo JFET (Junction Field Effect Transistor) está
formado por una unión p+n o n+p. El lado más dopado corresponde a la puerta, mientras que el
menos dopado es el canal. Según el tipo de dopado del canal, distinguiremos dos tipos de
transistores JFET: de canal n y de canal p. La figura 1 representa esquemáticamente la
estructura de un transistor JFET de canal n.
En la práctica, la estructura real de los transistores JFET difiere del esquema idealizado de
la figura 1. Es habitual que haya dos zonas p+ o n+ cumpliendo el papel de puerta, que se
polarizan a través del mismo electrodo.
Puerta
(Gate) z
VGS x
y
Zona de
Vaciamiento
puerta p+
Drenador
(Drain)
(Source)
W(y)
Fuente
y canal n d Z
VDS
1
Práctica 5. Amplificador con JFET
se reducirá. Esta reducción de la anchura del canal supone un aumento de su resistencia que
resultará en una disminución de la corriente que lo atraviesa. En definitiva, se consigue
modular la corriente entre dos terminales (fuente y drenador) mediante la aplicación de una
señal en un tercer terminal (puerta).
Debido a la aplicación de la tensión VDS entre drenador y fuente, se establecerá un
gradiente de potencial a lo largo del canal de modo que la anchura de la zona de vaciamiento
entre la puerta y el canal no será uniforme. Este fenómeno se discutirá con más detalle en las
secciones siguientes.
Obsérvese que en el razonamiento anterior se supone que la unión puerta-canal siempre
está polarizada en inversa. Mantener esta condición supondrá unas limitaciones para las
tensiones de alimentación del
transistor. Por otro lado, la
intensidad que circula por la
puerta es prácticamente nula, de
IG ID IG ID
tal forma que el JFET y, en
general los transistores de efecto
campo, presentan impedancias de
entrada muy elevadas.
La figura 2 muestra los
símbolos y el convenio de signos
habituales para la representación
Figura 2. Símbolos circuitales del JFET.
de los transistores JFET de canal
n y p.
2
Laboratorio de Electrónica. Curso 2005-2006
ID = 0 (1)
qN D d 2
VT0 0 (4)
2 S
El parámetro BETA, está relacionado con la corriente de saturación máxima IDSS. Para una
tensión de puerta VGS determinada, el aumento de la tensión VDS implica un aumento de la
tensión de drenador ID, hasta alcanzar un valor de saturación ID,SAT (corriente de saturación).
Este valor se obtiene cuando se cumple la condición VDS = VDS,SAT = VGS – VT0.
Obsérvese que un JFET de canal n, al aplicar una tensión VDS positiva la anchura de la zona
de vaciamiento entre la puerta y el canal no será uniforme, sino que será mayor en el drenador
3
Práctica 5. Amplificador con JFET
I DSS
BETA (5)
VT0 2
25
Región de saturación VGS = 0
20
15
ID (mA)
VGS = - 0.5
10
VGS = - 1
5
VGS = - 1.5
VGS = - 2
0
0 2 4 6 8 10 12 14 16
VDS (V)
4
Laboratorio de Electrónica. Curso 2005-2006
Puede comprobarse que existe un punto en las características para el cual la variación de ID
con la temperatura es prácticamente nula. Si imponemos la condición:
dI D
0
dT
(8)
5
Práctica 5. Amplificador con JFET
2VT0TC
VGS VT0 2 V ( para el 2 N 3819 ) (9)
BETATCE Ln1.01
CGD
gGD
gGS CGS gDS
gmvGS
Los parámetros gDS, gGS y gGD son conductancias, mientras que gm corresponde a la
trasconductancia del dispositivo. Su definición y el valor correspondiente a la región de
saturación, teniendo en cuenta la ecuación 3, es la siguiente:
I D
gm 2BETA 1 LAMBDA VDS VGS VT0 (10)
VGS
I D
g DS BETA LAMBDA VGS VT0 2 (11)
VDS
I GS
g GS 0 (12)
VGS
I GD
g GD 0 (13)
VGD
6
Laboratorio de Electrónica. Curso 2005-2006
RD R1 RD R1 RD
R3
RG RS R2 RS R2 RS
VDD VDS
ID (14)
R D RS R D R S
7
Práctica 5. Amplificador con JFET
Por otro lado, este circuito proporciona estabilidad al punto de operación, ya que si
aumentara ID, esto supondría una disminución de VGS (VGS se haría más negativa), con lo cual
ID disminuiría.
El circuito b de la figura 6 es equivalente al de
VDD
la figura 7 con:
R2
VGG VDD (16) RD
R1 R2
R1 R2 RG
RG (17)
R1 R2
VGG
En este circuito la tensión entre puerta y fuente
RS
VGS, vendrá dada por:
8
Laboratorio de Electrónica. Curso 2005-2006
IDS,SAT
IDS,SAT
IDSS,MAX
A
IDSS,MIN ID,MAX
ID,MIN
B
R2 R1 R2
VGG VDD RG R3 (20)
R1 R2 R1 R2
9
Práctica 5. Amplificador con JFET
iD
Rf iin iout
vo
+
gmvgs
vf vgs = vin RG gDS RD
-
Ganancia en tensión
La ganancia en tensión se define como el cociente entre la tensión de salida y la de entrada.
En el circuito de la figura 11, podemos distinguir dos ganancias, según consideremos como
entrada la tensión vin (tensión a la entrada del amplificador) o la tensión vf (tensión
suministrada por la fuente):
10
Laboratorio de Electrónica. Curso 2005-2006
vo g m RD
AV (21)
vin 1 g DS R D
vo RG
AVf Av (22)
vf R f RG
Impedancia de entrada
La impedancia de entrada se define como el cociente entre la tensión de entrada y la
intensidad de entrada:
vin
Z in RG (23)
iin
Impedancia de salida
La impedancia de salida se define como el cociente entre la tensión y la intensidad de
salida anulando la tensión de entrada:
vo RD
Z out (24)
iout v f 0
1 g DS R D
Es conveniente que la impedancia de entrada sea alta y la de salida baja. De esta manera se
consigue aprovechar la máxima tensión de la etapa anterior y se consigue transmitir la
máxima tensión a la etapa posterior.
Ancho de banda
El ancho de banda corresponde al margen de frecuencias en que el amplificador se
comporta como tal, manteniendo su ganancia. El ancho de banda está limitado a bajas
frecuencias por las capacidades de acoplo y a altas frecuencias por las capacidades internas
del dispositivo. En la siguiente sección se discute con detalle la respuesta en frecuencia del
amplificador.
11
Práctica 5. Amplificador con JFET
s
a0 s1
z2 (25a)
AVf
1 a1 s a 2 s 2
con:
g m RG R D C1
a0 (25b)
1 g m RS
a1
C1 RG R f 1 g m RS C 2 RS
(25c)
1 g m RS
a2
C1C 2 RS RG R f
(25d)
1 g m RS
1
z2 (25e)
RS C 2
12
Laboratorio de Electrónica. Curso 2005-2006
Gate Drain
Rf + +
CGD
=
RD||gDS
- -
Source
vo g m R' D
K (28)
vGS 1 sR ' D C GD
Si suponemos RG||Rf Rf, para que T2 sea mucho menor que T1, debe cumplirse
Rfgm << 1. Esta condición no se cumple de forma general, de modo que es necesario un
cálculo más formal de la frecuencia de corte. Puede comprobarse que la ganancia vo / vf del
circuito de la figura 12 viene dada por (suponiendo RG >> Rf y con Gf = 1/Rf):
vo G f R' D g m sCGD
Avf
vf
G f s C GS C GD CGD R' D g m G f s 2 CGS C GD R' D
(31)
13
Práctica 5. Amplificador con JFET
sC GS g m (32)
entonces, se cumplirá:
sC GD g m (34)
vo G f R' D g m
AVf
vf
G f s C GS C GD C GD R' D g m G f (35)
Gf
T
C GS C GD C GD R ' D g m G f (36)
14
Laboratorio de Electrónica. Curso 2005-2006
Además, deben tenerse en cuenta la ecuación 3, que relaciona ID, VDS y VGS; la expresión de
la ganancia AV (ecuación 21) y las ecuaciones 10 y 11 que dan el valor de gm y gDS.
La resolución analítica de estas ecuaciones no resulta posible. Utilizaremos un método
iterativo consistente en asignar un valor inicial a uno de los parámetros. Utilizando este valor,
calcularemos los demás parámetros del punto de operación y un valor más preciso del
parámetro original. El proceso puede repetirse hasta que la diferencia entre el valor inicial del
parámetro y el valor final es suficientemente pequeña.
Resulta cómodo asignar a VGS un valor inicial. Llamemos VGS0 a este valor. Por otro lado, la
tensión de alimentación VDD suele estar limitada. Por lo tanto consideraremos que VDD es un
valor conocido. La tensión VDS debe escogerse de modo que permita la mayor excursión del
punto de operación. Es habitual utilizar el criterio VDS = VDD / 2. No obstante, puede
comprobarse que cuanto menor sea el valor de VDS mayor será la ganancia, con lo cual el
criterio anterior no siempre es óptimo. En cualquier caso, tanto VDD como VDS serán valores
determinados. De las ecuaciones 37 y 38 podemos deducir entonces:
donde V’ no será una variable en el cálculo del punto de operación, teniendo en cuenta que se
han fijado VDD, VDS y el valor inicial VGS0.
Los siguientes parámetros también pueden considerarse constantes en el cálculo:
I D ' VGS VT 0
2
(40)
Utilizando las ecuaciones 39-42 podemos escribir la ganancia AV (ecuación 21) como:
15
Práctica 5. Amplificador con JFET
ganancia. Obsérvese que el valor de V’ depende del valor inicial VGS0. Si el valor de VGS
calculado con la ecuación 43 difiere significativamente del inicial, será necesario corregir el
valor de V' (utilizando el nuevo valor de VGS calculado) y repetir el cálculo. Este
procedimiento se repetirá hasta que el valor calculado de VGS coincida (dentro de un cierto
margen) con el valor inicial empleado al determinar el valor de V'.
Se observa que la ganancia es mayor cuanto mayor es la resistencia RD, menor la
intensidad ID o menor la diferencia VGS-VT0. En principio, no existe ningún límite para el valor
de la ganancia. Sin embargo, desde el punto de vista práctico, existen dos problemas:
- Para aumentar la ganancia es necesario que VGS se aproxime a VT0. En general, existirá un
valor mínimo práctico de esta diferencia.
- Al aumentar RD se aumenta la impedancia de salida del circuito, con lo cual se degrada la
calidad del amplificador. Este problema puede resolverse con un amplificador de más de
una etapa, como por ejemplo el de la figura 13. En este circuito el segundo JFET trabaja en
drenador común y la salida se toma en la fuente para minimizar la impedancia de salida.
16
Laboratorio de Electrónica. Curso 2005-2006
8. REALIZACIÓN PRÁCTICA
8.1. DETERMINACIÓN DE LOS PARÁMETROS DEL JFET
8.1.1. Determinación de VT0
Se utilizará el JFET de canal n 2N3819. La
A
identificación de terminales se muestra en el apéndice
VGS
A
VDS
Siguiendo el montaje de la figura 14: V
8.1.2. Determinación de
Fije la tensión VGS aproximadamente 1 V por encima de VT0. (Por ejemplo, si VT0 = – 2 V,
fije VGS = – 1 V) A continuación, coloque el voltímetro entre los terminales de la alimentación
VDS. (Se cometerá un cierto error en la medida de VDS debido al efecto del amperímetro).
Para VGS fija, la corriente de drenador es de la forma (véase la ecuación 3):
ID = A(1+VDS)
Tome algunos puntos en torno a VDS = 7.5 V y obtenga a partir del ajuste de la recta
determinada por esos puntos. Tenga en cuenta que deben tomarse valores para VDS
suficientemente altos para estar en la región de saturación.
= IDSS/VT0 2
17
Práctica 5. Amplificador con JFET
Fije: VDD = 15 V.
VDS = VDD/2 = 7.5 V.
AV = – 10.
La ecuación 43 debe resolverse de forma iterativa. Tómese un valor inicial de VGS0,
aproximadamente 1 V por encima de la tensión umbral. Con este valor inicial, V' quedará
fijado y a partir de la ecuación 43 se obtendrá el valor de la diferencia VGS – VT0, o lo que es lo
mismo, un nuevo valor de VGS. Si este valor difiere considerablemente del inicial, repita el
proceso partiendo esta vez del valor de VGS calculado. Realice las iteraciones necesarias para
obtener un valor estable de VGS.
Obsérvese que la magnitud que realmente determina la ganancia es la diferencia VGS – VT0.
Si el error cometido en la medida de VT0 es importante, esto se traducirá en un error
importante en el valor de VGS calculado. Puede ser recomendable calcular el valor de ID que
corresponde al valor de VGS obtenido, utilizando la ecuación 43. A continuación puede
medirse experimentalmente el valor de VGS que realmente corresponde a la intensidad
calculada y utilizar este valor para la elección de las resistencias del circuito de polarización:
Escoja C1 y C2 del orden de 1F. Téngase en cuenta que C1 no tiene la polaridad definida
por el circuito, de modo que no puede utilizarse un condensador de polaridad definida (como
los electrolíticos o los de tántalo).
18
Laboratorio de Electrónica. Curso 2005-2006
8.3.2. Mida experimentalmente el diagrama de Bode del amplificador, llegando hasta las
máximas frecuencias que permite el generador. (Asegúrese de que el amplificador no esté
saturado).
Tenga en cuenta que el voltímetro de alterna tiene una capacidad de entrada de
aproximadamente 35 pF, y que se está utilizando una sonda 10. La capacidad resultante
podría influir en la frecuencia de corte medida.
Para estudiar el efecto de la resistencia de la fuente Rf, sitúe una resistencia R1 = 10 k
entre la salida de la fuente y el condensador C1. A continuación, mida el diagrama de Bode
tomando la entrada justo a la salida de la fuente y también tomando la entrada en el punto de
unión de la resistencia R1 y el condensador C1.
Discuta los resultados obtenidos.
8.3.3. Simule el circuito amplificador y compare la simulación con los resultados obtenidos en
la sección 8.3.2. Tenga en cuenta los valores de los parámetros del modelo PSPICE medidos
para realizar una simulación más fiel al experimento.
19
Práctica 5. Amplificador con JFET
APÉNDICE A
20