Interconexion de Las Memorias

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 10

Encabezado: MEMORIAS Y PERIFERICOS 1

NOMBRE DEL ALUMNO: Alexander Vázquez Guzmán

NOMBRE DE LA PROFESORA: Judit Ordóñez López

NOMBRE DE LA ASIGNATRURA: Memorias y Periféricos

LICENCIATURA: Ingeniería en Sistemas Computacionales

TITULO: Características principales de operación presentes en los medios y circuitos de

interconexión.

GRADO: 2do cuatrimestre

30 de enero del 2021


MEMORIAS Y PERIFERICOS 2

INTRODUCCION

En este tema estaremos hablando de las funciones que tiene el microprocesador para que

pueda comunicarse con el exterior; recibir las instrucciones que necesita para trabajar, los

datos que debe procesar y las instrucciones del usuario, para expedir los resultados obtenidos,

existen una serie de líneas de comunicación conocidas como “bus de datos” y otro tema sobre

las memorias son los dispositivos de almacenamiento de datos e instrucciones en una

computadora. Llamamos sistema de memoria al conjunto de estos dispositivos y los

capaces almacenar información, lo deseable es que el procesador tuviese acceso inmediato e

ininterrumpido a la memoria, a fin de lograr la mayor velocidad de procesamiento.

Desafortunadamente, memorias de velocidades similares al procesador son muy caras. Por

esta razón la información almacenada se distribuye en forma compleja en una variedad de

memorias diferentes, con características físicas distintas.

Memorias electrónicas

Pueden considerarse como un sistema digital mixto (combinacional y secuencial)

capaz de almacenar información binaria el cual se puede acceder (introducir o extraer

información) sólo parcialmente en un momento dado. En función del tipo de acceso, estas

memorias se clasifican en: - Memorias de acceso aleatorio (RAM), en las que ta es similar

para cualquier posición. Se subdividen en: Memorias de lectura/escritura, también llamadas

activas. Se caracterizan por tener los ta de lectura y escritura similares, presentan volatilidad,

pierden su contenido cuando dejan de estar alimentadas. Se subdividen en: Memorias

estáticas (SRAM) Memoria dinámicas (DRAM) Memorias de sólo lectura (ROM), también

llamadas pasivas. Se caracterizan por tener el ta de escritura en mucho mayor que el de

lectura, presentan no volatilidad, no pierden su contenido sin alimentación. Se subdividen en:

ROM, se graban una vez por el fabricante. PROM, se graban una vez por el usuario.

EPROM, se graban varias veces por el usuario, el borrado se realiza con luz ultravioleta.
MEMORIAS Y PERIFERICOS 3

EEPROM, se graban varias veces por el usuario, el borrado se realiza eléctricamente posición

a posición. FLASH, se graban varias veces por el usuario, el borrado se realiza eléctricamente

de una sola vez. - Memorias de acceso serie, en las que el tiempo de acceso ta depende de la

posición de la palabra dentro de la memoria. Son memorias de lectura/escritura. Se

subdividen en: Registros de desplazamiento Memorias pila (LIFO), última escritura, primera

lectura Memorias cola (FIFO), primera escritura, primera lectura.

Memorias de acceso aleatorio (RAM)1

Desde los 60 aparecen los circuitos integrados que permiten construir memorias de alta

capacidad, actualmente se encuentran memorias semiconductoras del orden de los Mb.

Podemos considerar la memoria como un conjunto de posiciones, cada una de ellas está

formada por una o más celdas o células elementales. El esquema general de una memoria de

acceso aleatorio puede verse en la imagen y el diagrama en bloque.


MEMORIAS Y PERIFERICOS 4

El tipo de celda depende de la clase de memoria que se trate y la tecnología utilizada. En las

RAM de lectura/escritura consisten en biestables asíncronos . En las RAM de sólo lectura

(ROM) consisten en diodos o transistores. Las memorias RAM operan de la siguiente

manera: - Una dirección (conjunto de m bits) se transfiere al registro de direcciones - El

decodificador de direcciones procesa la dirección y selecciona una posición de memoria - La

posición seleccionada se lee o escribe en función de las señales de control. - Si es una lectura,

el contenido de la posición seleccionada se transfiere al registro de datos de salida (de n bits).

Si es una escritura (para el caso de una RAM de lectura/escritura) se transfiere el registro de

datos de entrada (que debe haber sido cargado anteriormente) a la posición seleccionada. La

organización interna de las memorias RAM puede ser 2D o 3D Organización 2D Cada celda

binaria es accedida por una sola línea de selección. Las celdas se organizan en una matriz de

dos dimensiones, en la que las filas vienen dadas por el número de palabras (N) y las

columnas por la longitud (cantidad de bits) de cada palabra.

Esta organización se usa en memorias de pequeña capacidad. Organización 3D Cada celda

binaria es accedida por dos líneas de selección. La activación de ambas simultáneamente

determina la selección de la celda. Así se logra reducir el tamaño de los decodificadores.


MEMORIAS Y PERIFERICOS 5

Se observa que la cantidad líneas de salidas del decodificador de una organización 2D: LS2D

= 2m , donde m en la cantidad de líneas de direccionamiento Se reduce a LS3D = 2. 2 m/2

considerando a los dos decodificadores iguales. La reducción de líneas se logra a costa de

agregar un decodificador y una compuerta AND por cada palabra.

MEMORIAS DE LECTURA/ESCRITURA Memorias de lectura/escritura

estáticas.

El elemento básico (celda elemental) de estas memorias consiste en un biestable

asíncrono y algunas compuertas adicionales para manejar la selección y el control de la celda.

Para el caso de una organización 2D, la celda básica se muestra en la imagen.


MEMORIAS Y PERIFERICOS 6

Se observa que si la línea de selección está activa con un 1 lógico, se habilita la celda

para lectura/escritura. Si L/E’ = 1 se trata de una operación de lectura, las entradas al

biestable se bloquean y se habilita la compuerta AND de salida. Si L/E’ = 0, se bloquea la

compuerta AND de salida y se habilita la entrada al biestable.

Las líneas de acceso a la memoria son: - Líneas de direccionamiento A0:A3Líneas de datos

I/O0:I/O3, se trata de 4 líneas bidireccionales que pueden actuar como entradas o salidas.

Para lograr líneas bidireccionales se usan los buffer triestado , de esta forma se evita usar

líneas de entrada y salida independientes. - Señales de control de lectura escritura (L/E*).

L/E* = 1 : leer; L/E* = 0 : escribir - Señales de control . . C/S’ = 1, líneas de datos en alta

impedancia . C/S’ = 0 y L/E’ = 0, líneas de datos conectadas al bus, el contenido de la

posición direccionada se vuela al bus. . C/S’ = 0 y L/E’ = 1, líneas de datos de entrada

conectadas al interior de la memoria y líneas de datos de salida en alta impedancia. . O/E’ =


MEMORIAS Y PERIFERICOS 7

1, se deshabilitan los circuitos de salida de la memoria sin tener en cuenta el estado de las

señales C/S’ y L/E’.

Ciclo de lectura y ciclo de escritura

Para una correcta operación de la memoria es necesaria una temporización adecuada

de las señales aplicadas a sus líneas. Existe una variedad de memorias, cada una de ellas

requiere de su propia temporización. El fabricante provee los diagramas de tiempo que

involucran las señales de la memoria. Se plantean diagramas de tiempo para operación de

lectura y escritura para una memoria más o menos general.


CE’ R Acción
/W’
0 1 Operación de lectura
0 0 Operación de escritura
1 X
Impedancia
MEMORIAS Y PERIFERICOS 8

Un ciclo de lectura o escritura comienza con la aplicación de una dirección en las líneas de

direccionamiento (bus de direcciones), la línea CE’ (como se ve en la tabla de verdad) debe

estar en cero desde aproximadamente el mismo momento. Si es una lectura R/W’ debe

colocarse en 1. Los datos a leer aparecerán en las líneas de salida de datos (Dout) al cabo del

tiempo TA, este es el tiempo de lectura. Si es una escritura R/W’ debe colocarse en 1 un

tiempo mínimo tAW (tiempo de fijación de la dirección), después del cual debe pasar a 0 para

indicar una operación de escritura, valor en el cual debe mantenerse al menos el tiempo tWP
MEMORIAS Y PERIFERICOS 9

(ancho del pulso de escritura) para garantizar que los datos se han almacenado en la RAM.

Los datos a escribir deben estar en las líneas de entrada de datos (Din) aproximadamente en

el momento que aparece la nueva dirección y mantenerse hasta después del tiempo tWP El

tiempo tC es el tiempo de ciclo, indicativo de la cantidad de operaciones sucesivas por unidad

de tiempo. Se observa que tC es siempre mayor que ta.

CONCLUSION.

En este tema se explicaron los tipos de memoria, de como esta compuesto los distintos

sistemas de memoria que tiene un dispositivo, también para que nosotros conozcamos tipos de

dispositivos que nos funcione correctamente cuando quisiéramos adquirir uno, esta explicación fue

muy clara y precisa para aquellos futuros ingenieros o aquellos que les gusta la tecnología.
MEMORIAS Y PERIFERICOS 10

REFERENCIA

Andres D.. (2007). Hardware, Conceptos básicos. mayo 7,2014, de FullBlog Sitio web: 

http://infocem1.fullbl

og.com.ar/hardware_conceptos_basicos_111182899399.html

H. M. Deitel. Introducción a los Sistemas Operativos. Addison-Wesley Iberoamericana, México, 1987.

http://pedvazvid.tripod.com/administracion_de_memoria.htm

http://www.slideshare.net/picadez/gestiondememoria

Microsoft Word - EC8.doc (ucm.es)

También podría gustarte