Preinformelabeln3 130903110835
Preinformelabeln3 130903110835
Preinformelabeln3 130903110835
CHILE ELÉCTRICA
Pre-informe Laboratorio
de Electrónica
Laboratorio 03: Procesamiento de señales
con Transistores
Rodrigo Ulloa G.
1. Índice……………………………………………………………………………………….. 3
2. Introducción……………………………………………………………………………….... 4
3. Listado de materiales y/o equipos…………………………………………………………... 4
4. Descripción de actividades……………………………………………………….…………. 5
Diseño de red de polarización, para la configuración Emisor Común....................... 5
Medición y tabulación de voltajes y corrientes DC de cada componente……..……. 8
Utilización de acoplamiento capacitivo de entrada y salida……………………… 11
Medición de la ganancia de voltaje y corriente y determinar el ancho de banda……... 18
Retiro del condensador Ce y medición de las mismas variables anteriores……… 20
Obtención parámetros JFET………………………………………………………...21
Diseño de red de polarización para un amplificador con JFET 2N5458……….22
5. Investigación……………….…………………………………………………….….……… 30
6. Objetivos…….……………………………………………………………………………… 30
7. Pauta de evaluación………………………………………………………………………….30
(1)
(2)
(3)
(4)
(5)
(7)
(8)
(9)
Luego, tomando en consideración los valores de βDC obtenidos del datasheet del
transistor, se utilizó en el presente apartado, el valor típico correspondiente a dicho
parámetro y presentado en la tabla 2. Por lo que se reemplazó en (4) obteniendo:
Los valores obtenidos del datasheet del transistor y utilizados para el cálculo de los
parámetros, se presentan en la tabla 2.
Por lo tanto, del punto de operación dado, este se desplazó levemente según los
valores entregados por la simulación y graficado en la figura 3.
1.5
Pto. Q dado
Ic [mA]
1
Pto. Q simulado
0.5
0 2 4 6 8 10 12
Vce [V]
(11)
(12)
Se debe hacer notar que se agregó una resistencia (Rs) a la entrada del amplificador
como si fuera la resistencia interna del Generador de Funciones.
(13)
(14)
(15)
Para los tres condensadores, se adecuaron sus valores a los que posee Pañol, los
cuales, se resumen a continuación.
(22)
(23)
Luego, se determinan las ganancias de voltaje y corriente, utilizando los datos del
apartado anterior.
Se debe notar que la ganancia de voltaje tiene un valor negativo, ya que la señal de
salida está desfasada en 180° con respecto a la señal de entrada, esto debido a la
configuración utilizada.
Luego, se comparan estos datos, en la tabla 6, con los obtenidos a partir de las
ecuaciones (22) y (23).
(16)
(17)
Luego:
(18)
Entonces, se tendrá una salida sin deformaciones ni recortes de voltaje, dada por:
(19)
Lo que permite calcular tanto la tensión de entrada VIN como la de salida VS la cual,
se considera en serie su impedancia de salida.
(21)
Para la máxima excursión simétrica, se obtiene un voltaje de 8.649 [V]. Por lo tanto,
se alimentará la red con 4.3245 [Vrms]. El actual circuito se presenta en la figura 11 y sus
parámetros se detallan en la tabla 8.
Luego, se determinan las ganancias de voltaje y corriente, utilizando los datos del
apartado anterior. Y en la figura 12, se presenta el ancho de banda.
De la figura 13, se extraen los valores tabulados en la tabla 10, a partir de la cual, se
determinan las ganancias de tensión y corriente.
Tabla 10. Valores prácticos para la Conf. Emisor Común, con resistencia en
emisor.
Parámetros DC Valor
Vcc 12 [V]
Voltaje RMS de entrada 4.32 [mV]
Frecuencia de entrada 1.0 [kHz]
Voltaje RMS de salida 428 [uV]
Frecuencia de salida 1.0 [kHz]
Corriente RMS de entrada 0.189 [uA]
Corriente RMS de salida 0.428 [uA]
Vce 6.06 [V]
Ic 0.988 [mA]
(22)
Para realizar esta actividad se debió simular con un transistor JFET 2N5454, debido
a que el JFET 2N5458 no se encontraba en el listado de transistores de Multisim.
Para poder realizar llevar a cabo la simulación se debe tener en cuenta la ecuación
de Shockley, con la cual se obtienen las condiciones para obtener los parámetros
requeridos. Estos parámetros son importantes para poder realizar una correcta polarización
en un amplificador, debido a que los valores típicos no siempre se cumple por el
comportamiento no lineal de estos dispositivos.
Para poder obtener el valor de corriente IDSS y Vp, se alimenta el transistor con
fuentes de voltaje DC, considerando el punto de operación, que en este caso es VDS=VDD/2.
La figura 14 muestra el circuito simulado. Para obtener la corriente IDSS se debe alimentar
con voltaje (V2) =0 [V] y voltaje (V1) VDS=7.5[V], para obtener Vp se varía la fuente
(V2) hasta que la corriente que fluye desde la drenaje hasta la fuente sea ID= 0[mA]
Q1A V1
7.5 V
3
V2 2N5454
-2.2 V
0
Figura 14. Circuito empleado para obtener los parámetros del JFET 2N5454.
2.- Diseñar una red de polarización para un amplificador con JFET canal n en
configuración Source Común (Fig.7), que permita obtener una ganancia de voltaje sin
distorsión Av = -5 .Considere una carga RL = 1 [kΩ] y una señal de entrada sinusoidal
de 100 [mV]/1 [kHz]. Visualice las formas de onda más relevantes. Tabule voltajes y
corrientes AC, DC.
Para poder realizar una correcta polarización se deben seguir algunos pasos, con los
cuales se puede obtener tanto el punto de operación adecuado como los valores de los
dispositivos a utilizar. El circuito de polarización se muestra en la figura 15.
Para obtener la ganancia del circuito se debe considerar el modelo en corriente AC,
el cual se muestra en la figura 16.
Teniendo el Valor de RD, este se puede reemplazar en la ecuación (xx3), con lo cual
se obtiene una resistencia de carga RL=12378 .
Cuarto paso: se deben obtener las resistencias R1 y R2, para lo cual se debe
realizar una LVK en la malla de compuerta.
DC 1e-009Ohm
Rd
3000Ω
5%
R2
7396Ω C1
5%
1.03µF
Q1A
10% V1
Rfuente Cint + U2 15 V
7.659 V DC 10MOhm
50Ω 1.51µF 2N5454
-
5% R1 RL
10%
1156Ω C2 12378Ω
V2
5% 94.9µF 5%
Rs
100mVrms 10%
1kHz 1675Ω
0° 5%
XSC1 XBP1
Ext T rig
+ IN OUT
_
A B
+ _ + _
En la figura 19 se observa que la frecuencia de corte (10 [Hz], donde cae 3db) se
cumple a cabalidad con lo impuesto por los condensadores.
Diseñar una red de polarización que permita operar un BJT como una compuerta
lógica NOT. Considerando una tensión de alimentación Vcc = 12[V] y un tren de pulsos
de 5[V]/1[kHz] como señal de control. Tabular los voltajes y corrientes en ambos estados
y medir los tiempos de retardo de encendido y apagado.
Para realizar el diseño de la red de polarización para operar como una compuerta
NOT, se necesitan los valores del transistor BJT en saturación. Estos se presentaron en la
tabla 2.
Luego, la red a implementar es presentada en la figura 21.
I. Para un valor de entrada Vin (0) = 0 [V], la salida sea Vout (1) = Vin (1) = 5
[V].
II. Para Vin (1) = 5 [V], la salida sea Vout (0) = Vce_sat (sat).
(34)
(35)
(36)
(37)
5. Investigación:
6. Pauta de evaluación.