Latch Semana 7

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 34

Principios de diseño de lógica

secuencial
Ing. Félix Purilla
Cátedra Sistemas Digitales I
Contenido
 Introducción. Circuitos secuenciales.
Tablas y diagramas de estado.
 Tipos de circuitos secuenciales. El reloj,
circuito de reloj, consideraciones de
diseño.
 Metaestabilidad, elementos biestables.
Latch set-reset (SR), estructura NOR y
estructura NAND. Latch SR sincronizado.
 Aplicaciones.

Ing. Félix Purilla


Circuito secuencial
 Un circuito secuencial queda definido por
una secuencia temporal de entradas,
salidas y estados internos a diferencia de
un circuito combinacional cuya salida
depende únicamente de las entradas en
cualquier instante.

Ing. Félix Purilla


Tablas y diagramas de estados

q q*/z

Ing. Félix Purilla


Tablas y diagramas de estados

reset

Ing. Félix Purilla


Tablas y diagramas de estados

Ing. Félix Purilla


Tipos de circuitos secuenciales
 Asíncronos: El comportamiento (salida,
estado siguiente) depende de las señales
de entrada en cualquier momento dado y
en el orden en que éstas cambian.

 Síncronos: El comportamiento (salida,


estado siguiente) de todos los elementos
de memoria, dependen de las señales de
entrada en instantes discretos de tiempo.
Ing. Félix Purilla
Circuitos síncronos
 Un circuito síncrono emplea señales que
afectan a los elementos de almacenamiento
solo en instantes discretos de tiempo.
 La sincronización es obtenida mediante un
circuito denominado generador de pulsos de
reloj.
 El principio de diseño síncrono, indica que a
todos los elementos de memoria, debe
permitírsele el cambio en un mismo instante
de tiempo.

Ing. Félix Purilla


Reloj
 Una señal de reloj o clock (también
llamado clk), es un tren de pulsos de
ondas cuadradas.
 Esta señal se distribuye a todos los
elementos de almacenamiento (memoria)
para que respondan a sus entradas solo
en instantes discretos, esto es, en los
flancos de subida o en sus flancos de
bajada.
Ing. Félix Purilla
Circuitos de reloj
 Existen muchas forma de generar las
señales de reloj.
 Mediante CI 555.
 Mediante inversores schmitt y elementos
pasivos
 Mediante Cristales e inversores

Ing. Félix Purilla


CI 555

Ing. Félix Purilla


Inversor schmitt

Ing. Félix Purilla


Cristales
 El cristal resuena de 3,276 MHz y este dá
el valor de la onda de reloj

Ing. Félix Purilla


Elementos de almacenamiento
 Para que un circuito secuencial pueda
recordar su estado actual se requieren
elementos de almacenamiento.
 Estos elementos se le conocen también
dispositivos biestables, es decir, pueden
estar indefinidamente en uno de dos
estados CERO o UNO.

Ing. Félix Purilla


Par de inversores cruzados
 El arreglo de inversores en la figura se
conoce como par cruzado (cross-coupled
inverter).
 Se puede observar que en ambos casos tiene
un valor estable.

Ing. Félix Purilla


Metaestabilidad
 Es la característica de un sistema que:
◦ Exhibe un estado estable cuando se
encuentra sin perturbaciones.
◦ Cuando una perturbación afecta al sistema,
este pasa a un estado de mayor estabilidad.

Ing. Félix Purilla


Latch Set

Ing. Félix Purilla


Latch Reset

Ing. Félix Purilla


Latch Set-Reset / Estructura NOR

Ing. Félix Purilla


Latch Set-Reset / Estructura NAND

Ing. Félix Purilla


Análisis del Latch Set-Reset /
Estructura NOR
A B (A+B)’
0 0 1
0 1 0
1 0 0
1 1 0

Estado Input
Actual SR=00 SR=01 SR=10 SR=11
(Q Q’)
Q Q’ Q Q’ Q Q’ Q Q’
0 0 U U 0 1 1 0 0 0
0 1 0 1 0 1 1 0 0 0
1 0 1 0 0 1 1 0 0 0
1 1

Ing. Félix Purilla


Tabla de excitación - Latch SR

Entradas de Estado Estado Descripción


excitación Actual Siguiente
S R Q Q*
0 0 0 0 Ningún
0 0 1 1 Cambio
0 1 0 0 Reset
0 1 1 0
1 0 0 1 Set
1 0 1 1
1 1 0 X No permitido
1 1 1 X

Ing. Félix Purilla


Tabla de excitación Latch SR

Entradas de Estado Descripción


excitación Siguiente
S R Q*
0 0 Q Ningún Cambio
0 1 0 Reset
1 0 1 Set
1 1 X No permitido

Ing. Félix Purilla


Diagrama de tiempo de un Latch SR

Ing. Félix Purilla


Diagrama de estados Latch SR, mapa
de karnaugh y ecuación
característica

Ing. Félix Purilla


Ecuación característica

Ing. Félix Purilla


Latch SR con compuertas

Ing. Félix Purilla


Latch SR con compuertas

Ing. Félix Purilla


Latch D

Ing. Félix Purilla


Latch D

Ing. Félix Purilla


Aplicaciones – debouncing circuit
 Un problema común con los interruptores
mecánicos, es que producen lo que se
conoce en inglés como bouncing.

Ing. Félix Purilla


Aplicaciones

Ing. Félix Purilla


Aplicaciones

Ing. Félix Purilla


Aplicaciones

Ing. Félix Purilla

También podría gustarte