Informe 4 Circuitos Digitales PDF
Informe 4 Circuitos Digitales PDF
Informe 4 Circuitos Digitales PDF
eléctrica y telecomunicaciones
Código: 15190092
Horario: jueves 10 – 12 pm
1. Explique el funcionamiento del Schmitt Trigger 74LS14 y sus aplicaciones.
El circuito integrado 7416 consta de 6 inversores con salida colector abierto (máx. 15V).
La tabla de la verdad de cada inversor es muy sencilla, simplemente invertimos el valor de la entrada.
Los inversores son muy usados en electrónica, gracias a ellos podemos adaptar circuitos que necesitan ser
controlados por lógicas inversas. También combinando varios uno detrás de otro podemos generar
retardos pequeños, necesarios a veces para acceder a circuitos de forma segura.
La salida de cada puerta lógica que contiene el dispositivo, debe ser conectada, mediante una resistencia
pull-up, al positivo de alimentación a modo de carga. Es posible controlar salidas con niveles altos de tensión.
Como ejemplo puede servir el dispositivo integrado SN7416. Contiene 6 inversores con una distribución de
pines similar al SN7406 ya estudiado. Sin embargo, la salida a nivel lógico “1”, puede llegar a alcanzar del
orden de los 15V, siempre que se conecte la salida a dicha tensión mediante la resistencia ya mencionada.
El circuito integrado TTL 74LS01 consta de cuatro compuertas NAND de dos entradas con salidas de colector
abierto (open collector).
La utilidad del tercer estado es borrar la influencia de un dispositivo del resto del circuito. Si más de un
dispositivo está conectado, poner una salida en Hi-Z se usa para que en un mismo bus no haya dos señales
diferentes, es decir, una con valor 1 y otra con valor 0. Porque si ambas señales circularan por la misma
línea, no podríamos determinar el valor que está circulando en la misma. Los buffers triestados también se
usan para implementar multiplexores, especialmente aquellos con un gran número de entradas.
El 555 tiene dos estados posibles de operación y uno de memoria. Ambos están determinados tanto por la
entrada de disparo terminal 2, como por la entrada de umbral, terminal 6.La entrada de disparo se compara
(comparador 1 de la figura 13-1) con un voltaje de umbral más bajo Vlt que es igual a Vcc/ 3 . La entrada de
umbral se compara (comparador 2) con un voltaje de umbral alto Vut que es igual a 2Vcc/3. Cada entrada
tiene dos niveles posibles de voltaje ya sea arriba o debajo de su referencia. Por tanto, con dos entradas
hay cuatro combinaciones posibles que causaran cuatro estados de operación posibles.
Las cuatro posibles combinaciones de entrada y los estados correspondientes del 555 se dan en la tabla 13-
1. En el estado de operación A, ambas, disparo y umbral están debajo de sus respectivos voltajes de umbral
y la terminal de salida (terminal 3) está en alto. En el estado de operación D, ambas entradas están arriba
de sus voltajes de umbral y la terminal de salida está en bajo.
Como se observa, las entradas bajas dan la salida alta y entradas altas dan salida baja, esto podría llevar a
la conclusión de que el 555 actúa como inversor , sin embargo en la tabla 13-1, el 555 tiene un estado de
memoria. El estado de memoria C ocurre cuando la entrada de disparo está por encima y la entrada de
umbral está por debajo respecto a sus voltajes de referencia.
Una ayuda visual para comprender cómo ocurren estos estados de operación se presenta en la figura. Un
voltaje de entrada Ei se aplica a ambas terminal de disparo y entrada de umbral. Cuando Ei está debajo de
Vlt durante los primeros intervalos A-B y E-F, resulta el estado de operación A, de modo que la salida Vo3
es alta. Cuando Ei queda arriba de Vlt pero debajo de Vut, dentro del intervalo B-C, el 555 entra al estado
C y recuerda su último estado A. Cuando Ei excede Vut el estado de operación D envía la salida a baja.
Cuando Ei cae entre Vut y Vlt durante el intervalo D-E, el 555 recuerda el último estado D y su salida
permanece baja. Por último cuando Ei cae debajo de Vlt durante el intervalo E-F, el estado A envía la salida
a alta.
El esquema de conexión y las formas de onda de entrada y salida del multivibrador astable se muestran en
los gráficos más adelante.
La señal de salida tiene un nivel alto por un tiempo T1 y en un nivel bajo un tiempo T2.
Los tiempos de duración, tanto en nivel alto como en nivel bajo, dependen de los valores de las resistores:
R1 y R2 y del capacitor C1.
Conexión y onda de salida del multivibrador astable con temporizador 555
- Los tiempos de los estados alto y bajo de la onda de salida se muestran en las siguientes fórmulas:
T1 = 0.693 x (R1+R2) x C1
(en segundos)
T2 = 0.693 x R2 x C1
(en segundos)
Hay que recordar que el período es el tiempo que dura la señal, desde un punto cualquiera en la forma de
onda de la salida hasta que éste se vuelve a repetir. Ver (Tb - Ta), en el gráfico arriba a la derecha.
BIBLIOGRAFIA
http://hyperphysics.phy-astr.gsu.edu/hbasees/Electronic/schmitt.html
https://www.ingmecafenix.com/electronica/compuertas-logicas-colector-abierto/
https://docplayer.es/21514714-Circuitos-logicos-de-tres-estados.html
http://electronica-electronics.com/info/555/555.html
Amplificadores operacionales y circuitos integrados lineales – Robert Coughlin
http://es.wikipedia.org/wiki/Circuito_integrado_555
http://www.unicrom.com/tut_multivibrador_astable_555.asp
https://docs.google.com/document/d/1DLN4m8ZZm_mDN8Tez1-
DxQOQVOlZ4_sQVw61O7frxEA/preview
pdf1.alldatasheet.com
http://www.trastejant.es/tutoriales/electronica/556.html
http://circuitosydiagramas1.blogspot.com/2011/07/ttl-74123.html