Resolución
Resolución
Resolución
Universidad Nacional
San Marcos
Solucion de la tarea 1 del curso de Sistemas
Digitales
EDUCACIÓN UNIVERSITARIA
2019
Curso: SISTEMAS DIGITALES
Integrantes:
Nina Arrescurenaga Valeria Andrea.
(16190181)
1
2
Resolución de la tarea 1 del curso de Sistemas Digitales
Solucion:
Tabla de verdad
P C R S CLK Q n+ 1 Q́n+ 1
0 1 X X X 0 1
1 0 X X X 1 0
1 1 X X X 1 1
0 0 0 0 Alto E.M E.M
0 0 0 1 Alto 1 0
0 0 1 0 Alto 0 1
0 0 1 1 Alto N. P N. P
Simulacion
1er caso: R=1, S=0, P=C=0, Q=0 y Q ´ =1
3
2do caso: R=0, S=1, P=C=0, Q=1 y Q´ =0
Estado memoria
4
5to caso: R=0, S=0, P=0, C=1, Q=0 y Q´ =1
Estado prohibido
Solucion:
5
Simulacion
6
Diagrama de tiempo:
7
Pregunta 3: Utilizando el Flip Flop D, diseñar un circuito que el permita convertir a Flip Flop JK.
Implementar el circuito utilizando solamente Puertas Lógicas NAND y verifique su tabla de verdad.
Diseño:
Qn J K Qn+ 1 D
0 0 0 0 0
0 0 1 0 0
0 1 0 1 1
0 1 1 1 1
1 0 0 1 1
1 0 1 0 0
1 1 0 1 1
1 1 1 0 0
Diagrama de Karnaugh:
Qn Q́ n
1 0 1 1 J
1 0 0 0
J́
Ḱ K Ḱ
Donde: D = Q n Ḱ + Q́ nJ
Con P’ y C’ en alto:
8
9
Analizando los estados de P’ y C’:
10
P’=0 & C’=1
Tabla de verdad:
Ṕ Ć J K CLK Q n+ 1 Q́ n+ 1
0 0 x x x 1 1
0 1 x x x 1 0
1 0 x x x 0 1
1 1 0 0 Qn Q́ n
1 1 0 1 0 1
1 1 1 0 1 0
1 1 1 1 Q́ n Qn
11
Solucion:
El funcionamiento del siguiente circuito simula a las entradas como dos botones importantes a los
que se le conoce como Preset y Clear, ya que al alternar ambos valores de J y K se llega a la
conclusión que setean y resetean a la salida Q.
El simulador en este caso “Proteus” no logra captar los estados que se van a realimentar ya que las
salidas no tienen ni alto ni bajo, y por lo tanto el software no inicia a analizar la lógica establecida
en la parte superior.
J K Q n+ 1 Q´n+ 1
0 0 Qn Q́ n
0 1 0 1
1 0 1 0
1 1 1 1
12
a) RA= 100Kohm RB= 100 Kohm C1= 4.7 uF
Solucion:
En los casos mostrados a continuación en la simulación llegamos a la conclusión de que a medida
que aumentan los valores de las resistencias y del condensador, el led se mantiene encendido más
tiempo.
Simulacion:
a) RA= 100Kohm RB= 100 Kohm C1= 4.7 uF
13
c) RA= 220Kohm RB= 167 Kohm C1= 16 uF
14
RA(KOhm) RB(KOhm) C(uF) T(s)
100 100 4.7 0.977
100 120 10 2.356
220 167 16 6.143
15
Problema #07: Implementar el Circuito de la Figura 2, analice su funcionamiento, con valores de
resistencias y condensadores indicados. Calcular valor teórico y experimental
a) R1 = 120 Kohm C1 = 4.7 uF Calcular T:
b) R1 = 120 kohm C1 = 10 uF Calcular T:
c) R1 = 100 Kohm C1 = 10 uF Calcular T:
Solucion:
16
El valor de C: (Mayor que 100 pF en astable y
Mayor que 1000pF en monostable)
Solucion:
4047en operación Astable:
17
Donde :
T=2.48(1500x10-12)(120x103)=4.64x10-4 s
a) Carga paralela.
b) Desplazamiento derecha.
c) Desplazamiento izquierda.
d) Estado memoria.
Pregunta 10: Analizar el funcionamiento del IC 74LS259, como registro direccionable, compruebe
su tabla de verdad y diagrama de tiempo.
18
Analizando la tabla de verdad del 74ls259 el cual posee diferentes funciones como podemos ver
en la tabla de verdad.
TABLA DE VERDAD:
CLEAR É FUNCION
1 0 LATCH DIRECCIONABLE
1 1 MEMORIA
0 0 DEMULTIPLEXOR
0 1 CLEAR
19
De su función como latch podemos hacer el diagrama de estado:
20
21