Capitulo 7 - Jfet
Capitulo 7 - Jfet
Capitulo 7 - Jfet
En el capítulo anterior hemos visto que en los transistores bipolares una pequeña
corriente de base controla una corriente de colector muy superior. Los transistores de
efecto de campo son dispositivos de tres terminales en los que la corriente principal se
controla mediante una tensión. Las características principales son:
1. La potencia de control es nula, es decir, no se absorbe corriente por el terminal
de control.
2. Una señal muy débil puede controlar el dispositivo.
3. La tensión de control se emplea para crear un campo eléctrico.
Hay dos familias de transistores de efecto de campo: los JFET y los MOSFET. Pese a
que el concepto básico de los FET se conocía ya en 1930, estos dispositivos solo
empezaron a fabricarse comercialmente a partir de la década de los 60. Y a partir de
los 80 los transistores de tipo MOSFET han alcanzado una enorme popularidad.
Comparados con los BJT, los transistores MOS ocupan menos espacio, es decir,
dentro de un circuito integrado puede incorporase un numero mayor. Además su
proceso de fabricación es también más simple. Además, existe un gran número de
funciones lógicas que pueden ser implementadas unicamente con transistores MOS
(sin resistencias ni diodos). Esto ha hecho del transistor MOS el componente estrella
de la electrónica digital.
En este capítulo se explica el principio de funcionamiento de ambos tipos de
dispositivos, así como sus modelos circuitales elementales.
• Región de corte
• Región lineal
• Región de saturación
Es preciso hacer notar que en este caso, la saturación alude a un fenómeno
completamente distinto al de los transistores BJT.
2
Figura 3: Esquema del transistor JFET de canal N polarizado con la tensión de
bloqueo
Por lo tanto, para valores más negativos que VP el transistor NJFET se encuentra
polarizado en la región de corte, y la corriente de drenaje resulta ser nula.
Por el terminal de puerta (G) no circula más que la corriente de fuga del diodo GS, que
en una primera aproximación podemos considerar despreciable. La corriente ID
presenta una doble dependencia:
• La corriente ID es directamente proporcional al valor de VDS
• La anchura del canal es proporcional a la diferencia entre VGS y VP. Como ID
esta limitada por la resistencia del canal, cuanto mayor sea VGS - Vp, mayor será
la anchura del canal, y mayor la corriente obtenida.
Los dos puntos anteriores se recogen en la siguiente expresión:
i D ≈ (vGS − v P ) * v DS
Por lo tanto, en la región lineal obtenemos una corriente directamente proporcional a
VGS y a VDS.
3
Figura 4: Esquema del transistor JFET de canal N polarizado con Vps < 0
Para valores de VDS comparables y superiores a VGS Ia situación cambia con respecto al
caso anterior: la resistencia del canal se convierte en no lineal, y el JFET pierde su
comportamiento óhmico. Veamos por que sucede esto.
Cuando se aplica un voltaje VDS al canal de 5 voltios, por ejemplo, este se distribuye a lo
largo del canal, es decir, en las proximidades del terminal D la tensión será de 5 V, pero
a medio camino la corriente circulante habrá reducido su potencial a la mitad (2,5 V), y
en el terminal S el potencial será nulo. Por otra parte, si VGS es negativa (-2 V, por
ejemplo), la tensión se distribuirá uniformemente a lo largo de la zona P, al no existir
ninguna corriente (Figura 5). (NOTA: se desprecia la caída de tensión en las zonas
situadas por debajo de los contactos).
4
Sigamos adelante. En las proximidades del terminal S Ia tensión inversa aplicada es de
2 V, que se corresponde con la V GS = -2 V. Sin embargo, conforme nos acercamos a D
esta tensión aumenta: en la mitad del canal es de 4,5 V, y en D alcanza 7 V. La
polarización inversa aplicada al canal no es constante, con lo que la anchura de la
zona de deplección tampoco lo será (Figura 6). Cuando VDS es pequeña, esta
diferencia de anchuras no afecta a la conducción en el canal, pero cuando aumenta, la
variación de la sección de conducción hace que la corriente de drenaje sea una función
no lineal de V DS , y que disminuya con respecto a la obtenida sin tener en cuenta este
efecto.
5
Figura 7: Esquema del transistor JFET de canal N en la región de corriente
constante
Por tanto, solo se necesita conocer I DSS y VP, y toda la característica queda deter-
minada. Las hojas de datos de los fabricantes a menudo dan estos dos parámetros, por
lo que se puede construir la característica de transferencia o utilizar la ecuación (1)
directamente. Nótese que i D se satura (es decir, se vuelve constante) conforme V DS
excede la tensión necesaria para que el canal se estrangule. Esto se puede expresar
como una ecuación para vDS(sat) para cada curva, como sigue:
v DS ( sat ) = vGS − V p
7
alcanza un punto donde la tensión entre drenaje y fuente se vuelve tan grande que se
produce ruptura por avalancha. (Este fenómeno también se produce en diodos y en
BJT.) En el punto de ruptura, i D aumenta lo suficiente, con incrementos insignificantes
en V D S . Esta ruptura se produce en la terminal de drenaje de la unión compuerta-
canal. Por tanto, se produce avalancha cuando la tensión drenaje-compuerta, V D G ,
excede la tensión de ruptura, B V G D S (para vGS = 0 V), para la unión pn. En este punto,
la característica i D -V D S exhibe la peculiar forma mostrada en la parte derecha de la
figura 8.
La región entre el estrangulamiento y la ruptura por avalancha se denomina región
activa, región de operación del amplificador, región de saturación o región de
estrangulamiento, como se muestra en la figura 8. La región óhmica (antes del
estrangulamiento) a veces se denomina región controlada por tensión. El FET opera en
esta región cuando se desea un resistor variable y en aplicaciones de conmutación.
La tensión de ruptura es función de V G S axial como de vDS. Conforme aumenta la
magnitud de la tensión entre compuerta y fuente (más negativa para el canal n y más
positiva para el canal p), disminuye la tensión de ruptura. Con V GS = VP la corriente de
drenaje es cero (excepto por una pequeña corriente de fuga), y con V GS = 0, la
corriente de drenaje se satura a un valor
i D = I DSS
∂i D Δi D
gm = ≈ (2)
∂vGS ΔvGS VDS = constante
8
característica de la figura 8, cambiando por tanto, gm.
Se puede encontrar la transconductancia diferenciando la ecuación (1), lo que da como
resultado
2 I DSS ⎛⎜ vGS ⎞
⎟
gm = * 1−
− V p ⎜⎝ Vp ⎟
⎠
Se define
2 I DSS
g m0 =
−Vp
⎛ v ⎞
g m = g m 0 * ⎜1 − GS ⎟
⎜ Vp ⎟
⎝ ⎠
1 ∂i Δi D
= D ≈
rDS ∂v DS Δv DS Δv = constante
GS
∂i D ∂i
Δi D = * ΔvGS + D * Δv DS (3)
∂vGS ∂v DS
1
Δi D = g m * ΔvGS + * Δv DS (4)
rDS
lo cual conduce al circuito equivalente mostrado en la figura 9(a). Debido a que r DS es muy
grande, por lo general se puede utilizar el circuito equivalente simplificado de la figura 9(b)
para determinar el desempeño en la región activa de un FET. La ecuación (4) se reduce
entonces a
Δi D = g m * ΔvGS
9
Figura 9: Circuito equivalente para un NJFET
Δi D (5.5 − 8.5)mA
gm ≈ = = 7.5mS
ΔvGS VDS = constante (−1.2 + 0.8)V
Si las curvas características para el FET no están disponibles, gm y vGS se pueden obtener
matemáticamente, siempre que. se conozcan I DSS y V p . Por lo general, estos dos
parámetros se incluyen en las especificaciones del fabricante. Se puede seleccionar una
corriente de drenaje estática, IDQ, que se halle entre 0.3 y 0.7 veces IDSS, lo cual ubica el
punto Q en la región más lineal de las curvas características. Repitiendo la ecuación (1), se
obtiene
2
⎛ v ⎞
i D ≈ I DSS * ⎜1 − GS ⎟ ,
⎜ Vp ⎟
⎝ ⎠
10
y en el punto de operación,
⎛ vGSQ ⎞
g m = g m 0 * ⎜1 − ⎟
⎜ Vp ⎟
⎝ ⎠
La relación entre i D y VGS se puede graficar en un plano sin dimensiones (es decir, una
curva normalizada), como se muestra en la figura 11. El eje vertical de este plano es
iD/IDSS, mientras que el eje horizontal es vGS/Vp. La pendiente de la curva es g m .
Un procedimiento razonable para localizar el valor estático cercano al centro de la región
de operación lineal es como sigue:
1. Selecciónese I DQ = I DSS /2 y, de la curva, VGSQ = 0.3 Vp. Nótese, de la figura 10, que
esto se halla cerca del punto medio de la curva.
2. Selecciónese VDSQ = V DD /2.
La tranconductancia será para este punto:
0.91 * I DSS I
gm = = 1.42 * DSS = −0.71 * g m 0
0.64 * VP VP
11
los pasos del procedimiento. Este procedimiento supone que se ha seleccionado un
dispositivo y que sus características son conocidas, al menos VP e IDSS.
Figura 12: (a) Diagrama de amplificador FC; (b) Circuito equivalenle de amplificador
FC; (c) Circuito incremental de amplificador FC
(VDD − VDSQ )
(R S + R D ) = =K (1)
I DQ
Paso 3: Utilícense las ecuaciones de ganancia de tensión para obtener una segunda
ecuación en RS y RD. Se puede sustituir la ecuación (1) en la ecuación de ganancia, de
modo que,
− ( R L // R D ) − ( R L // R D )
AV = = (2)
(R S + 1 / g m ) (K − R D + 1 / g m )
12
La resistencia, R D, es la única incógnita de esta ecuación. AI despejar RD se obtiene
una ecuación cuadrática con dos soluciones, una negativa y una positiva. Si la solución
positiva provoca que R D > K, esto implica una resistencia RS negativa y se debe
seleccionar un nuevo punto Q (es decir, regresar al primer paso de diseño). Si la solución
positiva da RD < K, se continúa con el paso 4.
Paso 4: Despéjese Rs utilizando la ecuación (1), que es la ecuación del lazo drenaje -
fuente desarrollada en el paso 2.
Con RD y R S conocidas, solo se necesita encontrar R1 y R2.
La tensión V GS Q es de polaridad opuesta a V DD. Por tanto, el segundo término debe ser
de mayor magnitud que V G S Q . De otra forma, VGG tendrá polaridad opuesta a la de V DD,
lo que no es posible si la misma es obtenida a partir de un divisor resistivo en VDD.
RG RG * VDD
R1 = R2 =
(1 − VGG / V DD ) VGG
− VGSQ
RScd =
I DQ
13
Figura 13: Rediseño de un amplificador FC con RS1 y RS2
R D = K − RScd
El problema de diseño reside ahora en calcular tanto Rs1 como Rs2 en lugar de encontrar
un solo resistor de fuente.
Con el nuevo valor para RD de K — Rscd, se pasa a la expresión de la ganancia de
tensión de la ecuación (2), utilizando Rs1, en vez de Rs para esta ecuación de ca.
Se deben incluir los siguientes pasos adicionales en el procedimiento de diseño.
Paso 9: Se encuentra Rsca, (que es simplemente Rs 1 ) de la ecuación de ganancia de
tensión,
− ( RL // RD )
AV =
(RSca + 1 / g m )
Rsca es la única incognita de esta ecuación.
Supóngase ahora que se encuentra que Rsca es positiva pero menor que Rscd .
Esta es la condición deseable pues
RScd = RSca + RS 2
R1 = Ren = RG
Paso 10: Supóngase que Rsca es positiva pero mayor que R s c d . El amplificador no
puede diseñarse con la ganancia de tensión y el punto Q seleccionados. Se debe
elegir un nuevo punto Q y regresar al paso 1. Si la ganancia de tensión es muy alta,
quizá no sea posible efectuar el diseño con ningún punto Q. Puede necesitarse un
transistor diferente o dos etapas separadas.
14
1.2.2 Selección de Componentes
Como los valores de los componentes no estan disponibles al instante para cualquier
grado de resolución, no tiene sentido llevar a cabo cálculos de diseño hasta un
número con un tamaño irracional de dígitos significativos.
En los ejemplos de diseño, aquí presentados se especifican los valores hasta tres
dígitos significativos. Es importante asegurarse de que aún se mantiene la exactitud.
15
Figura 14: Esquema del transistor NMOS de enriquecimiento
Supongamos que se aplica una tensión VDS mayor que cero mientras que VGS se
mantiene en cero. Al aplicar una tensión positiva a la zona N del drenaje, el diodo que
forma este con el sustrato P se polarizará en inversa, con lo que no se permitirá el
paso de corriente: el MOS estará en corte.
Sigamos suponiendo, y pensemos ahora que aplicamos un potencial VGS positivo,
mientras mantenemos la VDS positiva también. La capa de aislante de la puerta es muy
delgada, tanto que permite al potencial positivo aplicado repeler a los huecos y atraer a
los electrones del material P. A mayor potencial aplicado, mayor número de electrones
será atraído, y mayor numero de huecos repelido. La consecuencia de este
movimiento de cargas es que debajo del terminal G se crea un canal negativo, de tipo
N, que pone en contacto el drenaje con la fuente. Por este canal puede circular una
corriente. Recapitulando, por encima de un valor positivo VGS = VTH se posibilita la
circulación de corriente ID (Figura 15). Nos encontramos ante una región de
conducción lineal.
En este caso el canal ya esta creado. Por lo tanto, si con V GS = 0 aplicamos una
tensión VDS aparecerá una corriente de drenaje ID. Para que el transistor pase al
estado de corte será necesario aplicar una tensión VGS menor que cero, que expulse a
los electrones del canal (figura 17).
17
Figura 17: Esquema del transistor NMOS de empobrecimiento en corte
También en este caso, la aplicación de una VDS mucho mayor que VGS provoca una
situación de corriente independendiente de VDS.
18
Figura 18: Característica VGS - ID y VDS - ID del NMOS de Enriquecimiento
1. Region de corte
Condición VGS< V TH
Intensidad ID= 0
2. Region lineal.
Condiciones: V G S >V T H
Donde K es una constante que depende del material y de las dimensiones del
transistor. Un valor típico para K es 0.3 mA/V2.
3. Region de saturación
Condiciones: V GS > V TH
i D = K * (vGS − VTH )
2
Intensidad:
19
1.3.2.2 Transistor NMOS de empobrecimiento
20
corriente de drenaje dependiente solo de la tensión VGS.
21