Guia de Ejercicios - p3

Descargar como pdf o txt
Descargar como pdf o txt
Está en la página 1de 6

Escuela de Ingeniería Eléctrica

Ejercicios 3era prueba asignatura: “Sistemas Digitales”


Prof. Sebastián Matus T.

GUÍA DE EJERCICIOS:

1. Analizar el circuito secuencial de la figura. ¿Qué función cumple el circuito?

2. Analice los siguientes circuitos, considere la entrada X=001111011010.


Escuela de Ingeniería Eléctrica
Ejercicios 3era prueba asignatura: “Sistemas Digitales”
Prof. Sebastián Matus T.
Escuela de Ingeniería Eléctrica
Ejercicios 3era prueba asignatura: “Sistemas Digitales”
Prof. Sebastián Matus T.

3. Diseñe una máquina secuencial que responda al diagrama de estados de la figura.


Diséñela con biestables JK (y la lógica digital adicional que sea necesaria)
realizando la asignación (codificación) a los estados en binario natural.

0/0

0/0 D 0/0

A 1/0 B
1/0 1/0 1/0 1/1
0/0
0/0
F
1/1 E

C 0/0
G
1/1
0/0

4. Reduzca la máquina secuencial siguiente y diseñe el circuito secuencial


considerando las asignaciones más comunes.
Escuela de Ingeniería Eléctrica
Ejercicios 3era prueba asignatura: “Sistemas Digitales”
Prof. Sebastián Matus T.

X
S 0 1
A D, 0 F, 0
B D, 0 E, 0
C G, 0 E, 1
D A, 0 F, 0
E E, 0 E, 1
F A, 0 B, 0
G C, 0 G, 1
NS, Z

5. Diseñar un contador que realice la secuencia de cuenta binaria irregular que se


muestra en el diagrama de estados de la figura. Utilizar flip-flops tipo T.

001
(1)
111 010
(7) (2)
101
(5)

6. Realice el contador del problema anterior con flip-flops tipo JK.

7. Diseñe un circuito secuencial sincrónico con una línea de entrada x=1111. El


circuito además debe reconocer las secuencia solapadas, como se puede ver en la
siguiente entrada:

x=1101111111010
z=0000001111000

8. Diseñe un sumador binario serial que compute la suma de dos números binarios de
n-bits, 𝑎𝑛−1 … 𝑎1 𝑎0 𝑦 𝑏𝑛−1 … 𝑏1 𝑏0 , un bit cada vez, empezando por el bit menos
significativo.

9. Diseñe un contador de subida /bajada con 4 estados (a,b,c,d) usando un flip-flop JK.
Una señal de control x es usada como sigue: cuando x=0 el circuito cuenta hacia
adelante (arriba) y, cuando x=1 cuente hacia atrás (bajada).

10. Use flip-flops JK para diseñar un circuito que cuente en código BCD. El contador
tiene una señal de control x, Cuando x=1, el contador cuenta; en otro caso, se
mantiene en el estado actual. La salida muestra el valor de la cuenta, en la forma de
cuatro luces. Por ejemplo, si la cuenta es 3, entonces las luces estarían OFF, OFF,
ON, ON.

11. Obtener una realización en flip-flops tipo D para el circuito secuencial especificado
por la siguiente tabla de estados. Utilice la asignación de estados indicada.
Escuela de Ingeniería Eléctrica
Ejercicios 3era prueba asignatura: “Sistemas Digitales”
Prof. Sebastián Matus T.

12. Diseñe una máquina secuencial que responda a la tabla de estados siguiente.
Diséñela con biestables JK atendiendo a las siguientes asignaciones.
a) Asignación 1: A=00, B=01, C=11,D=10
b) Asignación 2: A=00, B=11, C=01, D=10
c) Asignación 3: A=00, B=01, C=10, D=11

13. Derivar las ecuaciones lógicas para implementar el circuito secuencial definido por
la siguiente tabla de estados, usando la asignación de estados indicada con:
a) Flip-flops D.
b) Flip-flops JK.
c) Flip-flops SR.

14. Encuentra la realización con flip-flops JK ara la siguiente tabla de estados y la


asignación dada:
Escuela de Ingeniería Eléctrica
Ejercicios 3era prueba asignatura: “Sistemas Digitales”
Prof. Sebastián Matus T.

15. Diseñe un circuito de generación de paridad serial. El circuito recibe una secuencia
de bits y determina si la secuencia contiene un número par o impar de unos. La
salida del circuito p, debe ser 0 para la paridad par, vale decir, si la secuencia
contiene un número par de unos, y 1 para la paridad impar.

16. Analice el circuito contador de la figura siguiente, considerando que la operación de


CLEAR es síncrona.

𝐶𝑂𝑁𝑇[3] 𝑈𝑃/𝐶𝐿𝐸𝐴𝑅

𝑞2 𝑞1 𝑞0

𝐶𝐿𝑘

17. Determinar todas las formas de onda de salida 𝑄 para el registro de desplazamiento
universal bidireccional 74HC194, cuando las entradas son las que se indican en la
siguiente figura.

𝑫𝟎 𝑫𝟏 𝑫𝟐 𝑫𝟑
𝑪𝒍𝒌

𝑪𝑳𝑹
𝑪𝑳𝑹
𝑺𝟎 𝑺𝟎
𝑺𝟏
𝑺𝟏
𝑺𝑫 𝑺𝑬𝑹 74HC194
𝑺𝑫 𝑺𝑬𝑹 𝑺𝑰 𝑺𝑬𝑹
𝑪𝒍𝒌
𝑺𝑰 𝑺𝑬𝑹

𝑫𝟎 𝑸𝟎 𝑸𝟏 𝑸𝟐 𝑸𝟑
𝑫𝟏 𝑺𝟏 𝑺𝟎 Función
𝟎 𝟎 Mantiene datos
𝑫𝟐 0 1 mover a la derecha
1 0 mover a la izquierda
𝑫𝟑 1 1 cargar

También podría gustarte