PLL - Diseño Con 4046
PLL - Diseño Con 4046
PLL - Diseño Con 4046
Sincronismo de Red
Alumno:
Matricula:
Año: 2002
El objetivo del proyecto fue diseñar y montar un sistema que entrgue una frcuencia de salida que sea 32 veces
la frecuncia de linea con el siguiente esquema:
• Diseño de la fuente
• Diseño del filtro de linea
• Diseño del detector
• Diseño del lazo PLL
• Montaje del circuito en protoboard
• Medicion de formas de onda
Diseño de la fuente:
Elegi la tension de alimentación de todo el circuito de 12V por contar con un regulador 7812 y un
transformador apropiado.
Se rectifican las dos fases del secundario para cargar el capacitor de fuente. Se logra asi una tension continua
con ripple cercana a 17V con la que se ingresa al rectificador logrando a la salida los 12V de continua
deseados.
1
Componentes:
Transformador: 220V/12+12 1A
Diodos N4007
Capacitor 47 uF
Regulador 7812
Capacitores
De una de las salidas del secundario del transformador se toma la señal que, previo filtrado, ingresara al
detector para ser la referencia del lazo de enganche de fase.
2
Diseño del filtro:
El filtro se necesita para eliminar las distorsiones de la red de alimentación y asi lograr una señal lo mas
parecida a una senoidal posible.
Adopto C=150nF
Luego R=22k
Al conectar en cascada dos de las etapas calculadas los efectos de carga producen que a 50Hz la atenuación de
la señal que supera los 9 dB. Para solucionar esto cambio el valor de una de las resistencias a 10K, obteniendo
asi una atenuación cercana a los 6 dB.
3
Simulación del filtro de linea
Como se va usar el comparador de fase II del PLL y este trabaja con los flancos ascendentes de la señal,
diseño para que detecte el cruce por mas o menos 2V y con histeresis para asi minimizar los efectos del ruido
que puedan producir disparos erroneos del comparador
Adopto R2 = 51 K
4
Por motivos practicos, se agrego un diodo de señal con una resistencia de 10k a masa, en serie con la señal de
entrada, para evitar que ingrese al comparador el ciclo negativo de la señal restandole velocidad. Tambien se
agrego una resistencia de pull−up de 10k a su salida.
5
Esta compuesto por un oscilador controlado por tension (VCO) lineal, un seguidor, un diodo zener y dos
comparadores de fase. Los comparadores tienen las entradas SIGNAL IN y COMPARATOR IN comunes. Se
utiliza en este caso el comparador de fase II porque es el que permite obtener el error nulo a la rampa
requerido.
El comparador de fase II es un detector de fase y frecuencia sensible a los flancos ascendentes de las señales.
El circuito funciona como un contador up−down donde el flanco ascendente de SIGin causa una cuenta hacia
arriba y un flanco ascendente en COMPin una cuenta hacia abajo.
Asi, cuando el flanco de SIGin adelanta al de COMPin la salida PCIIout es Vdd durante el tiempo
correspondiente a la diferencia de fases. Cuando el que adelanta es el flanco de COMPin la salida del
comparador es cero. Para la mayor parte del ciclo o cuando no hay diferencia de fase la salida se encuentra en
tercer estado
6
Usando el comparador de fase II no existe desfasje entre SIGin y COMPin en todo el rango de frecuencia del
VCO. El rango de enganche del PLL es igual al de captura y es independiente del filtro pasabajos. En
ausencia de señal de entrada el VCO se ajusta a su frecuencia minima.
Suponiendo que el tiempo correspondiente al desfasaje entre señales comparado con el periodo de las señales
considero que el capacitor se carga y descarga a corriente constante
7
Como la corriente de carga y descarga es la misma se elige como punto de operación Vdd/2 para obtener una
salida simetrica.
El capacitor se carga linealmente durante un tiempo pequeño, entonces la transferencia del comparador y el
filtro es:
La comparación se realiza con los flancos una vez por periodo, el sistema se asemeja a un muestreo e
introduce un retardo igual al de un ROC.
El oscilador controlado por tension produce una señal de salida cuya frecuencia esta determinada por la
tension presente en su entrada
El VCO requiere que se le conecten un capacitor y una resistencia (R1) externos para determinar su rango de
frecuencia. Otro resistor externo (R2) permite tener un offset de frcuencia (Frecuencia minima). En este caso
no se utilizo para lograr el mayor rango dinamico y para no tener señal de salida en ausencia de entrada.
El fabricante provee en las hojas de datos unas curvas para obtener los valores de estos componentes las
cuales no son muy exactas. Obtuve los valores de forma experimental colocando Vdd/2 a la entrada del VCO
mediante un divisor resistivo implementado con dos resistencias de 22k, coloque dos capacitares en paralelo
sumando 69nF y un preset de 10k en R1. Midiendo la frecuencia de salida del VCO con un osciloscopio ajuste
el preset hasta obtener la frecuencia de 1.6kHz. El preset quedo en un valor de 9.3k.
El VCO presenta en su entrada impedancia infinita, lo que permite que el capacitor no se descargue y asi
obtener el polo en el origen necesario
Divisor:
8
Se utilizo como divisor el contador CD4060BC
Para lograr las especificaciones se deben dimensionar los elementos del filtro C, R1 y R2
9
Calculo la frecuencia del cero:
Al tener dos polos en el origen y el cero una decada por debajo, la fase en el cruce es de −90º. Deseo obtener
un margen de fase cercano a los 60º por lo que el retardo no puede agregar mas de −30º.
10
El cero se coloco una decada antes, por lo que:
Circuito Completo:
11
Mediciones :
12
Montado el circuito sobre protoboard se obtuvieron las siguientes capturas del osciloscopio
Aquí se ve el error que produce la punta del osciloscopio al medir la entrada del VCO y con ello pasar de
impedancia infinita a 10M perdiendose el polo en el origen. Este error podria minimizarse usando un
capacitor mas grande que se descargue menos
13