Informe Final 4 CIRCUTOS DIGITALES 2 (FIEE-UNMSM)
Informe Final 4 CIRCUTOS DIGITALES 2 (FIEE-UNMSM)
Informe Final 4 CIRCUTOS DIGITALES 2 (FIEE-UNMSM)
FACULTAD DE INGENIERA
ELECTRNICA Y ELCTRICA
ESPECIALIDAD:
INGENIERA ELECTRNICA
INFORME FINAL N 4
FLIP FLOPS ANTIRREBOTES - DRIVERS
ALUMNO:
PONCE GARCIA, LEONARDO BRYAN POMPEYO
CODIGO:
LAB. CIRCUITOS DIGITALES II
UNMSM-FIEE 2016-1
13190158
DOCENTE:
ING. TEJADA MUOZ, GUILLERMO
LIMA - PERU
AO
2016
TEMA N4:
FLIP FLOPS ANTIRREBOTES - DRIVES
1. OBJETIVOS:
Comprobar el funcionamiento de los FFs tipo D y JK
Comprobar la utilidad de los circuitos antirrebotes y driver
Obtener u tipo de Flip - Flop de otros diferentes
2. MATERIALES Y EQUIPOS:
3. PROCEDIMIENTO:
1. Implementamos el circuito antirrebote de la figura 3 y compruebe su funcionamiento:
UNMSM-FIEE 2016-1
Fig 3
Para armar dicho circuito utilizamos el C.I. 7400, y nos resulta de la siguiente forma en
fsico, luego pasamos a comprobar el funcionamiento del circuito antirrebote
En baja (0)
En alta (1)
UNMSM-FIEE 2016-1
En alta (1)
Como podemos observa en la ultima imagen, el circuito antirrebote, conservara el ultimo
estado, ya que actua como un memoria, evitando los pulsos que se generaran en el cambio de
estado de los switch o pulsor.
Clr
1
1
1
1
1
1
1
1
J(t)
x
0
0
0
0
1
1
1
K(t)
X
0
0
1
1
0
0
1
Ck
0-1
1-0
0-1
1-0
0-1
1-0
0-1
Q(t)
0
1
1
1
1
0
0
1
/Q(t)
1
0
0
0
0
1
1
0
Q(t+1)
1
1
1
1
0
0
1
1
/Q(t+1
0
0
0
0
1
1
0
0
UNMSM-FIEE 2016-1
1
1
1
1
1
1
1-0
0-1
1
0
0
1
0
0
1
1
Las siguientes fotos se tomaron en cada estado final del clock, el 1er led representa el estado del
clock, el segundo led representa el estado de Q(t+1) y por ultimo el tercero representa el
/Q(t+1)
UNMSM-FIEE 2016-1
Clr
1
1
1
1
1
D(t)
x
0
0
1
1
Ck
0-1
1-0
0-1
1-0
Q(t)
1
1
0
0
1
/Q(t)
0
0
1
1
0
Q(t+1)
1
0
0
1
1
/Q(t+1)
0
1
1
0
0
Las siguientes fotos se tomaron en cada estado final del clock, el 1er led representa el estado del
clock, el segundo led representa el estado de Q(t+1) y por ultimo el tercero representa el
/Q(t+1)
LAB. CIRCUITOS DIGITALES II
UNMSM-FIEE 2016-1
K
0
0
1
1
0
0
1
Q(t)
0
1
0
1
0
1
0
D
0
1
0
0
1
1
1
Q(t+1)
0
1
0
0
1
1
1
UNMSM-FIEE 2016-1
EN MI CASO SOLO CONTABA SOLO CON COMPUERTAS LOGICAS NAND, ASI QUE
HICE EL CAMBIO LOGICO RESPECTIVO, Y ME QUEDO DE LA SIGUIENTE FORMA
UNMSM-FIEE 2016-1
4. CONCLUSIONES:
LAB. CIRCUITOS DIGITALES II
UNMSM-FIEE 2016-1
5. BIBLIOGRAFIA:
3
https://translate.google.com.pe/translate?hl=es419&sl=en&u=https://en.wikipedia.org/wiki/Flipflop_(electronics)&prev=search
3
3
https://es.scribd.com/doc/108913237/Circuito-antirrebotes
http://streaming.i2basque.es:8080/varios/fundamentos-de-sistemas-digitales-floyd-9ed.pdf
UNMSM-FIEE 2016-1