Multiplexores y Cicuito Secuencial
Multiplexores y Cicuito Secuencial
Multiplexores y Cicuito Secuencial
Un multiplexor conecta una sola lnea de entrada a una de n lneas de salida, segn lo
determine un cdigo de seleccin de s bits, donde:
2
La figura mostrada a continuacin es un diagrama funcional para un multiplexor 1 a n.
Este distribuidor de datos 1 a 4 tiene la seal de activacin (E) que controla la operacin del
circuito. Cuando E es 1, el circuito puede operar. As podemos describir el funcionamiento de
este dispositivo como.
= ( )
Donde D es la seal de entrada que debe distribuirse a la n lneas de salida. Entonces se ve
que.
=
1
2
Si especificados que:
1. Las entradas (D, C, B, A) del cdigo de seleccin del 74154 generan los .
2. G2 en complemento de la seal de activacin (E)
Entonces usaremos el multiplexor de 1 a 8 con tres canales de seleccin cuyo diagrama es el
siguiente:
I PARTE :
Sea = (1,3,11,13,21,23,25,31) + (5,19,27). Implemente esta funcin con un nico
demultiplexor 1:8 una puerta NAND de cocho entradas y puertas NAND de dos
estradas.
Solucin:
Realizando la construccin de la tabla siguiente:
= (1,3,11,13,21,23,25,31) + (5,19,27)
E
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
1
D
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
C
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
B
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
A
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
F
0
1
0
1
0
X
0
0
0
0
0
1
0
1
0
0
0
0
0
X
0
1
0
1
0
1
0
X
0
0
0
1
Observe que se diferencia del flip-flop S-R disparado por flanco en que la salida Q se
realimenta a la entrada de la puerta G2, y la salida se realimenta a la entrada de la puerta G1.
Las dos entradas de control se denominan Jy K, en honor a Jack Kilby, quien invent el circuito
integrado. Un flip-flop J-K puede ser tambin del tipo disparado por flanco negativo, en cuyo
caso, la entrada de reloj se invierte.
Supongamos que el flip-flop de la Figura mostrada a continuacin se encuentra en estado
RESET y que la entrada Jest a nivel ALTO y la entrada Kest a nivel BAJO.
II PARTE
Disear un circuito BCD a 7 segmentos para que muestre en la pantalla lo siguiente:
. Los dos displays deben prender a la vez
. En el display 1. Adems se debe cumplir que cuando ocurra un entrada una entrada invlida
se apaguen los dos displays simultneamente. (Ctodo comn y nodo comn).
Display 1
Ctodo Comn
Display 2
nodo Comn
Solucin:
Primero se disea un circuito contador de 0 a 9 asncrono con flip flop jk
A
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
B
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
C
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
D
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
a
1
0
1
0
1
1
0
0
0
0
X
X
X
X
X
X
b
1
0
0
1
0
0
1
1
0
0
X
X
X
X
X
X
c
1
1
0
1
0
0
1
1
0
1
X
X
X
X
X
X
d
0
1
1
1
1
0
0
1
1
0
X
X
X
X
X
X
e
1
1
1
1
1
1
1
1
1
1
X
X
X
X
X
X
f
1
1
1
0
1
1
1
0
1
0
X
X
X
X
X
X
+
= ( + )
g
1
1
0
1
1
1
1
0
0
1
X
X
X
X
X
X
1
1
1
1
X
X
X
X
1
X
X
1
1
1
1
1
1
1
1
X
X
X
X
=1
1
1
X
X
X
X
X
X
X
X
+ ( + )
=
1
1
X
X
X
X
1
1
X
X
= + ( + ) +
1
1
1
= + ( + ) +
1
1
+
=
1
1
1
1
X
X
X
X
X
X
X
X
1
1
1
X
X
= +
1
X
X
1
1
1
1
1
1
X
X
X
X
1
X
X