Entrenador Digital
Entrenador Digital
Entrenador Digital
A B
SA
L
0 0 0
0 1 0
1 0 0
1 1 1
NAND
En la figura se muestra el smbolo correspondiente a
una compuerta NAND de dos entradas. Es el mismo
que el de la compuerta AND, excepto por el
pequeo circulo en su salida. Una ves ms, este
crculo denota la operacin de inversin. De este
modo, la compuerta NAND opera igual de la AND
seguida de un INVERSOR, de manera que los
circuitos de la figura son equivalentes y la expresin
de salida de la compuerta NAND es;
A B
SA
L
0 0 1
0 1 1
1 0 1
1 1 0
OR
En un circuito digital la compuerta OR es un circuito
que tiene dos o ms entradas y cuya salida es igual
a la suma OR de las entradas. La figura muestra el
smbolo correspondiente a una compuerta OR de
dos entradas. Las entradas A y B son niveles lgicos
y la salida x es un nivel de voltaje cuyo valor es el
resultado de la operacin OR de A y B; esto es,
A B
SA
L
0 0 0
0 1 1
1 0 1
1 1 1
NOR
En la figura se muestra el smbolo de una
compuerta NOR de dos entradas. Es igual al smbolo
de la compuerta OR excepto que tiene un crculo
pequeo en la salida, que representa la operacin
de inversin. De este modo, la compuerta NOR
opera como una compuerta OR seguida de un
INVERSOR, de manera que los circuitos de la figura
son equivalentes y la expresin de salida para la
compuerta NOR es;
A B
SA
L
0 0 0
0 1 1
1 0 1
1 1 1
XOR
En la figura se muestra el smbolo de una
compuerta XOR de dos entradas. Las variables de
entrada son A y B la salida es X. La salida Y es 1
lgico si y solo si A es diferente de B, si A y B son
ambas 0 lgico o ambas son 1 lgico entonces X es
0 lgico
A B
SA
L
0 0 0
0 1 1
1 0 1
1 1 0
XNOR
Las variables de entrada son A y B la salida es X. La
salida X es uno lgico si y solo si A y B son ambas
iguales ya sea que ambas sean 0 lgico o ambas
sean 1 lgico. Si A y B son diferentes entre s
entonces X es 0 lgico.
A B
SA
L
0 0 1
0 1 0
1 0 0
1 1 1
NOT
La figura muestra es smbolo de un circuito NOT, al
cual se le llama ms comnmente INVERSOR. Este
circuito siempre tiene una sola entrada y su nivel
lgico de salida siempre es contrario al nivel lgico
de esta entrada.
SA
L
0 1
1 0
Logica de transistor transistor
Los dispositivos de TTL hacen uso de transistores
bipolares. Los rasgos distinguiendo principales de la
familia de TTL bsica son que ellos exigen una barra
de poder que es muy cerca de +5V, y ellos
acostumbran una cantidad relativamente alta de
corriente a manejar su lgica nivela (debajo de 1V
para un `lgico 0 ' o `' bajo, y anteriormente
aproximadamente 3.5V para un `lgico 1 ' o `' alto).
Una caracterstica particular de signos de TTL es
que las entradas a una compuerta el flotador
74
74LS 54
family family family
+5V
Supply Voltage (+/0.5V)
+5V
(+/0.5V)
+5V
(+/0.25V)
16mA
2V
2V
2V
0.8V
0.8V
0.8V
0.04m 0.05m
0.04mA
A
A
Protoboard
Miniswich dipswich
Pinzas de punta.
Pinzas de corte
Salid
a
Circuito Elctrico
(OR)
Tabla de verdad
SALID
A
Circuito elctrico
NO
(NOT)
Tabla de verdad
A
Salida
Circuito elctrico
O EXCLUSIVA
(XOR)
Tabla de verdad
SALID
A
Circuito elctrico
NO O
(NOR)
Tabla de verdad
SALID
A
Circuito elctrico
No Y
(NAND)
Tabla de verdad
SALID
A
Circuito elctrico
NO O
(NOR)
SALID
A
Circuito elctrico
CONCLUSIONES
De acuerdo a la practica realizada se obtuvo una
visin mas clara sobre el comportamiento de cada
una de las compuertas y su aplicacin con las tablas
de verdad de acuerdo con lo que se menciona en la
introduccin terica tenemos que la tecnologa TTL
es mas confiable que la tecnologa CMOS adems de
mas econmica pero hay un inconveniente en la
electrnica moderna el uso de Integrados CMOS es
indispensable.
Comprobamos que los circuitos integrados que
utilizamos para la practica cumplen con los
parmetros de voltaje que se da en la tabla de la
introduccin terica al experimentar en que
momento deja de dar uno lgico y pasa a ser cero.
Otra cosa importante que se obtuvo de esta practica
fue el verificar que en ciertos voltajes los circuitos
integrados dejan de funcionar correctamente y
comienza a dar resultados errneos.
BIBLIOGRAFA
Teora de conmutacin y diseo lgico
Frederick J. Hill.
Limusa 1979
PAGINAS WEB
http://www.romalo.250x.com/contenido/logcomp/ind
ex.htm
http://www.romalo.250x.com/contenido/famlog/foml
og1.htm
APUNTES
Computacin IV
Prof. Felipe Calzada Serafn
2002
6