Familias Logicas
Familias Logicas
Familias Logicas
FAMILIAS
LOGICAS
DOCENTE
MATERIA
: 19 DE OCTUBRE
: 1-2015
Cochabamba-Bolivia
FAMILIAS LOGICAS
Caractersticas generales de una familia lgica
Una familia lgica es un conjunto de circuitos integrados que implementan
distintas operaciones lgicas compartiendo la tecnologa de fabricacin y en
consecuencia, presentan caractersticas similares en sus entradas, salidas y
circuitos internos. La similitud de estas caractersticas facilita la
implementacin de funciones lgicas complejas al permitir la directa
interconexin entre los chips pertenecientes a una misma familia.
Teniendo en cuenta el tipo de transistores utilizados como elemento de
conmutacin, las familias lgicas pueden dividirse en dos grandes grupos:
las que utilizan transistores bipolares y las que emplean transistores MOS.
La primera familia lgica en aparecer en el
mercado, a principios de la dcada del 60,
fue
implementada con lgica de transistores
bipolares acoplados por emisor (ECL,
Emitter Coupled Logic). A fin de
desarrollar
circuitos
de
alta
velocidad
los
transistores conducen en zona activa y de esta
manera
se minimiza el tiempo de conmutacin entre
conduccin y
corte. Casi inmediatamente aparecieron otras familias lgicas basadas en
transistores bipolares conmutando entre corte y saturacin a fin de
reproducir dentro de un chip los circuitos que hasta ese momento se
realizaban utilizando componentes discretos. La primera de estas familias
fue implementada con resistencias y transistores bipolares y se la identifica
como lgica RTL (Resistor Transistor Logic). La integracin de resistencias
demanda gran cantidad de rea de silicio, reduciendo la cantidad de
compuertas que se podan incluir dentro de un mismo chip. Para mejorar el
aprovechamiento del rea algunas resistencias de los circuitos comenzaron a
ser reemplazadas por diodos, principalmente en las etapas de entrada,
dando lugar a la aparicin de la lgica de diodos y transistores identificada
como DTL (Diode Transistor Logic). Finalmente, los transistores multiemisor
reemplazaron los diodos y se lleg a una topologa circuital que dio lugar a
una familia lgica basada fundamentalmente en transistores bipolares y una
mnima cantidad de resistencias. Esta familia, denominada lgica TTL
(Transistor Transistor Logic), se populariz rpidamente y mantiene, an en
la actualidad, su vigencia.
Voltaje de Alimentacion
Las compuertas de la familia TTL utilizan un voltaje de alimentacion nominal
(Vcc) de 5V, pero pueden tolerar una variacion de esta de 4.5 a 5.5V
Disipacion
de
Potencia
Una compuerta NAND
TTL ALS disipa una
potencia promedio de
2.4mW. Esto se
debe
a
que
IccH=0.85mA
e
IccL=3mA,
lo
cual
produce
Icc
(prom)=1.93
mA
y
Pd(prom)=1.93mA*5V=9.65mW. Estos son la potencia total requerida por las
cuatro compuertas en el chip. Por ende, una compuerta NAND requiere una
potencia promedio de 2.4mW.
Tiempos de Propagacion
La hoja de datos proporciona los tiempos de propagacion minimo y maximo.
Suponiendo que el valor tipico es una cantidad intermedia, tenemos que
t PLH =7 ns
t PHL=5 ns
y
El retraso de propagacion promedio total
t pd (prom)=6 ns .
Circuito de salida en forma de totem
El arreglo en forma de totem de circuito TTL Es importante ya que mantiene
la disipacion de energia del circuito en un nivel bajo. Una desventaja del
arreglo de salida en forma de totem se produce durante la transicion de BAJO
a ALTO.
Accin de Drenado y Suministro de Corriente
Una salida TTL acta como un drenador o sumidero de corriente en el estado
BAJO, ya que recibe corriente de la entrada de la compuerta que est
controlando.
En el estado ALTO, una salida TTL acta como un suministro de corriente o
fuente de corriente. Como es de notar en un anlisis ms profundo se puede
notar que la corriente en estado alto es una pequea corriente de fuga con
polarizacin inversa (por lo general 10uA).
corriente total de sumidero tambin aumenta con cada entrada de carga que
se aade, como muestra la Figura 14.14. Al aumentar esta corriente, la cada
de tensin interna de la puerta excitadora aumenta, haciendo que VOL
aumente. Si se aade un nmero demasiado grande de cargas, VOL se har
mayor que VOL(mx), reducindose el margen de ruido para el nivel BAJO.
En TTL, la capacidad de la corriente de sumidero (estado de salida a nivel
BAJO) es el factor ms crtico en la determinacin del fan-out.
Transitorios de Corriente
Los circuitos lgicos TTL sufren transitorios o picos de corriente generados
en forma interna debido a la estructura en forma de ttem. Pues hay un
intervalo corto de tiempo (cerca de 2ms) durante la transicin de
conmutacin cuando ambos transistores estn conduciendo y se drena
bastante corriente de la alimentacin Vcc +5. La duracin de este transitorio
de corriente se extiende por los efectos de cualquier capacitancia de carga
en la salida del circuito. Por tanto cada vez que una salida TTL en forma de
ttem cambia de BAJO a ALTO, se drena un pico de corriente de alta amplitud
de Vcc.
COMPARACION DE CARACTERISTICAS DE LAS SERIES TTL
Clasificaciones de Rendimiento
74
74S
3
20
125
20
74L
S
9.5
2
45
20
74A
S
1.7
8
200
40
2.7
2.7
74ALS 74F
4
1.2
70
20
3
6
100
33
2.5
2.5
2.5
alto
V OL(max) (V )
0.5
0.5
0.5
0.5
0.5
bajo
V IH (min) (V )
2.0
2.0
2.0
2.0
2.0
alto
V IL (max ) (V )
0.8
0.8
0.8
0.8
0.8
bajo
Parmetros de Corriente
I OH (mA ) corriente de entrada nivel 0.4
0.4
0.4
alto
I OL (mA )
16
20
20
20
bajo
I IH (uA)
40
50
20
20
20
20
alto
I IL (mA )
1.6
0.4
0.5
0.1
0.6
bajo
Familia CMOS:
Las siglas CMOS corresponden a Complementary Metal-Oxide Semiconductor
(metal-xido semiconductor complementario). El trmino complementario se
refiere a la utilizacin de dos tipos de transistores en el circuito de salida. Se
Familia
CMOS
Complementary
Metal
Oxide
Semiconductors
La familia CMOS es, junto con la TTL,
una de las familias lgicas ms
populares. Utiliza transistores MOSFET
complementarios (canal N y canal P)
como
elementos
bsicos
de
conmutacin.
CMOS es en espaol Semiconductores complementarios de xido metlico.
Los circuitos integrados se pueden agrupar en las siguientes categoras o
subfamilias bsicas:
CT==Compatibilidad de terminales
EF==Equivalente Funcional
CE==Compatible Elctricamente
Subfamilia CMOS Estndar 4000/14000
La serie CMOS ms antigua es las serie 4000, introducida por primera vez
por RCA, y su equivalente funcional, la serie 14000 de Motorola. Los
dispositivos en las series 4000/14000 tienen una disipacin de potencia muy
baja y pueden operar sobre un amplio intervalo de voltajes de alimentacin
de energa (de 3 a 15 V). Son muy lentos si se comparan con los dispositivos
TTL y las dems series CMOS, y tienen una capacidad de corriente de salida
Voltaje
de
Alimentacion
Los dispositivos de las series 4000/14000 y 74C operan con valores de VDD
que varian entre 3 y 15V, lo cual los hace muy versatiles. Pueden utilizarse
en circuitos en los que se utiliza un voltaje de alimentacion mas alto para
obtener los margenes de ruido requeridos para su operacin en un ambiente
con mucho ruido. Las series 74HC/HCT, 74AC/ACT y 74AHC y AHCT operan a
traves de un intervalo mucho mas estrecho de voltajes de alimentacion, por
lo general entre 2 y 6V.
Tambien hay disponibles series logicas que estan diseadas para operar a
voltajes menores (por ejemplo, 2.5 o 3.3V). Cada vez que se interconectan
dispositivos que utilizan distintos voltajes de alimentacion en el mismo
sistema digital, hay que tomar medidas especiales.
Disipacion de Potencia
La disipacion de potencia en un circuito TTL es esencialmente constante
dentro de su rango de operacin. Sin embargo, la disipacion de potencia en
CMOS depende de la frecuencia. En condiciones de estatica (DC) es
extremadamente baja y aumenta cuando aumenta la frecuencia. En las
curvas generales de la siguiente figura se muestran estas caracteristicas. Por
ejemplo, la disipacion de potencia de una puerta TTL Schotty de bajo
Velocidad de conmutacion
Aunque los dispositivos CMOS al igual que N-MOS y P-MOS, tienen que
controlar capacitancias de carga relativamente grandes, su velocidad de
conmutacion es un poco mas rapida debido a su baja resistencia de salida en
cada estado. Una salida N-MOS debe cargar la capacitancia de carga a
traves de una resistencia relativamente grande (100K). En el circuito
CMOS, la resistencia de salida en el estado ALTO es la Renc del P-MOSFET,
que por lo general, es de 1K o menor. Esto permite una carga mas rapida
de la capacitancia de carga.
Una compuerta NAND ordinaria en la serie 74HC o 74HCT tiene un t pd
promedio aproximado de 8ns cuando se opera a VDD= 5V. Una compuerta
t pd
NAND 74AC/ACT tiene un
promedio aproximado de 4,7ns. Una
compuerta NAND 74AHC tiene un
t pd
Margenes
de Ruido
74H
C
74HC
T
74A
C
74AC
T
74AH
C
74AH
CT
3,5
2,0
3,5
2,0
3,85
2,0
74
74L
S
74AS
74A
LS
2,0
2,0
2,0
2,0
V IL (max ) (V )
1,5
1,0
0,8
1,5
0,8
1,65
0,8
0,8
0,8
0,8
0,8
V OH (min ) (V )
4,95
4,9
4,9
4,9
4,9
4,4
3,15
2,4
2,7
2,7
2,5
V OL(max) (V )
0,05
0,1
0,1
0,1
0,1
0,44
0,1
0,4
0,5
0,5
0,5
V NH (uA)
1,45
1,4
2,9
1,4
2,9
0,55
1,15
0,4
0,7
0,7
0,7
V NL (mA )
1,45
0,9
0,7
1,4
0,7
1,21
0,7
0,4
0,3
0,3
0,4
Familia NMOS
Los dispositivos NMOS se han desarrollado a
medida que la tecnologa de procesamiento
mejoraba, y ahora la mayora de las memorias y microprocesadores utilizan
NMOS. En los circuitos NMOS se utiliza el transistor MOS de canal-n.
Familia PMOS
Una de las primeras tecnologas para producir circuitos MOS de alta densidad
fue la PMOS. Utilizaba transistores MOS de canal-p en modo de acumulacin
para producir los elementos de puerta bsicos.
El funcionamiento de la puerta PMOS es el siguiente: la tensin de
alimentacin Vgg es una tensin negativa y Vcc es una tensin positiva o
masa (0V). El transistor Q3 esta polarizado permanentemente para crear una
resistencia de drenador-fuente constante. Su nico propsito es funcionar
como resistencia limitadora de corriente.