Informe 2
Informe 2
Informe 2
TEMA:
Armado de un circuito sumador-restador de 4 bits con su respectiva
implementacin a un decodificador BCD de 7 segmentos (nodo).
OBJETIVO GENERAL:
Realizar la construccin de un circuito sumador y restador en el mismo
circuito, mediante el integrado 74ls283 y un XOR, para luego poder
implementar un decodificador BCD de 7 segmentos (nodo) y observar
los resultados.
OBJETIVOS ESPECIFICOS:
Armar un circuito sumador de 4 bits, mediante el integrado 74ls283, para
poder realizar sumas de 4 bits respectivamente.
Implementar un decodificador BCD de 7 segmentos al circuito sumadorrestador, mediante el uso del integrado 74ls47 (nodo comn), para
verificar las sumas y restas y su decodificacin establecida atravez de un
display.
Pgina 1
Pgina 2
EXPLICACIN DE PINES
1. Salida de la Sumatoria 1 de 2 bits
2. Ingreso de 1 bit B2
3. Ingreso de 1 bit A2
4. Salida de sumatoria 2 de 2 bits
5. Ingreso de un bit A1
6. Ingreso de un bit B1
7. Acarreo CINT de la suma de 1, 2, 3,4
8. GND (diferencial de potencial que tiene como referencia 0)
9. Acarreo de salida COUT
10. Salida de sumatoria 4 de 2 bits
11. Ingreso de un bit B4
12. Ingreso de un bit A4
13. Salida de sumatoria 3 de 2 bits
14. Ingreso de un bit A3
15. Ingreso de un bit B3
16. VCC (representa la energa necesaria para que funcione el integrado)
Pgina 3
Pgina 4
SEL=0 suma
SEL= 1 resta
Pgina 5
Conclusiones
Recomendaciones
Pgina 6
Pgina 7
Detalle de pines
1. Primera entrada
2. Segunda entrada
3. LT
4. Bi/ RBO
5. Activador del decodificador
6. tercera entrada
7. cuarta entrada
8. GND conexin a tierra
9. segmento a visualizarse (e)
10. segmento a visualizarse (d)
11. segmento a visualizarse (c)
12. segmento a visualizarse (b)
13. segmento a visualizarse (a)
14. segmento a visualizarse (g)
15. segmento a visualizarse (f)
16. VCC entrada de alimentacin
Pgina 8
S0A
S1B
S2C
S3D
Pgina 9
Pgina
10
Pgina
11
Explicacin
El decoder posee las salidas (a.b.c.d.e.f.g), y el display tiene tambin las
mismas entradas por lo que solo se necesita conectar las salidas y entradas
similares.
Por lo tanto estos dos elementos son complemento uno del otro.
Dificultades
Conclusiones
Pgina
12
ANEXOS
Pgina
13
Diagrama
del
circuito
sumador
restador,
accionado
en
modo
resta,
Pgina
14
FUENTES
Kerchak. (2013). Kerchak. Obtenido de Sistemas logicos combinacionales:
http://kerchak.com/sistemas-logicos-combinacionales/
Jaria, O. J. (2007). Universidad de Las Palmas de Gran Canaria. Obtenido de
Departamento de informatica y sistemas: http://serdis.dis.ulpgc.es/~itissd/Transparencias0607/Tema13.pdf
Pgina
15