Informe Practica 2 Electronica Analoga 2
Informe Practica 2 Electronica Analoga 2
Informe Practica 2 Electronica Analoga 2
I.
INTRODUCCIN
II.
MARCO TERICO
V G=
V DDR 2
R1 + R2
V GS=V G I DRS
B. Configuracin de polarizacin en
retroalimentacin.
En la figura nmero 2 podemos ver otro arreglo que
representa de manera grfica la polarizacin para los
MOSFET de enriquecimiento. En ella podemos ver que
la
resistencia
RG
proporciona
un
voltaje
considerablemente grande alterminal Gate para as crear
el canal en el transistor. En esta configuracin existe una
conexin directa entre el Drain y la Gate, por tanto
VGS=VDS permitiendo adems el que el transistor este
siempre en su zona de saturacin. [1]
A v =gm( R D R L )
Resistencia de salida
Resistencia de entrada.
Rsal =R D
Rent =RG =RS
1
gm
Resistencia de salida.
Ganancia de voltaje:
A v=
Ganancia de voltaje
r 0||RD|| RL
A v =gm
1
gm
r 0||Rs|| R L
1
( r 0||RS||R L )+ g
Resistencia de salida
Rsal =R L =r 0 R D
C. Configuracin drenaje Comn
Tambin conocido como Seguidor de Fuente, es otra topologa
de amplificador que utiliza transistores MOSFET. Este circuito
es utilizado como acoplador de impedancias. En este modelo,
la seal que se va a amplificar se coloca en el terminal Gate y
la salida la obtenemos en el terminal Source. Su configuracin
principal se presenta en la Figura 7. [4]
El modelo equivalente para pequea seal, mediante el cual
facilitamos el anlisis de este circuito se presenta en la
Figura8.
III.
PROCEDIMIENTO
VDD
11,99
10,53 3,4,5
10,52 6,7,8
10,52 9,10,12
VD
Vt
Kn
1,39 1,46
0,000216327
1,401 1,47
0,000222411
1,38 1,47
0,000130988
Tabla 1. Valores de Vt hallados en la caracterizacin
Diseos
Antes de realizar el procedimiento con los amplificadores, se
precis disear los amplificadores de common drain, common
gate y common source. Para esto, dado que se trabajar con el
mismo transistor MOS, se procedi, en primer lugar, a realizar
la polarizacin del transistor:
Se tuvo en cuenta los parmetros del transistor y las
condiciones para la polarizacin:
k n =0.216
mA
V2
V T =1,46V
I D =2 mA
Q
R1 R2 >100 K
R D 2 RS
Fig. 9 Caracterizacin MOSFET Canal N
V DD =12 V
=0.005 V 1
Si se tiene en cuenta que el transistor est en la regin de
saturacin, se tiene que
2
| |
I D =k n ( V GSV T ) V GS=
ID
+V T
kn
V DS V GSV T
V DS 4.51.46
V DS 3.04 V
kn =
(V DDV D )
2
R ( V DV T )
k p=
VD
R ( V DD V D V T )
2[mA ] ( R D + RS ) [ K ] +6 [ V ] =12[V ]
6 RS [ mA ] [ K]=6[V ]
RS =1 K
4.5=12
12
Common Drain
Common Gate
Common Source
AV [V/V]
0.596
1.8751
-1.851
Zi [K]
178.75
0.766
178.75
Zo [k]
0.99
1.96
1.96
R2
(0.0021000)
R2 + R 1
R2
=6.5
R2 + R1
gm=1.314
mA
V
r O =100 K
IV.
ANLISIS DE RESULTADOS.
V.
PREGUNTAS SUGERIDAS
VI.
CONCLUSIONES.
VII.
BIBLIOGRAFA