Inversores SQW PDF
Inversores SQW PDF
Inversores SQW PDF
0.
1.
1.1.
1.2.
1.3.
2.
2.1.
2.2.
INVERSOR PUSH-PULL........................................................................................................ 10
2.3.
2.3.1
13
2.3.2
13
3.
3.1.
.................................................................................................................................... 15
3.2.
4.
4.1.
4.2.
4.3.
5.
BIBLIOGRAFA.................................................................................................................. 23
5.1.
BIBLIOGRAFA GENERAL..................................................................................................... 23
5.2.
BIBLIOGRAFA ESPECFICA.................................................................................................. 24
Convertidores
CC/CC
Rectificadores
CC
CA
Inversores
iS
L
+
uE =
-
Inversor
uS
Fuente primaria
de energa
Carga
uS
iS
2
iS
uS
uS
uL
iS
uR
4
iS
L
+
uE =
-
Inversor
uS
uM
uS
iS
iS
1
2
iS
uM
uS
uL
uS
Dn =
Vn
V1
[1]
V2 + V3 + ... + Vn + ...
100
V1
2
THD =
[2]
La distorsin armnica total indica la similitud de la forma de onda con una seal
senoidal. Habitualmente se expresa en tanto por ciento.
Factor de distorsin del armnico de orden n:
DFn =
Vn
V1 n 2
[3]
DF =
(V
n = 2 ,3 ,...
n2
[4]
V1
Tcnica de control
Q+
on
off
on
off
off
on
off
on
V E/2
Q+
V E/2
Q-
uS
uS
Q-
VE/2
-VE/2
VE/2
VE/2
Q+
Q+
iS
VE
iS
VE/2
Q-
(a)
uS
QVE/2
uS
(b)
Figura 8: Implementacin prctica de un inversor en medio puente con IGBT. (a) Con dos fuentes
simtricas. (b) Con divisor capacitivo y fuente nica
D+
Q+
V E/2
iS
Q-
D-
uS
uGE(Q+)
uGE(Q-)
iS
uS
i(Q+)
i(D+)
uCE(Q+)
VE
Figura 9: Formas de onda y esfuerzos en un inversor en medio puente con carga R-L
uA
VE
Q+
VE
C
Q-
uA
uS
uS
V E/2
-VE/2
uGE (Q+)
uGE (Q-)
N1
N2
VE
uS
uS
N1
Q-
Q+
uCE (Q+)
Q1
Q3
VE
uS
Q2
Q4
VE
Q1
Q2
VE
Q3
uS
+VE
Q1
Q4
Q3
uS
Q2
VE
Q4
Q1
Q2
VE
Q3
uS
-V E
Q1
Q4
Q3
uS
Q2
Q4
12
2.3.1
Q1
VE
Q1
Q4
on
off
on
Q2
Q3
off
on
off
Q3
uS
Q2
Q4
uS
VE
-VE
2.3.2
las dos ramas que componen el puente completo trabajan desfasadas 180 entre s. Si se
modifica este ngulo de desfase se obtienen intervalos durante los cuales permanecen
cerrados los dos transistores de la parte superior (Q1 y Q3) o los dos transistores de la parte
inferior (Q2 y Q4) como se ilustra en la figura 15. De este modo se obtiene una tensin de
salida con intervalos de valor cero.
Mediante el ngulo de desfase entre las seales de control se ambas ramas se
puede modificar la amplitud de la componente fundamental de la tensin de salida.
Otra ventaja del control con deslizamiento de fase es que el contenido armnico de la
tensin de salida es menor debido a que la forma de onda obtenida es ms prxima a una
senoide.
13
Q1
Q3
VE
uS
Q2
Q4
Q1
on
off
on
off
on
off
Q2
Q3
off
on
off
on
off
on
Q4
uS
14
3. CONTENIDO
CUADRADA
ARMNICO
EN
INVERSORES
DE
ONDA
Para muchas aplicaciones es preciso obtener una seal de salida prxima a una
senoide por lo que el contenido armnico puede ser un factor determinante para escoger la
topologa o el mtodo de control del inversor.
2T
2
Vn = v (t ) sen n
t dt
T0
T
sustituyendo la expresin de v(t) y realizando el cambio de variable =
[5]
2
t se obtiene:
T
2
Vn = V E sen (n ) d
0
[6]
operando:
Vn =
2 VE
(1 cos(n ))
n
[7]
V1 =
4 VE
[8]
VE
-V E
Figura 16: Anlisis del contenido armnico de una onda cuadrada
15
11 13 15 17 19
n
Figura 17: Contenido armnico de una onda cuadrada
3.2. CONTENIDO
DESLIZAMIENTO DE FASE
En un puente completo con deslizamiento de fase la presencia de intervalos de valor
cero en la salida reducen el contenido armnico de la seal de salida en mayor o menor
medida dependiendo del ngulo de deslizamiento .
Planteando el desarrollo en serie de Fourier tal y como se ilustra en la figura 18, y
teniendo en cuenta que la forma de onda es alternada, se obtiene la amplitud del armnico de
orden 'n' mediante la integral en un cuarto de periodo:
Vn =
2 2
cos (n ) d
para n = 1,3,5,...
[9]
Vn =
4 VE
sen n
n
2 2
para n = 1,3,5,...
[10]
VE
-V E
2
16
1
0,8
er
1
0,6
0,4
THD
0,2
er
0,5
7
1,5
2,5
4. CONTROL DE INVERSORES
En los siguientes apartados se analiza en detalle la problemtica asociada al control
de las topologas inversoras presentadas anteriormente.
17
VE/2
Q+
tP
uGE(Q+)
iS
VE/2
Q-
uS
uGE(Q-)
VE/2
Q+
iS
uGE+
V E/2
uC+
Lgica
de control
u C-
Q-
u GE-
uS
18
driver
Fuente
para el
control
lgica de
control
driver
Otra de las tcnicas habituales para el gobierno del transistor superior en un medio
puente es el empleo de optoacopladores. El diagrama de bloques de este tipo de control se
muestra en la figura 23. La energa necesaria para la conmutacin del transistor superior se
obtiene mediante una fuente aislada. El optoacoplador se emplea nicamente para obtener
aislamiento respecto al circuito lgico de control.
En este esquema, el principal inconveniente es la necesidad de disponer de dos
fuentes independientes aisladas entre si: una fuente para alimentar el driver del transistor
superior y otra para alimentar la lgica de control y el driver del transistor inferior.
Una de las tcnicas ms comnmente empleadas para obtener la alimentacin
necesaria para el driver del transistor superior en un medio puente es la conocida como
"bootstrap". Esta tcnica elimina la necesidad de implementar dos fuentes independientes
empleando tan solo un diodo y un condensador (indicados como DBOOT y CBOOT en la figura
24). Cuando conmuta el transistor inferior del medio puente, el condensador CBOOT se carga
al potencia de la fuente de alimentacin de la etapa de control a travs de DBOOT . El
condensador CBOOT debe ser lo suficientemente grande para garantizar la alimentacin del
driver superior en los intervalos en que el transistor inferior del medio puente est abierto.
+VE
Fuente
aislada
driver
Fuente
para el
control
lgica de
control
driver
19
DB O O T
driver
Fuente
para el
control
lgica de
control
driver
N1N2
VE
uS
N1+
Q-
Q+
tO N -
tO N +
tON+
tON-
VE
t ON +
N1 +
[11]
VE
t
N1 ON
[12]
Idealmente el primario del transformador est formado por dos devanados idnticos,
por lo que se cumple:
N1 = N1+
[13]
t ON = t ON +
[14]
por lo que el incremento [11] y el decremento [12] del flujo del transformador seran iguales.
En la prctica resulta inevitable que exista una cierta asimetra en las seales de control, por
lo que en cada periodo el flujo sube o baja una cantidad inc (ver figura 26). Esto lleva a la
saturacin del ncleo en pocos ciclo de conmutacin del inversor.
Este efecto lleva a la aparicin de sobrecorrientes en los transistores y a una mayor
21
disipacin de potencia en el ncleo del transformador lo que hace que el push-pull alimentado
en tensin se emplee en escaso nmero de aplicaciones.
Q1
VE
Q3
uS
driver
driver
Q2
fase 0
Q4
fase 180-
22