Guias y Practicas E-Mail 2.5 Contador

Descargar como doc, pdf o txt
Descargar como doc, pdf o txt
Está en la página 1de 10

DEPARTAMENTO DE ELECTRICA Y ELECTRNICA

CIRCUITOS DIGITALES
LABORATORIO No. 2.5

Tema:

Contadores de Rizado

1. Objetivo.
Disear circuitos secuenciales asincrnicos, mediante el uso correcto de
divisores de frecuencia, con honestidad y responsabilidad.

flip flops como

2. Disee el circuito correspondiente al siguiente enunciado


Disear un contador asincrnico ascendente, que realice la siguiente cuenta en binario natural:
0 1 2 3 4 5 6 7
Luego, descendente desde el 7 hasta el 0, de la siguiente manera:
7 6 5 4 3 2 1 0
Y nuevamente ascendente.
Es decir:
0 1 2 3 4 5 6 7 6 5 4 3 2 1 0 1 2 3 4 5 6 7 6 5 4.. As sucesivamente.
LOS CDIGOS CORRESPONDIENTES AL 7 Y AL 0 DEBEN APARECER UNA SOLA VEZ
EN CADA CUENTA REGRESIVA
REALICE SU DISEO COMO UNA MQUINA SECUENCIAL CLASE C.
Aada un circuito inicializador para que asegure que la cuenta empiece en 0 siempre que
encienda el contador.
Genere una seal de reloj de frecuencia variable.
Aada un pulsador junto con un circuito antirebotes para resetear el contador en cualquier
momento, sin necesidad de apagar y encender la fuente de alimentacin.
Para ver la cuenta usar displays.

3. Diagrama de bloques completo de su mquina secuencial. Especifique claramente


todas las entradas y salidas de su mquina secuencial en cada uno de los bloques.

CIRCUITO PULSO
DE RELOJ

CLK

555

CIRCUITO
INICIALIZADOR
COMPUERTA
OR
CIRCUITO
ANTIREBOTES

Salida Y

4. Explique clara y detalladamente el diseo de su circuito. Incluido el diseo de la seal


de reloj, circuito inicializador y circuito antirebotes.
CIRCUITO GENERADOR DE RELOJ:
Con este circuito generamos la seal de reloj que usar
nuestro contador para generar la cuenta por medio de
flancos, el 555 es un circuito integrado que tiene la funcin
de producir pulsos de temporizacin, por medio del
potencimetro podremos controlar la frecuencia con la
que deseemos trabajar.

CIRCUITO INICIALIZADOR Y ANTI REBOTES:


El circuito inicializador permite iniciar la cuenta del
contador en cero, en este circuito, el condensador
se carga hasta alcanzar los 5v, cuando se cierra
el switch, entra en funcionamiento el diodo
conectado en paralelo a la resistencia, con el fin
de descargar el capacitor, la corriente circula por
el diodo y se dirige a GND.
El circuito anti rebotes, tiene por objetivo evitar
que el pulsador reciba ms de un pulso.
La salida de estos dos circuitos se conecta a una
compuerta OR que tiene por objeto generar una
sola salida, la cual ingresar en el decoder de
prximo estado.
DECODER DE PRXIMO ESTADO:
Necesitamos que el conteo de la mquina secuencial llegue hasta 7(111) y luego retorne de
forma descendente hasta 0. Por lo tanto debemos condicionar a las variables C, B, A para
evitar el conteo del (0111) nmero 7 tomado de los Qt y (0000) proveniente de los Qt
Esto evitar que el contador muestre dos veces el nmero 0 y el 7.

CIRCUITO CONTADOR:
En el diseo se utiliz 4 flip-flops del tipo JK, a los cuales se les adapt para que trabajen como
un flip- flop tipo T, dichos Flip-Flops se encuentran conectados de forma asincrnica, es decir que
la seal de pulso generada por cada flip-flop se conecta al CLK del otro flip-flop, dicho circuito
cuenta del 0 al 14, cuyas salidas son A (LSB), B, C y D (MSB).

Para ver la cuenta ascendente 0-7 y de 7-0 se usaron las salidas de cada flip- flop, las cuales
se conectan a un MUX 2/1 (74157), cuya entrada de seleccin proviene de un Comparador
7485, que tiene por entradas el nmero (0111) en B y (A, B, C, D, provenientes de cada flipflop) en A, esto se implement para escoger la cuenta ascendente o descendente, por ejemplo
si de los flip-flops provienen los nmeros (0000 al 0111), la cuenta es ascendente.
Luego si ingresan los nmeros (1000 al 1110) se activa A>B y la cuenta es descendente.

Es decir, la cuenta ser ascendente cuando el comparador indique que A<B, (QA>B
desactivado) entonces el MUX escoger las variables (A(LSB), B, C y GND), contando del 07, caso contrario si se activa QA>B, el MUX escoge las salidas (A*(LSB), B*, C* y GND),
contando del 7-0, hay que indicar que las variable (A,B,C,A*,B*,C*) son las salidas Q y Q de
cada Flip-Flop.
Los nmeros ingresan a un decodificador BCD- decimal y luego se muestra el nmero en un
Display nodo comn.

5. Diagrama electrnico

6. Diagrama de tiempos completo de acuerdo a su diseo


Diagrama ascendente:

Diagrama Descendente:
Contador Normal:

Contador Descendente:

Diagrama Final:

7. Lista de elementos
U1: 555 (1/1)
U2: 7408 (3/4)
U3: 7476 F-F JK (2/2)
U4: 7476 F-F JK (2/2)
U5: 7400 (1/4)
U6: 7485 (1/1)
U7: 74157 MUX 2/1(4/4)
U8: 7447 (1/1)
R1, R2: 10 k
R3: 2k
D1, D2: 1N4005
C1, C3: 10uF
C2: 0.001uF
C4: 4uF
RV1: Potencimetro 50k
8. Bibliografa

Circuito Anti rebote Bsico, consultado en: http://www.ladelec.com/practicas/circuitosanalogos/271-antirrebote-basico


Circuito Anti rebotes, consultado en:
http://webs.uvigo.es/mdgomez/LEDG/practicas/practica06.pdf
Generados de pulsos con 555, consultado en:
http://electronicaeducativa.blogspot.com/2011/05/circuitos-practicos.html
Contadores, consultado en:
http://personales.unican.es/manzanom/Planantiguo/EDigitalI/CONTG5.pdf

9. Conclusiones y recomendaciones

..............................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
......
..............................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................
..............................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
............................................................................................................................................ .......................
....................................................................................................................................................................
....................................................................................................................................................................
....................................................................................................................................................................
...................................................................

También podría gustarte