Multivibradores
Multivibradores
Multivibradores
Multivibradores
Introduccin Terica
La Unidad Aritmtico Lgica, en la CPU del procesador, es capaz de realizar operaciones aritmticas, con datos numricos expresados en el sistema binario. Naturalmente, esas operaciones incluyen la adicin, la sustraccin, el producto y la divisin. Las operaciones se hacen del mismo modo que en el sistema decimal, pero debido a la sencillez del sistema de numeracin, pueden hacerse algunas simplificaciones que facilitan mucho la realizacin de las operaciones.
Multivibradores
Los circuitos lgicos se clasifican en dos categoras. Los grupos de puertas descritos hasta ahora, y los que se denominan circuitos lgicos secunciales. Los bloques bsicos para construir los circuitos lgicos secunciales son los flip -flops. La importancia de los circuitos lgicos se debe a su caracterstica de memoria. Los flip - flops tambin se denominan "cerrojos", "multivibradores biestables" o "binarios".
Flip-Flop SR Asincrono
Este es el flip - flop bsico, su smbolo es el siguiente: El flip-flop tiene dos entradas R (reset) y S (set), se encuentran a la izquierda del smbolo. Este flip-flop tiene activas las entradas en el nivel BAJO. Los flip-flop tienen dos salidas complementarias, que se denominan Q y Q, la salida Q es la salida normal y Q es la complementada.
El flip-flop RS se puede construir a partir de puertas lgicas. A continuacin mostraremos un flip-flop construido a partir de dos puertas NAND.
Tabla de Verdad
Modo de operacin Prohibido Set (Puesta a 1s) Reset (Puesta a 0s) Memoria
Entradas R 0 0 1 1 S 0 1 0 1 Q 1 1 0
Salidas Q 1 0 1 No cambia
-1-
Practica No 7
Flip-Flop SR Sincrono
El flip-flop RS es un dispositivo asncrono. No opera en conjuncin con un reloj o dispositivo de temporizacin. El flipflop RS sncrono opera en conjuncin con un reloj, en otras palabras opera sincronizadamente. Su smbolo lgico se muestra a continuacin. Es igual a un flip-flop RS aadindole una entrada de reloj.
El flip-flop RS sncrono puede implementarse con puertas NAND. En las siguientes ilustraciones vemos primero como se aaden dos puertas NAND al flip-flop RS para construir un flip-flop RS sncrono. Las puertas NAND 3 y 4 aaden la caracterstica de sincronismo al cerrojo RS. La tabla de la verdad nos muestra la operacin del flip-flop RS sncrono.
Tabla de Verdad
ENTRADAS Modo de operacin CLK Memoria Reset (Puesta a 0s) Set(Puesta a 1s) Prohibido S 0 0 1 1 R 0 1 0 1 1 1 1 Q Q No cambia 1 0 1 SALIDAS
Flip-Flop D
Tiene solamente una entrada de datos (D), y una entrada de reloj (CLK). Las salidas Q Y 1. Tambin se denomina " flipflop de retardo ".
Cualquiera que sea el dato en la entrada (D), ste aparece en la salida normal retardado un pulso de reloj. El dato se transfiere durante la transicin del nivel BAJO al ALTO del pulso del reloj.
-2-
Practica No 7
Flip-Flop JK
El smbolo lgico para un flip-flop JK es el siguiente:
Este flip-flop se denomina como "universal" ya que los dems tipos se pueden construir a partir de l. En el smbolo anterior hay tres entradas sncronas (J, K y CLK). Las entradas J y K son entradas de datos, y la entrada de reloj transfiere el dato de las entradas a las salidas.
ENTRADAS MODO DE OPERACIN CLK Memoria Reset (Puesta a 1s) Set (Puesta a 0s ) Conmutacin DISPARO DE LOS FLIP-FLOPS S 0 0 1 1 R 0 1 0 1 0 1 Q
La mayor parte de los complicados equipos digitales operan como un sistema secuencial sncrono, lo que sugiere que un reloj maestro enve las seales a todas las partes del sistema para la operacin del mismo. Un tren de pulsos de reloj, tpico.
La distancia horizontal en la onda es el tiempo y las distancia vertical es la tensin. En la figura la tensin est primero en el nivel BAJO, tambin denominado 0 lgico. El pulso muestra el "flanco anterior" o "flanco positivo" de la forma de onda, que va de la tensin GND a +5 V. Este flanco tambin se denomina de BAJA a ALTA (L a H). En la parte derecha del pulso a, la onda cae de +5 V a GND.Este flanco tambin se denomina de ALTA a BAJA ( H a L) del pulso de reloj, aunque tambin se conoce como " flanco negativo " o "flanco posterior " del pulso de reloj.
-3-
Practica No 7
Objetivos
Al termino de la practica el alumno sera capaz de :
Describir la operacin de los Flip-Flops en sus 4 tipos fundamentales. Entender y establecer la diferencia entre un circuito asincrono y un circuito sincrono. Describir y experimentar con los tipos de sincronia de un circuito digital (nivel y flanco).
Equipo
i. Fuente de Alimentacin: 5 V; 1 A. ii. Tablilla de experimentacin. iii. Multimetro.
Material
Circuitos Integrados . Se indican algunos de ellos en el desarrollo de la practica; los demas debera seleccionarlos el alumno, apoyandose de la informacion tecnica correspondiente (manuales). Resistores (como limitadores de corriente). Material Diverso: Leds, interruptores, alambre para conexiones y puntas de prueba.
Desarrollo
7.1 Flip-Flop SR Asincrono
a) Dibuje el simbolo logico del FF-SR asincrono, explicando el significado de las entradas y salidas ( S,R,Q y Q).
-4-
Practica No 7
Modo de operacin Prohibido Set (Puesta a 1s) Reset (Puesta a 0s) Memoria
Entradas R 0 0 1 1 S 0 1 0 1 Q 1 1 0
Salidas Q 1 0 1 No cambia
S 0 0 1 1
R 0 1 0 1
Q 0 1 0 0
Q 1 0 1 0
-5-
Practica No 7
Es prcticamente igual que el FF-SR Asincrono, la nica diferencia entre estos ltimos es la seal de reloj (CLK) que es la que le aporta la sincrona, cuenta con 2 entradas R y S (Reset y Set respectivamente) y tiene 2 salidas Q y Q . b) Arme el circuito que se muestra a continuacin.
Nota: Para esta prctica, se utilizara interruptor para la entrada de reloj (CLK)
S 0 0 1 1
R 0 1 0 1
Q 0 0 1 1
Q 1 1 0 1
-6-
Practica No 7 S 0 0 1 1 R 0 1 0 1 Q 0 1 0 0 Q 0 0 1 0
D 0 1
Q 0 1
Q 1 0
-7-
Practica No 7
7.4 Flip-Flop JK
a) Dibuje el simbolo logico del FF-JK explicando el estado logico de activacin de sus entradas.
Este flip-flop se denomina como "universal" ya que los dems tipos se pueden construir a partir de l. En el smbolo anterior hay tres entradas sncronas (J, K y CLK). Las entradas J y K son entradas de datos, y la entrada de reloj transfiere el dato de las entradas a las salidas.
-8-
Practica No 7
d) Explique el funcionamiento del FF tipo T, a partir de las condiciones de conmutacin del FF-JK. El Flip-Flop JK de hecho es Tipo T si conectas la J con la Q negada y La K con La Q. Y si conectas la J y La K al Positivo entonces es tipo T.
Conclusiones
Esta prctica nos sirvi para comprender el funcionamiento de los circuitos multivibradores, tambin sirvi para comprender el cambio de estado de los mismos y sus respectivos significados, el tipo de flanco para su activacin y la diferencia entre un circuito sncrono y uno asncrono.
-9-