Circuitos Imprimir Terimnado de Cmpuertas

Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 49

LABORATORIO N 03

COMPUERTAS LGICAS Y DIGITALES

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

INTRODUCCIN

Dentro de la electrnica digital, existe un gran nmero de problemas a resolver que se repiten normalmente. Por ejemplo, es muy comn que al disear un circuito electrnico necesitemos tener el valor opuesto al de un punto determinado, o que cuando un cierto nmero de pulsadores estn activados, una salida permanezca apagada. Todas estas situaciones pueden expresadas mediante ceros y unos, y tratadas mediante circuitos digitales. Los elementos bsicos de cualquier circuito digital son las compuertas lgicas. Hay disponible una gran variedad de compuertas estndar, cada una con un comportamiento perfectamente definido, y es posible combinarlas entre s para obtener funciones nuevas. Desde el punto de vista prctico, podemos considerar a cada compuerta como una caja negra, en la que se introducen valores digitales en sus entradas, y el valor del resultado aparece en la salida. Cada compuerta tiene asociada una tabla de verdad, que expresa en forma de lista el estado de su salida para cada combinacin posible de estados en la(s) entrada(s). Si bien al pensar en la electrnica digital es muy comn que asumamos que se trata de una tecnologa relativamente nueva, vale la pena recordar que Claude E. Shannon ser

experimento con rels e interruptores conectados en serie, paralelo u otras configuraciones para crear las primeras compuertas lgicas funcionales. En la actualidad, una compuerta es un conjunto de transistores dentro de un circuito integrado, que puede contener cientos de ellas. De hecho, un microprocesador no es ms que un chip compuesto por millones de compuertas lgicas.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 2

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

MARCO TERICO

1. COMPUERTAS DIGITALES
Una puerta lgica, o compuerta lgica, es un dispositivo electrnico el cual es la expresin fsica de un operador booleano en la lgica de conmutacin. Cada puerta lgica consiste en una red de dispositivos interruptores que cumple las condiciones booleanas para el operador particular. Son esencialmente circuitos de conmutacin integrados en un chip. Claude Elwood Shannon experimentaba con rels o interruptores electromagnticos para conseguir las condiciones de cada compuerta lgica, por ejemplo, para la funcin booleana Y (AND) colocaba interruptores en circuito serie, ya que con uno solo de stos que tuviera la condicin abierto, la salida de la compuerta Y sera = 0, mientras que para la implementacin de una compuerta O (OR), la conexin de los interruptores tiene una configuracin en circuito paralelo. La tecnologa microelectrnica actual permite la elevada integracin de transistores actuando como conmutadores en redes lgicas dentro de un pequeo circuito integrado. El chip de la CPU es una de las mximas expresiones de este avance tecnolgico. En nanotecnologa se est desarrollando el uso de una compuerta lgica molecular, que haga posible la miniaturizacin de circuitos.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 3

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

a) Lgica directa

1. Puerta S o Buffer
La puerta lgica S, realiza la funcin booleana igualdad. En la prctica se suele utilizar como amplificador de corriente o como seguidor de tensin, para adaptar impedancias (buffer en ingls).

Smbolo de la funcin lgica S: a) Contactos, b) Normalizado y c) No normalizado

La ecuacin caracterstica que describe el comportamiento de la puerta S es:

Su tabla de verdad es la siguiente:

Tabla de verdad puerta SI Entrada 0 1 Salida 0 1

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 4

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

2. Puerta AND
La puerta AND o compuerta AND es una puerta lgica digital que implementa la conjuncin lgica -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. sta entregar una salida ALTA, dependiendo de los valores de las entradas, siendo este caso, al recibir solo valores altos en la puerta AND. Si alguna de estas entradas no son ALTAS, entonces se mostrar un valor de salida BAJA. En otro sentido, la funcin de la compuerta AND efectivamente encuentra el mnimo entre dos dgitos binarios, as como la funcin OR encuentra al mximo. Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A como la entrada B estn en "1". En otras palabras la salida X es igual a 1 cuando la entrada A y la entrada B son 1 Esta situacin se representa en lgebra booleana como: X = AB o X = AB La ecuacin caracterstica que describe el comportamiento de la puerta AND es:

Su tabla de verdad es la siguiente:

Tabla de verdad puerta AND Entrada 0 0 1 1 Entrada 0 1 0 1 Salida 0 0 0 1

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 5

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

2.1 Smbolos
Hay tres smbolos de compuertas: el texano (ANSI o "militar") smbolos y la IEC ("europeo" o "rectangular") smbolo, as como el smbolo DIN obsoleto. Para obtener ms informacin, vea Puerta lgica.

Smbolo ANSI o "Militar" Smbolo IEC Smbolo DIN

El compuerta AND con entradas A, B y C; implementa de salida la siguiente expresin lgica . Si una de las entradas a la puerta Y se invierte entonces se convierte en un inhibidor.

2.2 Implementacin
Una puerta AND puede tener muchas entradas. Una puerta AND de mltiples entradas puede ser creada conectando compuertas simples en serie. El problema de poner compuertas en cascada, es que el tiempo de propagacin de la seal desde la entrada hasta la salida, aumenta. Si se necesita una compuerta AND de 3 entradas y no una hay disponible, es fcil crearla con dos compuertas AND de 2 entradas en serie o cascada. Se observa que la tabla de verdad correspondiente es similar a la mostrada anteriormente, solo que esta tiene 3 entradas, aunque su salida ALTA se cumple de la misma forma que la anterior, siendo A, B y C, con valor 1.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 6

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Se puede deducir que el tiempo de propagacin de la seal de la entrada C es menor que los de las entradas A y B (Estas ltimas deben propagarse por dos compuertas mientras que la entrada C se propaga slo por una compuerta). De igual manera, se puede implementar compuertas AND de 4 o ms entradas.

Tabla de Verdad A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 X 0 0 0 0 0 0 0 1

3. Puerta OR
La puerta OR o compuerta OR es una puerta lgica digital que implementa la disyuncin lgica -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas estn en 0 (cero) o en BAJA, su salida est en 0 o en BAJA, mientras que cuando una sola de sus entradas est en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 7

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A como la entrada B estn en "0". En otras palabras la salida X es igual a 0 cuando la entrada A y la entrada B son 0.

3.1 Smbolos

Esta situacin se representa en lgebra booleana como:

La representacin circuito es con pulsadores normales abiertos, conectados en paralelo. Una proposicin lgica que corresponde a una compuerta OR es la siguiente: "El perro ladra o mueve la cola". sta corresponde a una unin lgica o suma lgica. Las puertas Lgicas OR se fabrican de dos, tres y cuatro entradas. Cdigos de los fabricantes de Circuitos Integrados para la compuerta OR: De dos entradas: CD 4071 De tres entradas: CD 4075 De cuatro entradas: CD 4072 La hoja tcnica de datos de c/u de ellas se encuentra en Datasheet.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 8

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

3.2 Tablas de verdad


Su tabla de verdad es la siguiente: Tabla de verdad puerta OR Entrada 0 0 1 1 Entrada 0 1 0 1 Salida 0 1 1 1

Podemos definir la puerta O como aquella que proporciona a su salida un 1 lgico si al menos una de sus entradas est a 1.

4. Puerta XOR
La puerta XOR, compuerta XOR u OR exclusiva es una puerta lgica digital que se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas son distintas entre s para dos entradas A y B, o cuando el nmero de 1 (unos) da una cantidad impar para el caso de tres o ms entradas, su salida est en 1 o en ALTA.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 9

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

4.1 Smbolos

La ecuacin caracterstica que describe el comportamiento de la puerta XOR es:

|-

4.2 Tablas de verdad


Su tabla de verdad es la siguiente:

Tabla de verdad puerta XOR Entrada 0 0 1 1 Entrada 0 1 0 1 Salida 0 1 1 0

Se puede definir esta puerta como aquella que da por resultado uno, cuando los valores en las entradas son distintos. Ejemplo: 1 y 0, 0 y 1 (en una

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 10

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

compuerta de dos entradas). Se obtiene cuando ambas entradas tienen distinto valor. Si la puerta tuviese tres o ms entradas, la XOR tomara la funcin de suma de paridad, cuenta el nmero de unos a la entrada y si son un nmero impar, pone un 1 a la salida, para que el nmero de unos pase a ser par. Esto es as porque la operacin XOR es asociativa, para tres entradas escribiramos: a bien (a b) c. Su tabla de verdad sera: (b c) o

XOR de tres entradas Entrada 0 0 0 0 1 1 1 1 Entrada 0 0 1 1 0 0 1 1 Entrada 0 1 0 1 0 1 0 1 Salida 0 1 1 0 1 0 0 1

Desde el punto de vista de la aritmtica mdulo 2, la puerta XOR implementa la suma mdulo 2, pero mucho ms simple de ver, la salida tendr un 1 siempre que el nmero de entradas a 1 sea impar.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 11

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

b) Lgica directa

1. Puerta NO
La puerta NOT o compuerta NOT es una puerta lgica digital que implementa la negacin lgica -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando su entrada est en 0 (cero) o en BAJA, su salida est en 1 o en ALTA, mientras que cuando su entrada est en 1 o en ALTA, su SALIDA va a estar en 0 o en BAJA. Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A est en "0" o en BAJA, mientras que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A est en "1" o en ALTA.

1.1 Smbolo

La ecuacin caracterstica que describe el comportamiento de la puerta NOT es:


LABORATORIO DE COMPUERTAS LOGICAS DIGITALES Pgina 12

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

1.2 Tabla de verdad


Su tabla de verdad es la siguiente:

Tabla de verdad puerta NOT Entrada 0 1 Salida 1 0

Se puede definir como una puerta que proporciona el estado inverso del que est en su entrada.

2. Puerta NAND
La puerta NAND o compuerta NAND es una puerta lgica digital que

implementa la conjuncin lgica negada -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas estn en 1 (uno) o en ALTA, su salida est en 0 o en BAJA, mientras que cuando una sola de sus entradas o ambas est en 0 o en BAJA, su SALIDA va a estar en 1 o en ALTA. Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A como la entrada B estn en "1". En otras palabras la salida X es igual a 0 cuando la entrada A y la entrada B son 1.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 13

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

2.1 Smbolo

La ecuacin caracterstica que describe el comportamiento de la puerta NAND es:

2.2 Tabla de verdad


Su tabla de verdad es la siguiente:

Tabla de verdad puerta NAND Entrada 0 0 1 1 Entrada 0 1 0 1 Salida 1 1 1 0

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 14

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Podemos definir la puerta NO-Y como aquella que proporciona a su salida un 0 lgico nicamente cuando todas sus entradas estn a 1.

3. Puerta NO-O (NOR)


La puerta NOR o compuerta NOR es una puerta lgica digital que implementa la disyuncin lgica negada -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas estn en 0 (cero) o en BAJA, su salida est en 1 o en ALTA, mientras que cuando una sola de sus entradas o ambas estn en 1 o en ALTA, su SALIDA va a estar en 0 o en BAJA. Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A como la entrada B estn en "0". En otras palabras la salida X es igual a 1 cuando la entrada A y la entrada B son 0.

3.1 Smbolo

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 15

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

La ecuacin caracterstica que describe el comportamiento de la puerta NOR es:

3.2 Tablas de verdad


Su tabla de verdad es la siguiente: Tabla de verdad puerta NOR Entrada 0 0 1 1 Entrada 0 1 0 1 Salida 1 0 0 0

Podemos definir la puerta NO-O como aquella que proporciona a su salida un 1 lgico slo cuando todas sus entradas estn a 0. La puerta lgica NOR constituye un conjunto completo de operadores.

4. Puerta XNOR
La puerta XNOR, compuerta XNOR o NOR exclusiva es una puerta

lgica digital que se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas son iguales entre s para dos entradas A y B, o cuando el nmero de 1 (unos) da una cantidad par para el caso de tres o ms entradas, su salida est en 1 o en ALTA.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 16

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

4.1 smbolo

La ecuacin caracterstica que describe el comportamiento de la puerta XNOR es:

4.2 Tablas de verdad


Su tabla de verdad es la siguiente:

Tabla de verdad puerta XNOR Entrada 0 0 1 1 Entrada 0 1 0 1 Salida 1 0 0 1

Se puede definir esta puerta como aquella que proporciona un 1 lgico, slo si las dos entradas son iguales, esto es, 0 y 0 1 y 1 (2 encendidos o 2 apagados). Slo es verdadero si ambos componentes tiene el mismo valor lgico

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 17

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

5. Conjunto de puertas lgicas completo


Un conjunto de puertas lgicas completo es aquel con el que se puede implementar cualquier funcin lgica. A continuacin se muestran distintos conjuntos completos (uno por lnea):

Puertas AND, OR y NOT. Puertas AND y NOT. Puertas OR y NOT. Puertas NAND. Puertas NOR.

Adems, un conjunto de puertas lgicas es completo si puede implementar todas las puertas de otro conjunto completo conocido. A continuacin se muestran las equivalencias al conjunto de puertas lgicas completas con las funciones NAND y NOR. Conjunto de puertas lgicas completo : Salida funcin Salida funcin

1 1 0 0

1 0 1 0

0 0 1 1

1 0 0 0

1 1 1 0

1 0 1 1

0 1 1 1

0 0 0 1

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 18

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

DESARROLLO
1. MATERIALES

NOMBRE IC SN7400

IMAGENES

ICSN7404

ICSN7408

ICSN7428

ICSN7432

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 19

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

RESISTENCIA DE 300 OHMIOS

PROTOBOARD

MULTIMETRO DIGITAL

CABLES DE INTERCONEXIN

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 20

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

EXPERIMENTACIN
a) TIPOS DE SALIDAS DE LAS COMPUERTAS TTL

PROCEDIMIENTO a) Implemente el circuito de las figuras. b) Conectar los switches a las entradas A y B.

c) Variar los switches en todas las condiciones posibles.

d) Mida el nivel de voltaje en el punto C y complete la tabla 2a.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 21

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

e) Repita el procedimiento anterior (puntos del 1 al 4) para el caso de los circuitos 2b, 2c, 2d, 2e, 2f, 2g.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 22

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

DESARROLLO DEL CUESTIONARIO: 1. Establecer un marco terico en forma detallada del funcionamiento de las compuertas lgicas y ponga ejemplos con diagramas de bloques y diagramas circuitales sobre sus aplicaciones mas tpicas en el mundo tcnico industrial. FUNCIONAMIENTO DE CADA COMPUERTA: Compuerta AND: Cada compuerta tiene dos variables de entrada designadas por A y B y una salida binaria designada por x. La compuerta AND produce la multiplicacin lgica AND: esto es: la salida es 1 si la entrada A y la entrada B estn ambas en el binario 1: de otra manera, la salida es 0. Estas condiciones tambin son especificadas en la tabla de verdad para la compuerta AND. La tabla muestra que la salida x es 1 solamente cuando ambas entradas A y B estn en 1. El smbolo de operacin algebraico de la funcin AND es el mismo que el smbolo de la multiplicacin de la aritmtica ordinaria (*). Las compuertas AND pueden tener ms de dos entradas y por definicin, la salida es 1 si todas las entradas son 1.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 23

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 24

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

COMPUERTA OR: La compuerta OR produce la funcin sumadora, esto es, la salida es 1 si la entrada A o la entrada B o ambas entradas son 1; de otra manera, la salida es 0. El smbolo algebraico de la funcin OR (+), es igual a la operacin de aritmtica de suma. Las compuertas OR pueden tener ms de dos entradas y por definicin la salida es 1 si cualquier entrada es 1.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 25

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 26

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

COMPUERTA NOT: El circuito NOT es un inversor que invierte el nivel lgico de una seal binaria. Produce el NOT, o funcin complementaria. El smbolo algebraico utilizado para el complemento es una barra sobra el smbolo de la variable binaria. Si la variable binaria posee un valor 0, la compuerta NOT cambia su estado al valor 1 y viceversa. El crculo pequeo en la salida de un smbolo grfico de un inversor designa un inversor lgico. Es decir cambia los valores binarios 1 a 0 y viceversa.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 27

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 28

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Compuerta Separador (yes): Un smbolo tringulo por s mismo designa un circuito separador, el cual no produce ninguna funcin lgica particular puesto que el valor binario de la salida es el mismo de la entrada. Este circuito se utiliza simplemente para amplificacin de la seal. Por ejemplo, un separador que utiliza 5 volt para el binario 1, producir una salida de 5 volt cuando la entrada es 5 volt. Sin embargo, la corriente producida a la salida es muy superior a la corriente suministrada a la entrada de la misma. De sta manera, un separador puede excitar muchas otras compuertas que requieren una cantidad mayor de corriente que de otra manera no se encontrara en la pequea cantidad de corriente aplicada a la entrada del separador.

COMPUERTA NAND: Es el complemento de la funcin AND, como se indica por el smbolo grfico, que consiste en una compuerta AND seguida por un pequeo crculo (quiere decir que invierte la seal). La designacin NAND se deriva de la abreviacin NOT - AND. Una designacin ms adecuada habra sido AND invertido puesto que es la funcin AND la que se ha invertido. Las compuertas NAND pueden tener ms de dos entradas, y la salida es siempre el complemento de la funcin AND.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 29

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 30

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

COMPUERTA NOR: La compuerta NOR es el complemento de la compuerta OR y utiliza el smbolo de la compuerta OR seguido de un crculo pequeo (quiere decir que invierte la seal). Las compuertas NOR pueden tener ms de dos entradas, y la salida es siempre el complemento de la funcin OR.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 31

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 32

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 33

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Ejemplos de diagramas de bloques circuitales y sus aplicaciones de ms tpicas en el mundo tcnico industrial 1. Circuito de control para motores pas a paso bipolar.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 34

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

2. Diagrama circuital del convertidor forward.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 35

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

3. Diagramas circuitales de balastos de lmparas fluorescentes compactas.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 36

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

4. Diagrama circuital del sistema de control para una habitacin inteligente.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 37

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

5. Diagrama Del Receptor Fm

6. Diagrama de bloques del sistema de telegrafa "Semi Break in".

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 38

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

2. Determine qu tipo de compuertas son los circuitos de la figura 1a y 1b. En el siguiente diagrama esquemtico tenemos la funcin OR implementada con diodos:

El funcionamiento de este circuito es extremadamente sencillo. Si las entradas a los diodos A, B, C en las terminales 3 y 4 son "0" (cero voltaje aplicado en ellas) entonces no llegar voltaje alguno a la terminal 1. En pocas palabras, cuando ambas entradas son "0" la salida ser "0". Si aplicamos un voltaje (un "1") a la terminal 3 y mantenemos la entrada a la terminal 4 en "0", entonces la corriente elctrica podr fluir directamente de la terminal 3 a la terminal 1 poniendo un "1" (el voltaje aplicado en la entrada del diodo D1) en la salida. Esta corriente elctrica no puede fluir por el diodo D2 aunque su entrada sea "0" porque el diodo solo es capaz de conducir corriente elctrica en la direccin indicada por la flecha en su smbolo. Con esto, si la entrada en la terminal 3 es "1" y la entrada en la terminal 4 es "0", la salida ser "1". Y lo mismo ocurrir cuando la entrada en la terminal 3 sea "0" y la entrada en la terminal 4 sea " 1". En pocas palabras, cuando cualquiera de las entradas es "1" la salida ser tambin "1". Y si ambas entradas son "1" la salida ser "1". Esta es precisamente la accin de un OR.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 39

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

3.- Qu criterios empleara para determinar el umbral de voltaje para los niveles lgicos? Explique En los circuitos digitales es muy comn referiste a las entradas y salidas que estos tienen como si fueran altos o bajos. (niveles lgicos altos o bajos) A la entrada alta se le asocia un "1" y a la entrada baja un "0". Lo mismo sucede con la salida. Si estuviramos trabajando con circuitos integrados TTL que se alimentan con +5 voltios, el "1" se supondra que tiene un voltaje de +5 voltios y el "0" voltios. Esto es as en un anlisis ideal de los circuitos digitales. En la realidad, estos valores son diferentes. Los circuitos integrados trabajan con valores de entrada y salida que varan de acuerdo a la tecnologa del circuito integrado. Ver la tabla anterior, donde se muestran niveles de voltaje para diferentes familias lgicas y un rango de valores para el cual se acepta un nivel (sea este "0" o "1"). En las compuertas TTL un nivel lgico de "1", ser interpretado como tal, mientras el voltaje de la entrada est entre 2 y 5 Voltios. En la tecnologa CMOS una nivel lgico de "0", ser interpretado como tal, mientras el valor de voltaje de la salida est entre 0V. y 1.5V - Un voltaje de entrada nivel denomina - Un voltaje de entrada nivel denomina - Un voltaje de salida nivel alto se VOH - Un voltaje de salida nivel bajo se VOL se VIH bajo se VIL denomina denomina alto

Adems de los niveles de voltaje, tambin hay que tomar en cuenta, las corrientes presentes a la entrada y salida de las compuertas digitales. La corriente de entrada nivel alto se denomina: IIH La corriente de entrada nivel bajo se denomina IIL La corriente de salida nivel alto se denomina: IOH La corriente de salida nivel bajo se denomina IOL

Estos valores de corriente de salida pueden obtenerse con ayuda de la ley de Ohm.
LABORATORIO DE COMPUERTAS LOGICAS DIGITALES Pgina 40

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Io = Vo / RL Donde: Io: es la corriente de salida Vo: es el voltaje de salida RL: es el resistor de carga o su equivalente conectado a la salida. 5.- Explique detalladamente la familia TTL y la familia CMOS? FAMILIA LGICA TTL Las caractersticas de la tecnologa utilizada, en la familia TTL (Transistor, Transistor Logic), condiciona los parmetros que se describen en sus hojas de caractersticas segn el fabricante, (aunque es estndar), la resumir en slo algunas como que: Su tensin de alimentacin caracterstica se halla comprendida entre los 4'75V y los 5'25V como se ve un rango muy estrecho debido a esto, los niveles lgicos vienen definidos por el rango de tensin comprendida entre 0'2V y 0'8V para el estado L y los 2'4V y Vcc para el estado H. La velocidad de transmisin entre los estados lgicos es su mejor baza, ciertamente esta caracterstica le hacer aumentar su consumo siendo su mayor enemigo. Motivo por el cual han aparecido diferentes versiones de TTL como FAST, SL, S, etc. y ltimamente los TTL: HC, HCT y HCTLS. En algunos casos puede alcanzar poco mas de los 250Mhz. Esta familia es la primera que surge y an todava se utiliza en aplicaciones que requieren dispositivos SSI y MSI. El circuito lgico TTL bsico es la compuerta NAND. La familia TTL utiliza como componente principal el transistor bipolar. Como podemos ver en la figura, mediante un arreglo de estos transistores se logran crear distintos circuitos de lgica digital. CARACTERISTICAS TTL Debemos tomar en cuenta otras caractersticas de la lgica TTL. Si dejamos una entrada sin conectar actuar exactamente como un 1 lgico aplicado a esa entrada, ya que el transistor no ser polarizado en forma directa. Cuando se presenta el caso de que no utilizamos una entrada la podemos dejar desconectada para que actue como un 1 lgico, pero lo ms conveniente sera conectarlas a +5V a travs de una resistencia de 1k para proteger de las corrientes a las entradas de la compuerta. Cuando dos o ms entradas de una compuerta TTL se interconectan para formar una entrada comn, esta tendr una factor de carga de entrada que es la suma de los factores de carga de cada entrada. Caractersticas de la familia TTL.

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 41

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

La familia lgica transistor-transistor ha sido una de las familias de CI ms utilizadas. Los CI de la serie 74 estndar ofrecen una combinacin de velocidad y disipacin de potencia adecuada a muchas aplicaciones. Los CI de esta serie incluyen una amplia variedad de compuertas, flip-flops y multivibradores monoestables as como registros de corrimiento, contadores, decodificadores, memorias y circuitos aritmticos. La familia 74 cuenta con varias series de dispositivos lgicos TTL(74, 74LS, 74S, etc.). CARACTERSTICAS DE LA SERIE TTL ESTNDAR

Rango de voltajes de alimentacin y temperatura. Estas series utilizan una fuente de alimentacin (Vcc) con voltaje nominal de 5V. Funcionan de manera adecuada en temperaturas ambientales que van de 0 a 70C.

Niveles de voltaje Los niveles de voltaje de salida de la familia 74 estndar son:

Voltajes nominales mximos

Los voltajes aplicados a cualquier entrada de un CI no deben exceder los 5.5V. Existe tambin un mximo para el voltaje negativo que se puede aplicar a una entrada TTL, que es de -0.5V. Esto se debe al uso de diodos de proteccin en paralelo en cada entrada de los CI TTL

Retado de propagacin La compuerta NAND TTL estndar tiene retardos de propagacin caractersticos de tPLH = 11 ns y tPHL = 7 ns, con lo que el retardo promedio es de tPD(prom) = 9 ns.
LABORATORIO DE COMPUERTAS LOGICAS DIGITALES Pgina 42

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Dentro de la familia TTL, existen otras series que ofrecen alternativas de caractersticas de velocidad y potencia. Dentro de ellas, estn:

Serie 74L, TTL de bajo consumo de potencia Serie 74H, TTL de alta velocidad Serie 74S, TTL Schottky Serie 74LS (LS-TTL), TTL Schottky de bajo consumo de potencia Serie 74AS (AS-TTL), TTL Schottky avanzada Serie 74ALS, TTL avanzada Schottky de bajo consumo de potencia

Tabla 1. Caractersticas representativas de las series TTL 74 Parmetros funcionamiento Retardo propagacin (ns) de 74L 74H 74S 74LS 74AS 74ALS

de 9

33

9.5

1.7

Disipacin de potencia 10 (mW) Producto velocidad- 90 potencia (pJ) Mxima frecuencia de 35 reloj (MHz) Factor de carga de la 10 salida Parmetros de Voltaje VOH VOL VIH VIL

23

20

33

138

60

19

13.6

4.8

50

125

45

200

70

20

10

20

20

40

20

2.4 2.4 2.4 0.4 0.4 0.4 2.0 2.0 2.0 0.8 0.7

2.7 0.5 2.0 0.8

2.7 0.5 2.0 0.8

2.5 0.5 2.0 0.8

2.5 0.4 2.0 0.8 0.8

La serie TTL tambin puede caracterizarse por el tipo de salida con que cuenta:

salida TTL de colector abierto salida TTL de tres estados


Pgina 43

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

FAMILIA CMOS Existen varias series en la familia CMOS de circuitos integrados digitales. La serie 4000 que fue introducida por RCA y la serie 14000 por Motorola, estas fueron las primeras series CMOS. La serie 74C que su caracterstica principal es que es compatible terminal por terminal y funcin por funcin con los dispositivos TTL. Esto hace posibles remplazar algunos circuitos TTL por un diseo equivalente CMOS. La serie 74HC son los CMOS de alta velocidad, tienen un aumento de 10 veces la velocidad de conmutacin. La serie 74HCT es tambin de alta velocidad, y tambin es compatible en lo que respecta a los voltajes con los dispositivos TTL. Los voltajes de alimentacin en la familia CMOS tiene un rango muy amplio, estos valores van de 3 a 15 V para los 4000 y los 74C. De 2 a 6 V para los 74HC y 74HCT. Los requerimientos de voltaje en la entrada para los dos estados lgicos se expresa como un porcentaje del voltaje de alimentacin. Tenemos entonces: VOL (max) = 0 V VOH (min) = VDD VIL (max) = 30%VDD VIH (min) = 70% VDD Por lo tanto los mrgenes de ruido se pueden determinar a partir de la tabla anterior y tenemos que es de 1.5 V. Esto es mucho mejor que los TTL ya que los CMOS pueden ser utilizados en medios con mucho ms ruido. Los mrgenes de ruido pueden hacerse todava mejores si aumentamos el valor de VDD ya que es un porcentaje de este. En lo que a la disipacin de potencia concierne tenemos un consumo de potencia de slo 2.5 nW cuando VDD = 5 V y cuando VDD = 10 V la potencia consumida aumenta a slo 10 nW. Sin embargo tenemos que la disipacin de potencia ser baja mientras estemos trabajando con corriente directa. La potencia crece en proporcin con la frecuencia. Una compuerta CMOS tiene la misma potencia de disipacin en promedio con un 74LS en frecuencia alrededor de 2 a 3 Mhz. Ya que los CMOS tienen una resistencia de entrada extremadamente grande (1012) que casi no consume corriente. Pero debido a su capacitancia de entrada se limita el nmero de entradas CMOS que se pueden manejar con una sola salida CMOS. As pues, el factor de carga de CMOS depende del mximo retardo permisible en la propagacin. Comnmente este factor de carga es de 50 para bajas frecuencias, para altas frecuencias el factor de carga disminuye. Los valores de velocidad de conmutacin dependen del voltaje de alimentacin que se emplee, por ejemplo en una 4000 el tiempo de propagacin es de 50 ns para VDD = 5 V y 25ns para VDD = 10 V. Como podemos ver mientras VDD sea mayor podemos operar en frecuencias ms elevadas. Hay otras caractersticas muy importantes que tenemos que considerar siempre, las entradas CMOS nunca deben dejarse desconectadas, todas
LABORATORIO DE COMPUERTAS LOGICAS DIGITALES Pgina 44

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

tienen que estar conectadas a un nivel fijo de voltaje, esto es porque los CMOS son, al igual que los MOS muy susceptibles a cargas electrostticas y ruido que podran daar los dispositivos. CARACTERSTICAS DE LA FAMILIA CMOS. La tecnologa MOS (Metal Oxido Semiconductor) deriva su nombre de la estructura bsica MOS de un electrodo metlico montado en un aislador de xido sobre un subestrato semiconductor. Los transistores de la tecnologa MOS son transistores de campo denominados MOSFET. La mayora de los CI digitales MOS se construyen exclusivamente con MOSFET.

Caractersticas principales. voltaje de alimentacin Las series 4000 y 74C funcionan con valores de VDD que van de 3 a 15V, por lo que la regulacin de voltaje no es un aspecto crtico. Las series 74HC y 74HCT funcionan con voltajes de 2 a 6 V.

niveles de voltaje Cuando las salidas CMOS manejan solo entradas CMOS, los niveles de voltaje de la salida pueden estar muy cercanos a 0V para el estado bajo, y a VDD para el estado alto. VOL (max) 0V

VOH (min)

VDD

VIL (max)

30% VDD

VIH (min)

70% VDD

velocidad de operacin Una compuerta NAND N-MOS comn tiene un tiempo de retardo de 50 ns. Esto se debe principalmente a la resistencia de salida relativamente alta (100k ) y la carga capacitiva representada por las entradas de los circuitos lgicos manejados.

margen de ruido Normalmente, los mrgenes de ruido N-MOS estn alrededor de 1.5V cuando operan desde VDD = 5 V, y sern proporcionalmente mayores para valores ms grandes de VDD.

factor de carga

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 45

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Para circuitos operando en DC o de baja frecuencia, las capacidades del factor de carga son virtualmente ilimitadas. Sin embrago, para frecuencias mayores de 100 kHz, se observa un deterioro del factor de carga - siendo del orden de 50, lo que es un tanto mejor que en las familias TTL.

consumo de potencia Los CI MOS consumen pequeas cantidades de potencia debido a las resistencias relativamente grandes que utilizan. A manera de ejemplo, se muestra la disipacin de potencia del INVERSOR N-MOS en sus dos estados de operacin.

PD = 5V x 0.05nA = 0.25 nW PD = 5V x 50

A = 0.25mW

complejidad del proceso La lgica MOS es la familia lgica ms simple de fabricar ya que utiliza un solo elemento bsico, el transistor N-MOS (o bien el P-MOS), por lo que no requiere de otros elementos como diodos o resistencias (como el CI TTL).

Susceptibilidad a la carga esttica Las familias lgicas MOS son especialmente susceptibles a daos por carga electrosttica. Esto es consecuencia directa de la alta impedancia de entrada de estos CI. Una pequea carga electrosttica que circule por estas altas impedancias puede dar origen a voltajes peligrosos. La mayora de los nuevos dispositivos CMOS estn protegidos contra dao por carga esttica mediante la inclusin en sus entradas de un diodo zener de proteccin. Estos diodos estn diseados para conducir y limitar la magnitud del voltaje de entrada a niveles muy inferiores a los necesarios para hacer dao. Las principales series CMOS son:

serie 4000/14000 serie 74C serie 74HC (CMOS de alta velocidad) serie 74HCT Diferencias entre las familias TTL y CMOS.

En comparacin con las familias lgicas TTL, las familias lgicas MOS son ms lentas en cuanto a velocidad de operacin; requieren de mucho menos potencia; tienen un mejor manejo del ruido; un mayor intervalo de suministro de voltaje; un factor de carga ms elevado y requieren de mucho menos espacio (rea en el CI) debido a lo compacto de los transistores MOSFET. Adems, debido a su alta densidad de integracin, los CI MOS estn superando a los CI bipolares en el rea de integracin a gran escala. (LSI - memorias grandes, CI de calculadora, microprocesadores, as como VLSI). Por otro lado, la velocidad de operacin de los CI TTL los hace dominar las categoras SSI o MSI (compuertas, FF y contadores)

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 46

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

6.- Implemente 10 circuitos con tres y cuatro entradas lgicas y encuentre su tabla de verdad, con su consecuente funcin lgica

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 47

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

Salida = (A + B + C) (A + B + C)

Salida = ABC + ABC + + AB

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 48

UNIVERSIDAD CSAR VALLEJO

INGENIERA DE SISTEMAS

F = A'B'C' + A'BC + AB'C + ABC'

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

S 1 0 0 1 0 1 1 0

ABC

LABORATORIO DE COMPUERTAS LOGICAS DIGITALES

Pgina 49

También podría gustarte