BSIM

família de models de transistors MOSFET per al disseny de circuits integrats.

BSIM (Berkeley Short-channel IGFET Model) [1] fa referència a una família de models de transistors MOSFET per al disseny de circuits integrats. També fa referència al grup BSIM situat al Departament d'Enginyeria Elèctrica i Ciències de la Computació (EECS) de la Universitat de Califòrnia, Berkeley, que desenvolupa aquests models. Es necessiten models de transistors precisos per a la simulació de circuits electrònics, que al seu torn són necessaris per al disseny de circuits integrats. A mesura que els dispositius es fan més petits cada generació de procés (vegeu la llei de Moore), es necessiten nous models per reflectir amb precisió el comportament del transistor.[2]

Model híbrid pi d'un transistor MOSFET

Els simuladors analògics comercials i industrials (com ara SPICE) han afegit molts altres models de dispositius a mesura que la tecnologia avançava i els models anteriors es feien inexactes. Per intentar l'estandardització d'aquests models de manera que un conjunt de paràmetres de model es pugui utilitzar en diferents simuladors, es va formar un grup de treball de la indústria, la Compact Model Coalition,[3] per triar, mantenir i promoure l'ús de models estàndard. Els models BSIM, desenvolupats a la UC Berkeley, són un d'aquests estàndards. Altres models recolzats pel consell són PSP, HICUM i MEXTRAM Arxivat 2014-12-28 a Wayback Machine. [4]

Model de petit senyal.

Els models de transistors desenvolupats i mantinguts actualment per UC Berkeley són:[5]

  • BSIM-CMG (Common Multi-Gate),[6]
  • BSIM-IMG (Independent Multi-Gate),[7] l'únic model publicat sense codi font (la publicació del qual està prevista per al 13 de juliol de 2021)
  • BSIM-SOI (silici sobre aïllant),[8]
  • BSIM-BULK,[9] abans BSIM6,
  • BSIM4,[10] utilitzat per a 0,13 μm a 20 nm nodes,
  • BSIM3,[11] un predecessor de BSIM4.

Referències

modifica
  1. Sheu, Scharfetter; Ko, Jeng IEEE Journal of Solid-State Circuits, SC-22, 8-1987, pàg. 558–566.
  2. Sheu, B.J.; Scharfetter, D.L.; Ko, P.-K.; Jeng, M.-C. «BSIM: Berkeley short-channel IGFET model for MOS transistors». IEEE Journal of Solid-State Circuits, 22, 4, 8-1987, pàg. 558–566. DOI: 10.1109/JSSC.1987.1052773. ISSN: 1558-173X.
  3. «Compact Model Coalition (CMC)». Si2.org.
  4. Sheu, B.; Scharfetter, D.; Ko, P.; Jeng, M. «BSIM: Berkeley short-channel IGFET model for MOS transistors». BSIM: Berkeley short-channel IGFET model for MOS transistors, 1987. DOI: 10.1109/JSSC.1987.1052773.
  5. Dunga, Mohan Vamsi; Lin, Chung-Hsun; Niknejad, Ali M.; Hu, Chenming. BSIM-CMG: A Compact Model for Multi-Gate Transistors (en anglès). Boston, MA: Springer US, 2008, p. 113–153. DOI 10.1007/978-0-387-71752-4_3. ISBN 978-0-387-71752-4. 
  6. «BSIM-CMG Model» (en anglès). BSIM Group, UC Berkeley.
  7. «BSIM-IMG Model» (en anglès). BSIM Group, UC Berkeley.
  8. «BSIM-SOI Model» (en anglès). BSIM Group, UC Berkeley.
  9. «BSIM-BULK Model» (en anglès). BSIM Group, UC Berkeley.
  10. «BSIM4 Model» (en anglès). BSIM Group, UC Berkeley.
  11. «BSIM3 Model» (en anglès). BSIM Group, UC Berkeley.