Diferencia entre revisiones de «Epyc»
m Mantenimiento de Control de autoridades |
Función de sugerencias de enlaces: 3 enlaces añadidos. |
||
(No se muestran 16 ediciones intermedias de 8 usuarios) | |||
Línea 1: | Línea 1: | ||
{{Ficha de hardware |
|||
{{Mal traducido}} |
|||
|nombre= AMD Epyc |
|||
'''Epyc''' es una marca de [[Microprocesador|microprocesadores]] [[x86-64]] introducida en junio de 2017,<ref>{{Cita web|url=https://www.anandtech.com/show/11476/computex-2017-amd-press-event-live-blog-starts-10pm-et|título=Computex 2017: AMD Press Event Live Blog|autor=Cutress|nombre=Ian|sitioweb=www.anandtech.com}}</ref> diseñada y comercializada por [[Advanced Micro Devices|AMD]] con base a la [[Zen (microarquitectura)|microarquitectura Zen]] de la compañía. Están dirigidos específicamente a los mercados de [[Servidor|servidores]] y [[Sistema embebido|sistemas integrados]]. Los procesadores Epyc comparten la misma microarquitectura que sus homólogos normales de escritorio, pero tienen características calificadas para empresas, como conteos de núcleos más altos, más carriles [[PCI Express]], soporte para grandes cantidades de RAM y [[Caché (informática)|memoria caché]] más grande. También admite configuraciones de sistemas de múltiples chips y sockets a través de la interconexión Interchip [[HyperTransport|Infinity Fabric]]. |
|||
|tipo=[[Microprocesador]] |
|||
|desarrollador=[[AMD]] |
|||
|fabricante=[[GlobalFoundries]] ([[14 nanómetros|14 nm]])<br>[[TSMC]] ([[7 nanómetros|7 nm]]) |
|||
|memoria=[[DDR4 SDRAM|DDR4 ECC]] |
|||
|frecuencia= 2.7 GHz a 3.9 GHz |
|||
|longitud mosfet mínima= [[14 nanómetros|14 nm]] a [[7 nanómetros|7 nm]] |
|||
|arquitectura=[[x86-64#AMD64|AMD64]],[[MMX|MMX(+)]],[[SSE]],<br>[[SSE2]],[[SSE3]],[[SSSE3]],<br>[[SSE4#SSE4a|SSE4a]],[[SSE4#SSE4.1|SSE4.1]],[[SSE4#SSE4.2|SSE4.2]],<br>[[Conjunto de Instrucciones AES|AES]],[[CLMUL instruction set|CLMUL]],[[Extensiones Vectoriales Avanzadas|AVX]],<br>[[Extensiones Vectoriales Avanzadas#Conjunto de instrucciones AVX2|AVX2]],[[FMA instruction set|FMA3]],[[F16C]],<br>[[Bit Manipulation Instruction Sets|ABM]],[[Bit Manipulation Instruction Sets|BMI1]],[[Bit Manipulation Instruction Sets|BMI2]],[[Intel SHA extensions|SHA]] |
|||
|microarquitectura=[[Zen (microarquitectura)|Zen]]<br>[[Zen 2]] |
|||
|número de núcleos= Hasta 128 (256 hilos en sistemas de doble zócalo (''dual-socket'')) |
|||
|tipo de zócalo=[[Socket SP3|SP3]] |
|||
|marca1=Epyc |
|||
|usado en título=Nombres en clave |
|||
|usado en=''Naples'' (Zen)<br>''Rome'' (Zen 2) |
|||
|precedido por=[[AMD Opteron|Opteron]] |
|||
|sucedido por= |
|||
}} |
|||
'''Epyc''' es una marca de [[Microprocesador|microprocesadores]] [[x86-64]] introducida en junio de 2017,<ref>{{Cita web|url=https://www.anandtech.com/show/11476/computex-2017-amd-press-event-live-blog-starts-10pm-et|título=Computex 2017: AMD Press Event Live Blog|autor=Cutress|nombre=Ian|sitioweb=www.anandtech.com}}</ref> diseñada y comercializada por [[Advanced Micro Devices|AMD]] basada en la [[Zen (microarquitectura)|microarquitectura Zen]] de la compañía. Están dirigidos específicamente a los mercados de [[Servidor|servidores]] y [[Sistema embebido|sistemas embebidos (integrados)]]. Los procesadores Epyc comparten la misma microarquitectura que sus homólogos normales de escritorio, pero tienen características calificadas para empresas, como un mayor número de núcleos, más líneas [[PCI Express]], soporte para grandes cantidades de RAM y más [[Caché (informática)|memoria caché]]. También soporta configuraciones de sistemas de múltiples chips y doble-zócalo (''dual-socket'') a través de la interconexión [[HyperTransport|Infinity Fabric]]. |
|||
== Historia == |
|||
== Historia == |
|||
En marzo de 2017, AMD anunció una plataforma de servidor basada en la [[Zen (microarquitectura)|microarquitectura Zen]], cuyo nombre en código es Nápoles, y la reveló oficialmente bajo la marca Epyc en mayo.<ref>{{Cita noticia|apellidos=Kampman|nombre=Jeff|título=AMD's Naples datacenter CPUs will make an Epyc splash|url=https://techreport.com/news/31916/amd-naples-datacenter-cpus-will-make-an-epyc-splash|fechaacceso=16 May 2017|editorial=Tech Report|fecha=16 May 2017}}</ref> Ese junio, AMD lanzó oficialmente Epyc al lanzar los procesadores de la serie Epyc 7001.<ref>{{Cita noticia|apellidos=Cutress|nombre=Ian|título=AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis|url=http://www.anandtech.com/show/11551/amds-future-in-servers-new-7000-series-cpus-launched-and-epyc-analysis|fechaacceso=12 de julio de 2017|editorial=Anandtech|fecha=20 de junio de 2017}}</ref> Dos años después, en agosto de 2019, se lanzaron los procesadores de la serie Epyc 7002 basados en la microarquitectura Zen 2, con un rendimiento mucho mejor y el doble de núcleos en comparación con sus predecesores. |
|||
En marzo de 2017, AMD anunció una plataforma de servidor basada en la [[Zen (microarquitectura)|microarquitectura Zen]], cuyo nombre en clave era ''Naples'' (Nápoles en español), y la reveló oficialmente bajo la marca Epyc en mayo.<ref>{{Cita noticia|apellidos=Kampman|nombre=Jeff|título=AMD's Naples datacenter CPUs will make an Epyc splash|url=https://techreport.com/news/31916/amd-naples-datacenter-cpus-will-make-an-epyc-splash|fechaacceso=16 May 2017|editorial=Tech Report|fecha=16 May 2017}}</ref> Ese mes de junio, AMD presentó oficialmente Epyc al lanzar los procesadores Epyc de la serie 7001.<ref>{{Cita noticia|apellidos=Cutress|nombre=Ian|título=AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis|url=http://www.anandtech.com/show/11551/amds-future-in-servers-new-7000-series-cpus-launched-and-epyc-analysis|fechaacceso=12 de julio de 2017|editorial=Anandtech|fecha=20 de junio de 2017}}</ref> Dos años después, en agosto de 2019, se lanzaron los procesadores Epyc de la serie 7002 basados en la microarquitectura [[Zen 2]], entregando un rendimiento mucho mejor y el doble de núcleos en comparación con sus predecesores. |
|||
La futura microarquitectura Epyc basada en Zen 3 |
La futura microarquitectura Epyc basada en Zen 3 tendrá nombre en clave "Milan".<ref>https://www.anandtech.com/show/14568/an-interview-with-amds-forrest-norrod-naples-rome-milan-genoa</ref> |
||
== Diseño == |
== Diseño == |
||
La plataforma incluye sistemas |
La plataforma incluye sistemas con: uno y dos zócalos. En configuraciones de múltiples procesadores, dos procesadores Epyc se comunican a través de [[HyperTransport|Infinity Fabric]] de AMD.<ref>{{Cita noticia|apellidos=Kampman|nombre=Jeff|título=AMD's Naples platform prepares to take Zen into the datacenter|url=https://techreport.com/news/31549/amd-naples-platform-prepares-to-take-zen-into-the-datacenter|fechaacceso=7 de marzo de 2017|editorial=Tech Report|fecha=7 de marzo de 2017}}</ref> Cada chip de servidor soporta 8 canales de memoria y 128 líneas [[PCI Express|PCIe]] 3.0, de las cuales 64 líneas cada una se utilizan para la comunicación de CPU a CPU a través de Infinity Fabric cuando se instalan en una configuración de doble procesador.<ref>{{Cita noticia|apellidos=Cutress|nombre=Ian|título=AMD Prepares 32-Core Naples CPUs for 1P and 2P Servers: Coming in Q2|url=http://www.anandtech.com/show/11183/amd-prepares-32-core-naples-cpus-for-1p-and-2p-servers-coming-in-q2|fechaacceso=7 de marzo de 2017|editorial=Anandtech|fecha=7 de marzo de 2017}}</ref> Todos los procesadores Epyc están compuestos por cuatro ''chips'' Zeppelin de ocho núcleos (el mismo ''chip'' que se encuentra en los procesadores [[Ryzen]] ) en un [[Módulo multichip|módulo de múltiples chips (''chiplet'')]], con las diferentes cantidades en el número de núcleos producidas por la desactivación simétrica de núcleos en cada [[Zen (microarquitectura)|''core complex'' (CCX)]] de cada ''chip'' Zeppelin.<ref>{{Cita web|url=https://pcper.com/2017/06/amd-epyc-7000-series-data-center-processor-launch-gunning-for-xeon/2/|título=AMD EPYC 7000 Series Data Center Processor Launch – Gunning for Xeon | Architectural Outlook|fechaacceso=9 de agosto de 2019|autor=Shrout|nombre=Ryan|fecha=20 de junio de 2017|sitioweb=www.pcper.com}}</ref><ref>{{Cita web|url=https://www.nextplatform.com/2017/05/17/amd-disrupts-two-socket-server-status-quo/|título=AMD Disrupts The Two-Socket Server Status Quo|autor=Morgan|nombre=Timothy Prickett|fecha=17 de mayo de 2017|sitioweb=www.nextplatform.com}}</ref> |
||
A diferencia de Opteron, los equivalentes de Intel y los procesadores de escritorio AMD (excluyendo el [[Socket AM1]]), los procesadores Epyc no |
A diferencia de los Opteron, los equivalentes de Intel y los procesadores de escritorio de AMD (excluyendo el [[Socket AM1]]), los procesadores Epyc no usan ''chipset'', que también se conoce como [[System on a chip|sistema en un chip (SoC)]]. Eso significa que la mayoría de las funciones requeridas para que el servidor sea totalmente funcional (como memoria, PCI Express, controladores SATA, etc.) están completamente integradas en el procesador, eliminando la necesidad de colocar un ''chipset'' en una [[placa base]]. Algunas características no disponibles requieren de ''chips'' controladores adicionales para que estén disponible en el sistema. |
||
La primera generación de microprocesadores Epyc |
La primera generación de microprocesadores Epyc fueron fabricados por [[GlobalFoundries]] utilizando un [[Fabricación de circuitos integrados|proceso de fabricación]] de [[14 nanómetros|14 nm]] [[FinFET]] con licencia de [[Samsung Electronics]].<ref>{{Cita noticia|apellidos=Morris|nombre=John|título=Inside GlobalFoundries' long road to the leading edge|url=https://www.zdnet.com/article/inside-globalfoundries-long-road-to-the-leading-edge/|fechaacceso=17 de julio de 2019|fecha=13 de marzo de 2018}}</ref> Epyc 2 son fabricados por [[TSMC]] utilizando un proceso de [[7 nanómetros|7 nm]] FinFET.<ref name="anandtech">{{Cita noticia|apellidos=Smith|nombre=Ryan|título=AMD “Rome” EPYC CPUs to Be Fabbed By TSMC|url=https://www.anandtech.com/show/13122/amd-rome-epyc-cpus-to-be-fabbed-by-tsmc|fechaacceso=18 de junio de 2019|fecha=26 de julio de 2018}}</ref> |
||
== Recepción == |
== Recepción == |
||
[[Archivo:EpycProcessor.jpg|miniaturadeimagen|Procesador Epyc de primera generación]] |
|||
La recepción inicial de Epyc fue generalmente positiva.<ref name="anand">{{Cita noticia|apellidos=De Gelas|nombre=Johan|título=Sizing Up the Servers: Intel's Skylake-SP Xeon vs AMD's EPYC 7000|url=http://www.anandtech.com/show/11544/intel-skylake-ep-vs-amd-epyc-7000-cpu-battle-of-the-decade|fechaacceso=11 de julio de 2017|editorial=Anandtech|fecha=11 de julio de 2017}}</ref> En general, se descubrió que Epyc supera a las CPU de Intel en los casos en que los núcleos podrían funcionar de forma independiente, como en la [[Supercomputadora|informática de alto rendimiento]] y las aplicaciones de [[Macrodatos|big data]]. La primera generación de Epyc se retrasó en las tareas de la base de datos en comparación con las partes [[Intel Xeon|Xeon de]] [[Intel Corporation|Intel]] debido a una mayor latencia de caché. |
|||
La recepción inicial de Epyc fue generalmente positiva.<ref name="anand">{{Cita noticia|apellidos=De Gelas|nombre=Johan|título=Sizing Up the Servers: Intel's Skylake-SP Xeon vs AMD's EPYC 7000|url=http://www.anandtech.com/show/11544/intel-skylake-ep-vs-amd-epyc-7000-cpu-battle-of-the-decade|fechaacceso=11 de julio de 2017|editorial=Anandtech|fecha=11 de julio de 2017}}</ref> En general, se descubrió que Epyc supera a las CPU de Intel en los casos en que los núcleos podrían funcionar de forma independiente, como en la [[Supercomputadora|informática de alto rendimiento]] y las aplicaciones de [[Macrodatos|big data]]. La primera generación de Epyc mostró menos rendimiento en tareas de base de datos en comparación con los procesadores [[Intel Xeon|Xeon]] de [[Intel Corporation|Intel]] debido a una mayor latencia de caché.<ref name="anand" /> |
|||
== Características == |
|||
Tabla de características de la CPU |
|||
== Productos == |
== Productos == |
||
=== Servidores === |
|||
==== Primera generación (Nápoles) ==== |
|||
{|class="wikitable sortable" style="text-align:center;" |
|||
! rowspan="3" |Modelo |
|||
! rowspan="3" |Proceso de<br> fabricación |
|||
! rowspan="3" |Configuración del<br> Zócalo (Socket) |
|||
! rowspan="3" |[[Procesador multinúcleo|Núcleos]]/[[Unidad de coma flotante|FPUs]]<br />([[Hilo (informática)|hilos]]) |
|||
! colspan="3" |[[Frecuencia de reloj]] ([[Gigahertz|GHz]]) |
|||
! colspan=3 | [[Caché (informática)|Caché]]{{refn|group="Nota1"|name="kib"|AMD en su documentación técnica usa "KB", que define como "Kilobyte" y es igual a 1024 bytes (1 KiB), y "MB", lo define como "Megabyte" y es igual a 1024 "KB" (1 MiB).<ref name="AMD_54945">{{cite web |url=http://developer.amd.com/wordpress/media/2017/11/54945_PPR_Family_17h_Models_00h-0Fh.pdf |format=PDF |title=Processor Programming Reference (PPR) for AMD Family 17h Model 01h, Revision B1 Processors |work=AMD Technical Documentation |location=AMD Developer Central |publisher=Advanced Micro Devices, Inc. |date=15 de abril de 2017 |page=25 |accessdate=1 de noviembre de 2019 }}</ref>}} |
|||
! rowspan=3 | Líneas<br>[[PCI Express|PCIe]] |
|||
! rowspan=3 | [[Controlador de memoria|Soporte de memoria]] |
|||
! rowspan=3 | [[Potencia de diseño térmico|TDP]] |
|||
! rowspan=3 | Fecha de<br />lanzamiento |
|||
! rowspan=3 | Precio de<br />lanzamiento<br />([[Dólar estadounidense|USD]]) |
|||
|- |
|||
! rowspan=2 | Base |
|||
! colspan=2 | Boost |
|||
! rowspan=2 | [[Caché de CPU|L1]]<br />(KB) |
|||
! rowspan=2 | [[Caché de CPU|L2]]<br />(KB) |
|||
! rowspan=2 | [[Caché de CPU|L3]]<br />(MB) |
|||
|- |
|||
! Todos los núcleos |
|||
! Máx. |
|||
|- |
|||
! style="text-align:left;" | EPYC 7351P<ref name="AMD Epyc Data Sheet">{{cite web|url=https://www.amd.com/system/files/2017-06/AMD-EPYC-Data-Sheet.pdf|title=AMD EPYC™ 7000 Series Processors: Leading Performance for the Cloud Era|date=August 2018|publisher=Advanced Micro Devices, Inc.|page=2}}</ref><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| rowspan=14 | 14nm |
|||
| rowspan=3 | 1P |
|||
| {{nts|16}} (32) |
|||
| 2.4 || colspan=2 | 2.9 |
|||
| rowspan=14 | 64 KB<br> inst.<br />32 KB<br> de<br> datos<br />por<br> núcleo |
|||
| rowspan=14 | 512 KB<br />por<br> núcleo |
|||
| rowspan=3 | 64 |
|||
| rowspan=14 | 128 |
|||
| rowspan=3 | DDR4-2666<br /><small>8 canales</small> |
|||
| rowspan=2 | 155/170 W |
|||
| rowspan=4 | Junio de 2017<br /><ref name="ServeTheHome7000">{{cite news|url=https://www.servethehome.com/amd-epyc-new-details-on-the-emerging-server-platform/|title=AMD EPYC New Details on the Emerging Server Platform|last1=Kennedy|first1=Patrick|date=16 May 2017|accessdate=16 May 2017|work=Serve The Home}}</ref> |
|||
| {{0}} $750{{0|+}} |
|||
|- |
|||
! style="text-align:left;" | EPYC 7401P<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| {{nts|24}} (48) |
|||
| rowspan=2 | 2.0 || 2.8 || rowspan="2" | 3.0 |
|||
| $1075{{0|+}} |
|||
|- |
|||
! style="text-align:left;" | EPYC 7551P<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| {{nts|32}} (64) |
|||
| 2.55 |
|||
| 180 W |
|||
| $2100{{0|+}} |
|||
|- |
|||
! style="text-align:left;" | EPYC 7251<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| rowspan=11 | 2P |
|||
| rowspan=2 | {{nts|8}} (16) |
|||
| 2.1 || colspan=2 rowspan=2 | 2.9 |
|||
| 32||DDR4-2400<br /><small>8 canales</small> |
|||
| 120 W |
|||
| {{0}} $475{{0|+}} |
|||
|- |
|||
! style="text-align:left;" | EPYC 7261<ref>{{Cite web|url=https://www.amd.com/en/products/cpu/amd-epyc-7261|title=AMD EPYC™ 7261 {{!}} AMD|website=www.amd.com|access-date=20 de enero de 2019}}</ref> |
|||
| 2.5 |
|||
| 64 |
|||
| rowspan=10 | DDR4-2666<br /><small>8 canales</small> |
|||
| rowspan=4 | 155/170 W |
|||
| Mediados de 2018 |
|||
| {{0}}$700+ |
|||
|- |
|||
! style="text-align:left;" | EPYC 7281<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| rowspan=4 |{{nts|16}} (32) |
|||
| 2.1 || colspan=2 rowspan=2 | 2.7 |
|||
| 32 |
|||
| rowspan=3 | Junio de 2017<br /><ref name="ServeTheHome7000" /> |
|||
| {{0}} $650{{0|+}} |
|||
|- |
|||
! style="text-align:left;" | EPYC 7301<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| 2.2 |
|||
| rowspan=8 | 64 |
|||
| {{0}}$800+ |
|||
|- |
|||
! style="text-align:left;" | EPYC 7351<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| 2.4 || colspan=2 | 2.9 |
|||
| $1100+ |
|||
|- |
|||
! style="text-align:left;" | EPYC 7371<ref>{{Cite web|url=https://www.gamepc.com/shop/products?sku=PS7371BEVGPAF|title=AMD PS7371BEVGPAF EPYC 7371 3.1GHz 16-Core|website=www.gamepc.com|access-date=20 de enero de 2019}}</ref> |
|||
| 3.1 |
|||
| 3.6 |
|||
| 3.8 |
|||
| 180 W |
|||
| Finales de 2018 |
|||
| $1550+ |
|||
|- |
|||
! style="text-align:left;" | EPYC 7401<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| rowspan="2" | {{nts|24}} (48) |
|||
| 2.0 || 2.8 || 3.0 |
|||
| 155/170 W |
|||
| rowspan=5 | Junio de 2017<br /><ref name="ServeTheHome7000" /> |
|||
| $1850{{0|+}} |
|||
|- |
|||
! style="text-align:left;" | EPYC 7451<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| 2.3 || 2.9 || 3.2 |
|||
| 180 W |
|||
| $2400+ |
|||
|- |
|||
! style="text-align:left;" | EPYC 7501<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| rowspan=3 | {{nts|32}} (64) |
|||
| rowspan=2 | 2.0 || 2.6 || rowspan="2" | 3.0 |
|||
| 155/170 W |
|||
| $3400{{0|+}} |
|||
|- |
|||
! style="text-align:left;" | EPYC 7551<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release" /><ref name="anand_liveblog" /> |
|||
| 2.55 |
|||
| rowspan=2 | 180 W |
|||
| $3400+ |
|||
|- |
|||
! style="text-align:left;" | EPYC 7601<ref name="AMD Epyc Data Sheet" /><ref name="anand_epyc_release">{{cite news|last1=Cutress|first1=Ian|title=AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis|url=http://www.anandtech.com/show/11551/amds-future-in-servers-new-7000-series-cpus-launched-and-epyc-analysis|accessdate=21 de junio de 2017|work=Anand Tech|date=20 de junio de 2017}}</ref><ref name="anand_liveblog">{{cite news|last1=Cutress|first1=Ian|title=AMD EPYC Launch Event Live Blog |url=http://www.anandtech.com/show/11562/amd-epyc-launch-event-live-blog-starts-4pm-et-|accessdate=21 de junio de 2017|work=Anand Tech|date=20 de junio de 2017}}</ref> |
|||
|| 2.2 || 2.7 || 3.2 |
|||
| $4200{{0|+}} |
|||
|- |
|||
|} |
|||
{{listaref|group=Nota1}} |
|||
=== |
==== Segunda generación (Roma) ==== |
||
En noviembre de 2018, AMD anunció Epyc 2 en su evento Next Horizon, la segunda generación de procesadores Epyc con nombre en clave "Rome" y basados en la [[microarquitectura]] [[Zen 2]] .<ref>{{Cita web|url=https://www.amd.com/en/press-releases/2018-11-06-amd-takes-high-performance-datacenter-computing-to-the-next-horizon|título=AMD Takes High-Performance Datacenter Computing to the Next Horizon|fechaacceso=6 de diciembre de 2018|sitioweb=AMD|idioma=en}}</ref> Los procesadores cuentan con hasta ocho ''chiplets'' de [[7 nanómetros|7 nm ]] junto con un chip [[Periférico de entrada/salida|E/S (''I/O die'')]] de 14 nm en el centro, interconectado a través de [[HyperTransport|Infinity Fabric]]. Los procesadores soportan hasta 8 canales de RAM DDR4 de hasta 4 [[Terabyte|TB]] e introducen compatibilidad con [[PCI Express|PCIe]] 4.0. Estos procesadores tienen hasta 64 núcleos con 128 hilos ''SMT'' por zócalo.<ref>{{Cita web|url=https://www.pcworld.com/article/3319296/components-processors/what-amds-64-core-rome-server-cpu-tells-us-about-ryzen-2.html|título=What AMD's 64-core 'Rome' server CPU tells us about Ryzen 2|fechaacceso=8 de noviembre de 2018|autor=Gordon Mah Ung|fecha=7 de noviembre de 2018|sitioweb=[[PCWorld]]}}</ref> Los procesadores "Rome" de 7 nm son fabricados por [[TSMC]].<ref name="anandtech">{{Cita noticia|apellidos=Smith|nombre=Ryan|título=AMD “Rome” EPYC CPUs to Be Fabbed By TSMC|url=https://www.anandtech.com/show/13122/amd-rome-epyc-cpus-to-be-fabbed-by-tsmc|fechaacceso=18 de junio de 2019|fecha=26 de julio de 2018}}</ref> Fueron lanzados el 7 de agosto de 2019.<ref>{{Cita web|url=https://www.amd.com/en/press-releases/2019-08-07-2nd-gen-amd-epyc-processors-set-new-standard-for-the-modern-datacenter|título=2nd Gen AMD EPYC™ Processors Set New Standard for the Modern Datacenter with Record-Breaking Performance and Significant TCO Savings|fechaacceso=8 de agosto de 2019|fecha=7 de agosto de 2019|sitioweb=AMD}}</ref> |
|||
==== Primera generación Epyc (Nápoles) ==== |
|||
{{AMD Epyc}} |
|||
[[Archivo:EpycProcessor.jpg|miniaturadeimagen|Primera generación Epyc procesador]] |
|||
En noviembre de 2018, AMD anunció Epyc 2 en su evento Next Horizon, la segunda generación de procesadores Epyc con el nombre en código "Roma" y basado en la [[microarquitectura]] Zen 2 . <ref>{{Cita web|url=https://www.amd.com/en/press-releases/2018-11-06-amd-takes-high-performance-datacenter-computing-to-the-next-horizon|título=AMD Takes High-Performance Datacenter Computing to the Next Horizon|fechaacceso=6 de diciembre de 2018|sitioweb=AMD|idioma=en}}</ref> Los procesadores cuentan con hasta ocho [[7 nanómetros|7 {{Spaces}}]] Procesadores de "chiplet" basados en [[7 nanómetros|nm]] con un chip [[Periférico de entrada/salida|IO]] basado en 14 nm en el centro interconectado a través de [[HyperTransport|Infinity Fabric]] . Los procesadores admiten hasta 8 canales de RAM DDR4 de hasta 4 [[Terabyte|TB]] e introducen compatibilidad con [[PCI Express|PCIe]] 4.0. Estos procesadores tienen hasta 64 núcleos con 128 subprocesos SMT por zócalo. <ref>{{Cita web|url=https://www.pcworld.com/article/3319296/components-processors/what-amds-64-core-rome-server-cpu-tells-us-about-ryzen-2.html|título=What AMD's 64-core 'Rome' server CPU tells us about Ryzen 2|fechaacceso=8 de noviembre de 2018|autor=Gordon Mah Ung|fecha=7 de noviembre de 2018|sitioweb=[[PCWorld]]}}</ref> Los 7 {{Spaces}} nm "Rome" es fabricado por [[TSMC]] . <ref name="anandtech">{{Cita noticia|apellidos=Smith|nombre=Ryan|título=AMD “Rome” EPYC CPUs to Be Fabbed By TSMC|url=https://www.anandtech.com/show/13122/amd-rome-epyc-cpus-to-be-fabbed-by-tsmc|fechaacceso=18 de junio de 2019|fecha=26 de julio de 2018}}</ref> Fue lanzado el 7 de agosto de 2019. <ref>{{Cita web|url=https://www.amd.com/en/press-releases/2019-08-07-2nd-gen-amd-epyc-processors-set-new-standard-for-the-modern-datacenter|título=2nd Gen AMD EPYC™ Processors Set New Standard for the Modern Datacenter with Record-Breaking Performance and Significant TCO Savings|fechaacceso=8 de agosto de 2019|fecha=7 de agosto de 2019|sitioweb=AMD}}</ref> {{AMD Epyc 7002 series}} |
|||
* |
* Número de líneas PCIe: 128 |
||
* |
* Zócalo: [[Socket SP3|SP3]] |
||
* |
* Fecha de Lanzamiento: 7 de agosto de 2019 a excepción del procesador EPYC 7H12 el cual fue lanzado el 18 de septiembre de 2019 |
||
* [[Memoria de acceso aleatorio|Memoria RAM]] soportada: DDR4-3200 de 8 canales (''eight-channel'') |
|||
* Memory support: [[Multi-channel memory architecture#Dual-channel architecture|eight-channel]] DDR4-3200 |
|||
{| class="wikitable center" |
{| class="wikitable sortable" style="text-align:center;" |
||
! rowspan="3" | |
! rowspan="3" |Modelo |
||
! rowspan="3" | |
! rowspan="3" |Proceso de<br> fabricación |
||
! rowspan="3" | |
! rowspan="3" |Configuración del<br> Zócalo (Socket) |
||
! rowspan="3" |[[ |
! rowspan="3" |[[Procesador multinúcleo|Núcleos]]/[[Unidad de coma flotante|FPUs]]<br />([[Hilo (informática)|hilos]]) |
||
! colspan="3" | |
! colspan="3" |Frecuencia de reloj (GHz) |
||
! colspan=3 | [[Caché (informática)|Caché]]{{refn|group="Nota2"|name="kib"| AMD en su documentación técnica usa KB, lo cual define como Kilobyte y equivale a 1024 bytes, y MB, lo cual define como Megabyte y equivale a 1024 KB.<ref name="AMD_54945">{{cite web |url=http://developer.amd.com/wordpress/media/2017/11/54945_PPR_Family_17h_Models_00h-0Fh.pdf |format=PDF |title=Processor Programming Reference (PPR) for AMD Family 17h Model 01h, Revision B1 Processors |work=AMD Technical Documentation |location=AMD Developer Central |publisher=Advanced Micro Devices, Inc. |date=15 de abril de 2017 |page=25 |accessdate=1 de noviembre de 2019 }}</ref>}} |
|||
! colspan="2" |Cache |
|||
! rowspan="3" |[[ |
! rowspan="3" |[[Potencia de diseño térmico|TDP]] |
||
! rowspan="3" | |
! rowspan="3" |Precio de<br />lanzamiento<br />(USD) |
||
|- |
|- |
||
! rowspan="2" |Base |
! rowspan="2" |Base |
||
! colspan="2" |Boost |
! colspan="2" |Boost |
||
! rowspan="2" | |
! rowspan="2" | [[Caché de CPU|L1]]<br />(KB) |
||
! rowspan="2" | |
! rowspan="2" | [[Caché de CPU|L2]]<br />(KB) |
||
! rowspan="2" | [[Caché de CPU|L3]]<br />(MB) |
|||
|- |
|- |
||
!Todos<br>los<br>núcleos |
|||
!All-core |
|||
!Máx. |
|||
!Max |
|||
|- |
|- |
||
!EPYC 7232P |
!EPYC 7232P |
||
| rowspan=" |
| rowspan="23" |7nm |
||
| rowspan="5" |1P |
| rowspan="5" |1P |
||
|8 (16) |
|8 (16) |
||
Línea 60: | Línea 191: | ||
| |
| |
||
|3.2 |
|3.2 |
||
| rowspan="23" | 32 KB<br> inst.<br />32 KB <br>de<br> datos<br />por<br> núcleo |
|||
|8 x 512 |
|||
| rowspan="23" | 512 KB<br />por<br> núcleo |
|||
|32 |
|32 |
||
|120 W |
|120 W |
||
Línea 70: | Línea 202: | ||
| |
| |
||
|3.3 |
|3.3 |
||
|16 x 512 |
|||
| rowspan="3" |128 |
| rowspan="3" |128 |
||
|155 W |
|155 W |
||
Línea 80: | Línea 211: | ||
| |
| |
||
|3.35 |
|3.35 |
||
|24 x 512 |
|||
| rowspan="2" |180 W |
| rowspan="2" |180 W |
||
|$1250 |
|$1250 |
||
Línea 89: | Línea 219: | ||
| |
| |
||
|3.35 |
|3.35 |
||
|32 x 512 |
|||
|$2300 |
|$2300 |
||
|- |
|- |
||
Línea 97: | Línea 226: | ||
| |
| |
||
|3.35 |
|3.35 |
||
|64 x 512 |
|||
|256 |
|256 |
||
|200 W |
|200 W |
||
Línea 108: | Línea 236: | ||
| |
| |
||
|3.2 |
|3.2 |
||
| rowspan="2" |8 x 512 |
|||
|64 |
|64 |
||
|120 W |
|120 W |
||
Línea 126: | Línea 253: | ||
| |
| |
||
|3.2 |
|3.2 |
||
|12 x 512 |
|||
| rowspan="2" |64 |
| rowspan="2" |64 |
||
| rowspan="2" |120 W |
| rowspan="2" |120 W |
||
Línea 136: | Línea 262: | ||
| |
| |
||
|3.2 |
|3.2 |
||
| rowspan="2" |16 x 512 |
|||
|$650 |
|$650 |
||
|- |
|- |
||
Línea 152: | Línea 277: | ||
| |
| |
||
|3.2 |
|3.2 |
||
| rowspan="2" |24 x 512 |
|||
|$1350 |
|$1350 |
||
|- |
|- |
||
Línea 167: | Línea 291: | ||
| |
| |
||
|3.35 |
|3.35 |
||
| rowspan="3" |32 x 512 |
|||
|155 W |
|155 W |
||
|$2025 |
|$2025 |
||
Línea 190: | Línea 313: | ||
| |
| |
||
|3.3 |
|3.3 |
||
| rowspan="2" |48 x 512 |
|||
|192 |
|192 |
||
|200 W |
|200 W |
||
Línea 208: | Línea 330: | ||
| |
| |
||
|3.35 |
|3.35 |
||
| rowspan="3" |64 x 512 |
|||
|200 W |
|200 W |
||
|$6450 |
|$6450 |
||
Línea 225: | Línea 346: | ||
|280 W |
|280 W |
||
| |
| |
||
|- |
|||
!EPYC 7F32 |
|||
| rowspan="3" |1P/2P |
|||
|8 (16) |
|||
|3.7 |
|||
| |
|||
|3.9 |
|||
|128 |
|||
|180W |
|||
|$2100 |
|||
|- |
|||
!EPYC 7F52 |
|||
|16 (32) |
|||
|3.5 |
|||
| |
|||
|3.9 |
|||
|256 |
|||
|240W |
|||
|$3100 |
|||
|- |
|||
!EPYC 7F72 |
|||
|24 (48) |
|||
|3.2 |
|||
| |
|||
|3.7 |
|||
|192 |
|||
|240W |
|||
|$2450 |
|||
|} |
|} |
||
{{listaref|group="Nota2"}} |
|||
==== Tercera generación (Milán) ==== |
|||
En el consejo asesor de ''HPC-AI'' en el [[Reino Unido]] en octubre de 2019, AMD declaró especificaciones para ''Milan'', los ''chips'' Epyc basados en la microarquitectura [[Zen 3]] .<ref name="alcorn">{{Cita noticia|url=https://www.tomshardware.com/news/amd-zen-3-zen-4-epyc-rome-milan-genoa-architecture-microarchitecture,40561.html|título=AMD dishes on Zen 3 and Zen 4 architecture, Milan and Genoa roadmap|apellidos=Alcorn|nombre=Paul|editorial=[[Tom's Hardware]]|fecha=5 de octubre de 2019|fechaacceso=5 de octubre de 2019}}</ref> Los Chips de ''Milan'' utilizarán el zócalo [[Socket SP3|SP3]], con hasta 64 núcleos con soporte para RAM [[DDR4 SDRAM]] de ocho canales y PCIe 4.0.<ref name="alcorn" /> También se anunció planes para la posterior generación de chips, con nombre en clave ''Genoa'', estarán basados en la microarquitectura [[Zen 4]] y utilizarán el zócalo [[Socket SP5|SP5]].<ref name="alcorn" /> |
|||
=== Embebidos === |
|||
==== Primera generación (Snowy Owl) ==== |
|||
En febrero de 2018, AMD lanzó la serie EPYC 3000 de procesadores Zen [[Sistema embebido|embebidos]].<ref name="tomshardware">{{Cita noticia|apellidos=Alcorn|nombre=Paul|título=AMD Launches Ryzen Embedded V1000, EPYC Embedded 3000 Processors|url=http://www.tomshardware.com/news/amd-epyc-ryzen-embedded-v1000-3000,36556.html|fechaacceso=5 de abril de 2018|editorial=tom's HARDWARE|fecha=21 de febrero de 2018}}</ref> |
|||
{|class="wikitable sortable" style="text-align:center;" |
|||
! rowspan=3 | Modelo |
|||
! rowspan=3 | Fecha de lanzamiento |
|||
! rowspan=3 | [[Fabricación de circuitos integrados|Proceso<br>de<br>Fabricación]] |
|||
! rowspan=3 | Zócalo <br>(''Socket'') |
|||
! rowspan=3 | [[Procesador multinúcleo|Núcleos]]<br>([[Hilo (informática)|hilos]]) |
|||
! colspan=3 | [[Frecuencia de reloj]] ([[Hercio|GHz]]) |
|||
! colspan=3 | [[Caché (informática)|Caché]]{{refn|group="Nota3"|name=kib|AMD define 1 kilobyte (KB) como 1024 bytes, y 1 megabyte (MB) como 1024 kilobytes.<ref name="AMD_54945">{{cite web |url=http://developer.amd.com/wordpress/media/2017/11/54945_PPR_Family_17h_Models_00h-0Fh.pdf |format=PDF |title=Processor Programming Reference (PPR) for AMD Family 17h Model 01h, Revision B1 Processors |work=AMD Technical Documentation |location=AMD Developer Central |publisher=Advanced Micro Devices, Inc. |date=15 de abril de 2017 |page=25 |accessdate=1 de noviembre de 2019 }}</ref>}} |
|||
! rowspan=3 | [[Controlador de memoria|Soporte<br> de memoria]] |
|||
! rowspan=3 | [[Ethernet]] |
|||
! rowspan=3 | [[Potencia de diseño térmico|TDP]] |
|||
! rowspan=3 | [[Temperatura de unión|Temperatura de<br> unión]] (°C) |
|||
|- |
|||
! rowspan=2 | Base |
|||
! colspan=2 | Boost |
|||
! rowspan=2 | [[Caché de CPU|L1]] |
|||
! rowspan=2 | [[Caché de CPU|L2]] |
|||
! rowspan=2 | [[Caché de CPU|L3]] |
|||
|- |
|||
! Todos los núcleos |
|||
! Máx. |
|||
|- |
|||
! style="text-align:left;" | EPYC 3101 |
|||
| rowspan=4 | Febrero de 2018 |
|||
| rowspan=9 | 14nm |
|||
| rowspan=6 | SP4r2 |
|||
| 4 (4) |
|||
| 2.1 || 2.9 || 2.9 |
|||
| rowspan=9 | 64 KB inst.<br />32 KB <br>de datos<br />por núcleo |
|||
| rowspan=9 | 512 KB<br />por<br> núcleo |
|||
| 8 MB |
|||
| rowspan=2 | DDR4-2666<br /><small>doble-canal</small> |
|||
| rowspan=5 | 4 × 10GbE |
|||
| 35 W |
|||
| rowspan=3 | 0-95 |
|||
|- |
|||
! style="text-align:left;" | EPYC 3151 |
|||
| 4 (8) |
|||
| 2.7 || 2.9 || 2.9 |
|||
| 16 MB |
|||
| 45 W |
|||
|- |
|||
! style="text-align:left;" | EPYC 3201 |
|||
| 8 (8) |
|||
| 1.5 || 3.1 || 3.1 |
|||
| rowspan=3 | 16 MB |
|||
|| DDR4-2133<br /><small>doble-canal</small> |
|||
| 30 W |
|||
|- |
|||
! style="text-align:left;" | EPYC 3251 |
|||
| rowspan=2 | 8 (16) |
|||
| rowspan=2 | 2.5 || rowspan=2 | 3.1 || rowspan=2 | 3.1 |
|||
| rowspan=2 | DDR4-2666<br /><small>doble-canal</small> |
|||
| 55 W |
|||
| 0-105 |
|||
|- |
|||
! style="text-align:left;" | EPYC 3255 |
|||
| {{unk}} |
|||
| 25-55 W |
|||
| -40-105 |
|||
|- |
|||
! style="text-align:left;" | EPYC 3301 |
|||
| rowspan=4 | Febrero de 2018 |
|||
| 12 (12) |
|||
| 2.0 || 2.15 || 3.0 |
|||
| rowspan=2 | 32 MB |
|||
| rowspan=4 | DDR4-2666<br /><small>cuádruple-canal</small> |
|||
| rowspan=4 | 8 × 10GbE |
|||
| 65 W |
|||
| 0-95 |
|||
|- |
|||
! style="text-align:left;" | EPYC 3351 |
|||
| SP4 |
|||
| 12 (24) |
|||
| 1.9 || 2.75 ||3.0 |
|||
| 60-80 W |
|||
| rowspan=3 | 0-105 |
|||
|- |
|||
! style="text-align:left;" | EPYC 3401 |
|||
| SP4r2 |
|||
| 16 (16) |
|||
| 1.85 || 2.25 || 3.0 |
|||
| rowspan=2 | 32 MB |
|||
| 85 W |
|||
|- |
|||
! style="text-align:left;" | EPYC 3451 |
|||
| SP4 |
|||
| 16 (32) |
|||
| 2.15 || 2.45 || 3.0 |
|||
| 80-100 W |
|||
|- |
|||
|} |
|||
{{listaref|group="Nota3"}} |
|||
== Véase también == |
|||
* [[Ryzen]] |
|||
* [[Zen (microarquitectura)|Zen]] |
|||
== Referencias == |
|||
==== Tercera generación Epyc (Milán) ==== |
|||
{{Listaref|2}} |
|||
En el HPC-AI Consejo consultivo en el Reino Unido en octubre 2019, AMD declaró especificaciones para Milán, Epyc los chips basaron en el zen 3 microarchitecture.<ref name="alcorn">{{Cita noticia|url=https://www.tomshardware.com/news/amd-zen-3-zen-4-epyc-rome-milan-genoa-architecture-microarchitecture,40561.html|título=AMD dishes on Zen 3 and Zen 4 architecture, Milan and Genoa roadmap|apellidos=Alcorn|nombre=Paul|editorial=[[Tom's Hardware]]|fecha=5 de octubre de 2019|fechaacceso=5 de octubre de 2019}}</ref> Chips de Milán utilizarán Casquete SP3, con hasta 64 núcleos encima dado, y soporte ocho [[DDR4 SDRAM]] y PCIe 4.0 canales. También anuncie planes para la generación subsiguiente de chips, codenamed Genoa, aquello será basado en el zen 4 microarchitecture y Casquete de uso SP5. |
|||
== Enlaces externos == |
|||
# https://www.aspsys.com/solutions/hpc-processors/amd-epyc/ |
|||
En febrero de 2018, AMD también anunció la serie EPYC 3000 de CPU Zen integradas. <ref name="tomshardware">{{Cita noticia|apellidos=Alcorn|nombre=Paul|título=AMD Launches Ryzen Embedded V1000, EPYC Embedded 3000 Processors|url=http://www.tomshardware.com/news/amd-epyc-ryzen-embedded-v1000-3000,36556.html|fechaacceso=5 de abril de 2018|editorial=tom's HARDWARE|fecha=21 de febrero de 2018}}</ref> {{AMD Epyc Embedded}} |
|||
# https://www.amd.com/es/products/epyc |
|||
{{Listaref}} |
|||
{{Control de autoridades}} |
{{Control de autoridades}} |
||
[[Categoría:Introducciones relacionadas a la ciencia de la computación de 2017]] |
[[Categoría:Introducciones relacionadas a la ciencia de la computación de 2017]] |
||
[[Categoría:Microprocesadores AMD x86]] |
[[Categoría:Microprocesadores AMD x86]] |
||
[[Categoría:Wikipedia:Páginas con traducciones sin revisar]] |
Revisión actual - 07:04 27 sep 2024
AMD Epyc | ||
---|---|---|
Información | ||
Tipo | Microprocesador | |
Desarrollador | AMD | |
Fabricante |
GlobalFoundries (14 nm) TSMC (7 nm) | |
Datos técnicos | ||
Frecuencia | 2.7 GHz a 3.9 GHz | |
Memoria | DDR4 ECC | |
Zócalos compatibles | Socket SP3 | |
Longitud del canal MOSFET | 14 nm a 7 nm | |
Conjunto de instrucciones |
AMD64,MMX(+),SSE, SSE2,SSE3,SSSE3, SSE4a,SSE4.1,SSE4.2, AES,CLMUL,AVX, AVX2,FMA3,F16C, ABM,BMI1,BMI2,SHA | |
Microarquitectura |
Zen Zen 2 | |
Número de núcleos | Hasta 128 (256 hilos en sistemas de doble zócalo (dual-socket)) | |
Tipo de zócalo | SP3 | |
Marcas comerciales | ||
| ||
Nombres en clave | ||
Naples (Zen) Rome (Zen 2) | ||
Estandarización | ||
Uso | Servidor | |
Cronología | ||
Opteron | AMD Epyc | |
Epyc es una marca de microprocesadores x86-64 introducida en junio de 2017,[1] diseñada y comercializada por AMD basada en la microarquitectura Zen de la compañía. Están dirigidos específicamente a los mercados de servidores y sistemas embebidos (integrados). Los procesadores Epyc comparten la misma microarquitectura que sus homólogos normales de escritorio, pero tienen características calificadas para empresas, como un mayor número de núcleos, más líneas PCI Express, soporte para grandes cantidades de RAM y más memoria caché. También soporta configuraciones de sistemas de múltiples chips y doble-zócalo (dual-socket) a través de la interconexión Infinity Fabric.
Historia
[editar]En marzo de 2017, AMD anunció una plataforma de servidor basada en la microarquitectura Zen, cuyo nombre en clave era Naples (Nápoles en español), y la reveló oficialmente bajo la marca Epyc en mayo.[2] Ese mes de junio, AMD presentó oficialmente Epyc al lanzar los procesadores Epyc de la serie 7001.[3] Dos años después, en agosto de 2019, se lanzaron los procesadores Epyc de la serie 7002 basados en la microarquitectura Zen 2, entregando un rendimiento mucho mejor y el doble de núcleos en comparación con sus predecesores.
La futura microarquitectura Epyc basada en Zen 3 tendrá nombre en clave "Milan".[4]
Diseño
[editar]La plataforma incluye sistemas con: uno y dos zócalos. En configuraciones de múltiples procesadores, dos procesadores Epyc se comunican a través de Infinity Fabric de AMD.[5] Cada chip de servidor soporta 8 canales de memoria y 128 líneas PCIe 3.0, de las cuales 64 líneas cada una se utilizan para la comunicación de CPU a CPU a través de Infinity Fabric cuando se instalan en una configuración de doble procesador.[6] Todos los procesadores Epyc están compuestos por cuatro chips Zeppelin de ocho núcleos (el mismo chip que se encuentra en los procesadores Ryzen ) en un módulo de múltiples chips (chiplet), con las diferentes cantidades en el número de núcleos producidas por la desactivación simétrica de núcleos en cada core complex (CCX) de cada chip Zeppelin.[7][8]
A diferencia de los Opteron, los equivalentes de Intel y los procesadores de escritorio de AMD (excluyendo el Socket AM1), los procesadores Epyc no usan chipset, que también se conoce como sistema en un chip (SoC). Eso significa que la mayoría de las funciones requeridas para que el servidor sea totalmente funcional (como memoria, PCI Express, controladores SATA, etc.) están completamente integradas en el procesador, eliminando la necesidad de colocar un chipset en una placa base. Algunas características no disponibles requieren de chips controladores adicionales para que estén disponible en el sistema.
La primera generación de microprocesadores Epyc fueron fabricados por GlobalFoundries utilizando un proceso de fabricación de 14 nm FinFET con licencia de Samsung Electronics.[9] Epyc 2 son fabricados por TSMC utilizando un proceso de 7 nm FinFET.[10]
Recepción
[editar]La recepción inicial de Epyc fue generalmente positiva.[11] En general, se descubrió que Epyc supera a las CPU de Intel en los casos en que los núcleos podrían funcionar de forma independiente, como en la informática de alto rendimiento y las aplicaciones de big data. La primera generación de Epyc mostró menos rendimiento en tareas de base de datos en comparación con los procesadores Xeon de Intel debido a una mayor latencia de caché.[11]
Productos
[editar]Servidores
[editar]Primera generación (Nápoles)
[editar]Modelo | Proceso de fabricación |
Configuración del Zócalo (Socket) |
Núcleos/FPUs (hilos) |
Frecuencia de reloj (GHz) | Caché[Nota1 1] | Líneas PCIe |
Soporte de memoria | TDP | Fecha de lanzamiento |
Precio de lanzamiento (USD) | ||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Base | Boost | L1 (KB) |
L2 (KB) |
L3 (MB) | ||||||||||
Todos los núcleos | Máx. | |||||||||||||
EPYC 7351P[13][14][15] | 14nm | 1P | 16 (32) | 2.4 | 2.9 | 64 KB inst. 32 KB de datos por núcleo |
512 KB por núcleo |
64 | 128 | DDR4-2666 8 canales |
155/170 W | Junio de 2017 [16] |
$750 | |
EPYC 7401P[13][14][15] | 24 (48) | 2.0 | 2.8 | 3.0 | $1075 | |||||||||
EPYC 7551P[13][14][15] | 32 (64) | 2.55 | 180 W | $2100 | ||||||||||
EPYC 7251[13][14][15] | 2P | 8 (16) | 2.1 | 2.9 | 32 | DDR4-2400 8 canales |
120 W | $475 | ||||||
EPYC 7261[17] | 2.5 | 64 | DDR4-2666 8 canales |
155/170 W | Mediados de 2018 | $700+ | ||||||||
EPYC 7281[13][14][15] | 16 (32) | 2.1 | 2.7 | 32 | Junio de 2017 [16] |
$650 | ||||||||
EPYC 7301[13][14][15] | 2.2 | 64 | $800+ | |||||||||||
EPYC 7351[13][14][15] | 2.4 | 2.9 | $1100+ | |||||||||||
EPYC 7371[18] | 3.1 | 3.6 | 3.8 | 180 W | Finales de 2018 | $1550+ | ||||||||
EPYC 7401[13][14][15] | 24 (48) | 2.0 | 2.8 | 3.0 | 155/170 W | Junio de 2017 [16] |
$1850 | |||||||
EPYC 7451[13][14][15] | 2.3 | 2.9 | 3.2 | 180 W | $2400+ | |||||||||
EPYC 7501[13][14][15] | 32 (64) | 2.0 | 2.6 | 3.0 | 155/170 W | $3400 | ||||||||
EPYC 7551[13][14][15] | 2.55 | 180 W | $3400+ | |||||||||||
EPYC 7601[13][14][15] | 2.2 | 2.7 | 3.2 | $4200 |
Segunda generación (Roma)
[editar]En noviembre de 2018, AMD anunció Epyc 2 en su evento Next Horizon, la segunda generación de procesadores Epyc con nombre en clave "Rome" y basados en la microarquitectura Zen 2 .[19] Los procesadores cuentan con hasta ocho chiplets de 7 nm junto con un chip E/S (I/O die) de 14 nm en el centro, interconectado a través de Infinity Fabric. Los procesadores soportan hasta 8 canales de RAM DDR4 de hasta 4 TB e introducen compatibilidad con PCIe 4.0. Estos procesadores tienen hasta 64 núcleos con 128 hilos SMT por zócalo.[20] Los procesadores "Rome" de 7 nm son fabricados por TSMC.[10] Fueron lanzados el 7 de agosto de 2019.[21]
- Número de líneas PCIe: 128
- Zócalo: SP3
- Fecha de Lanzamiento: 7 de agosto de 2019 a excepción del procesador EPYC 7H12 el cual fue lanzado el 18 de septiembre de 2019
- Memoria RAM soportada: DDR4-3200 de 8 canales (eight-channel)
Modelo | Proceso de fabricación |
Configuración del Zócalo (Socket) |
Núcleos/FPUs (hilos) |
Frecuencia de reloj (GHz) | Caché[Nota2 1] | TDP | Precio de lanzamiento (USD) | ||||
---|---|---|---|---|---|---|---|---|---|---|---|
Base | Boost | L1 (KB) |
L2 (KB) |
L3 (MB) | |||||||
Todos los núcleos |
Máx. | ||||||||||
EPYC 7232P | 7nm | 1P | 8 (16) | 3.1 | 3.2 | 32 KB inst. 32 KB de datos por núcleo |
512 KB por núcleo |
32 | 120 W | $450 | |
EPYC 7302P | 16 (32) | 3 | 3.3 | 128 | 155 W | $825 | |||||
EPYC 7402P | 24 (48) | 2.8 | 3.35 | 180 W | $1250 | ||||||
EPYC 7502P | 32 (64) | 2.5 | 3.35 | $2300 | |||||||
EPYC 7702P | 64 (128) | 2 | 3.35 | 256 | 200 W | $4425 | |||||
EPYC 7252 | 2P | 8 (16) | 3.1 | 3.2 | 64 | 120 W | $475 | ||||
EPYC 7262 | 3.2 | 3.4 | 128 | 155 W | $575 | ||||||
EPYC 7272 | 12 (24) | 2.9 | 3.2 | 64 | 120 W | $625 | |||||
EPYC 7282 | 16 (32) | 2.8 | 3.2 | $650 | |||||||
EPYC 7302 | 3 | 3.3 | 128 | 155 W | $978 | ||||||
EPYC 7352 | 24 (48) | 2.3 | 3.2 | $1350 | |||||||
EPYC 7402 | 2.8 | 3.35 | 180 W | $1783 | |||||||
EPYC 7452 | 32 (64) | 2.35 | 3.35 | 155 W | $2025 | ||||||
EPYC 7502 | 2.5 | 3.35 | 180 W | $2600 | |||||||
EPYC 7542 | 2.9 | 3.4 | 225 W | $3400 | |||||||
EPYC 7552 | 48 (96) | 2.2 | 3.3 | 192 | 200 W | $4025 | |||||
EPYC 7642 | 2.3 | 3.3 | 256 | 225 W | $4775 | ||||||
EPYC 7702 | 64 (128) | 2 | 3.35 | 200 W | $6450 | ||||||
EPYC 7742 | 2.25 | 3.4 | 225 W | $6950 | |||||||
EPYC 7H12 | 2.6 | 3.3 | 280 W | ||||||||
EPYC 7F32 | 1P/2P | 8 (16) | 3.7 | 3.9 | 128 | 180W | $2100 | ||||
EPYC 7F52 | 16 (32) | 3.5 | 3.9 | 256 | 240W | $3100 | |||||
EPYC 7F72 | 24 (48) | 3.2 | 3.7 | 192 | 240W | $2450 |
Tercera generación (Milán)
[editar]En el consejo asesor de HPC-AI en el Reino Unido en octubre de 2019, AMD declaró especificaciones para Milan, los chips Epyc basados en la microarquitectura Zen 3 .[22] Los Chips de Milan utilizarán el zócalo SP3, con hasta 64 núcleos con soporte para RAM DDR4 SDRAM de ocho canales y PCIe 4.0.[22] También se anunció planes para la posterior generación de chips, con nombre en clave Genoa, estarán basados en la microarquitectura Zen 4 y utilizarán el zócalo SP5.[22]
Embebidos
[editar]Primera generación (Snowy Owl)
[editar]En febrero de 2018, AMD lanzó la serie EPYC 3000 de procesadores Zen embebidos.[23]
Modelo | Fecha de lanzamiento | Proceso de Fabricación |
Zócalo (Socket) |
Núcleos (hilos) |
Frecuencia de reloj (GHz) | Caché[Nota3 1] | Soporte de memoria |
Ethernet | TDP | Temperatura de unión (°C) | ||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Base | Boost | L1 | L2 | L3 | ||||||||||
Todos los núcleos | Máx. | |||||||||||||
EPYC 3101 | Febrero de 2018 | 14nm | SP4r2 | 4 (4) | 2.1 | 2.9 | 2.9 | 64 KB inst. 32 KB de datos por núcleo |
512 KB por núcleo |
8 MB | DDR4-2666 doble-canal |
4 × 10GbE | 35 W | 0-95 |
EPYC 3151 | 4 (8) | 2.7 | 2.9 | 2.9 | 16 MB | 45 W | ||||||||
EPYC 3201 | 8 (8) | 1.5 | 3.1 | 3.1 | 16 MB | DDR4-2133 doble-canal |
30 W | |||||||
EPYC 3251 | 8 (16) | 2.5 | 3.1 | 3.1 | DDR4-2666 doble-canal |
55 W | 0-105 | |||||||
EPYC 3255 | 25-55 W | -40-105 | ||||||||||||
EPYC 3301 | Febrero de 2018 | 12 (12) | 2.0 | 2.15 | 3.0 | 32 MB | DDR4-2666 cuádruple-canal |
8 × 10GbE | 65 W | 0-95 | ||||
EPYC 3351 | SP4 | 12 (24) | 1.9 | 2.75 | 3.0 | 60-80 W | 0-105 | |||||||
EPYC 3401 | SP4r2 | 16 (16) | 1.85 | 2.25 | 3.0 | 32 MB | 85 W | |||||||
EPYC 3451 | SP4 | 16 (32) | 2.15 | 2.45 | 3.0 | 80-100 W |
Véase también
[editar]Referencias
[editar]- ↑ Cutress, Ian. «Computex 2017: AMD Press Event Live Blog». www.anandtech.com.
- ↑ Kampman, Jeff (16 de mayo de 2017). «AMD's Naples datacenter CPUs will make an Epyc splash». Tech Report. Consultado el 16 de mayo de 2017.
- ↑ Cutress, Ian (20 de junio de 2017). «AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis». Anandtech. Consultado el 12 de julio de 2017.
- ↑ https://www.anandtech.com/show/14568/an-interview-with-amds-forrest-norrod-naples-rome-milan-genoa
- ↑ Kampman, Jeff (7 de marzo de 2017). «AMD's Naples platform prepares to take Zen into the datacenter». Tech Report. Consultado el 7 de marzo de 2017.
- ↑ Cutress, Ian (7 de marzo de 2017). «AMD Prepares 32-Core Naples CPUs for 1P and 2P Servers: Coming in Q2». Anandtech. Consultado el 7 de marzo de 2017.
- ↑ Shrout, Ryan (20 de junio de 2017). «AMD EPYC 7000 Series Data Center Processor Launch – Gunning for Xeon | Architectural Outlook». www.pcper.com. Consultado el 9 de agosto de 2019.
- ↑ Morgan, Timothy Prickett (17 de mayo de 2017). «AMD Disrupts The Two-Socket Server Status Quo». www.nextplatform.com.
- ↑ Morris, John (13 de marzo de 2018). «Inside GlobalFoundries' long road to the leading edge». Consultado el 17 de julio de 2019.
- ↑ a b Smith, Ryan (26 de julio de 2018). «AMD “Rome” EPYC CPUs to Be Fabbed By TSMC». Consultado el 18 de junio de 2019.
- ↑ a b De Gelas, Johan (11 de julio de 2017). «Sizing Up the Servers: Intel's Skylake-SP Xeon vs AMD's EPYC 7000». Anandtech. Consultado el 11 de julio de 2017.
- ↑ a b c «Processor Programming Reference (PPR) for AMD Family 17h Model 01h, Revision B1 Processors» (PDF). AMD Technical Documentation. AMD Developer Central: Advanced Micro Devices, Inc. 15 de abril de 2017. p. 25. Consultado el 1 de noviembre de 2019.
- ↑ a b c d e f g h i j k l «AMD EPYC™ 7000 Series Processors: Leading Performance for the Cloud Era». Advanced Micro Devices, Inc. August 2018. p. 2.
- ↑ a b c d e f g h i j k l Cutress, Ian (20 de junio de 2017). «AMD's Future in Servers: New 7000-Series CPUs Launched and EPYC Analysis». Anand Tech. Consultado el 21 de junio de 2017.
- ↑ a b c d e f g h i j k l Cutress, Ian (20 de junio de 2017). «AMD EPYC Launch Event Live Blog». Anand Tech. Consultado el 21 de junio de 2017.
- ↑ a b c Kennedy, Patrick (16 de mayo de 2017). «AMD EPYC New Details on the Emerging Server Platform». Serve The Home. Consultado el 16 de mayo de 2017.
- ↑ «AMD EPYC™ 7261 | AMD». www.amd.com. Consultado el 20 de enero de 2019.
- ↑ «AMD PS7371BEVGPAF EPYC 7371 3.1GHz 16-Core». www.gamepc.com. Consultado el 20 de enero de 2019.
- ↑ «AMD Takes High-Performance Datacenter Computing to the Next Horizon». AMD (en inglés). Consultado el 6 de diciembre de 2018.
- ↑ Gordon Mah Ung (7 de noviembre de 2018). «What AMD's 64-core 'Rome' server CPU tells us about Ryzen 2». PCWorld. Consultado el 8 de noviembre de 2018.
- ↑ «2nd Gen AMD EPYC™ Processors Set New Standard for the Modern Datacenter with Record-Breaking Performance and Significant TCO Savings». AMD. 7 de agosto de 2019. Consultado el 8 de agosto de 2019.
- ↑ a b c Alcorn, Paul (5 de octubre de 2019). «AMD dishes on Zen 3 and Zen 4 architecture, Milan and Genoa roadmap». Tom's Hardware. Consultado el 5 de octubre de 2019.
- ↑ Alcorn, Paul (21 de febrero de 2018). «AMD Launches Ryzen Embedded V1000, EPYC Embedded 3000 Processors». tom's HARDWARE. Consultado el 5 de abril de 2018.